



# طراحي كامپيوتري سيستم هاي ديجيتال

(سال تحصیلی ۹۸-۹۷، نیمسال اول)

# تمرین پنجم: مدلسازی ساختاری

# 1-1- طراحی فیلتر نویز تصویر

هدف از این تمرین پیادهسازی مداری است که دارای یک بخش حافظه و یک بخش پردازشی برای نویزگیری تصویر باشد. قسمت حافظه شامل یک RAM میباشد که به صورت پیشفرض یک تصویر بدون فرمت (مقدار هر پیکسل به صورت یک عدد ۸بیتی) را درون خود ذخیره کرده است. قسمت پردازشی، در هر مرحله، اطلاعات ۹ پیکسل (یک پیکسل مرکزی و ۸ پیکسل اطراف آن) را می گیرد و پس از انجام عملیات لازم، مقدار جدید پیکسل مرکزی را به حافظه برمی گرداند.



پیاده سازی طرح مطابق شکل فوق باید به گونهای باشد که هر کدام از بخشهای فوق به اضافه قسمت Apply Data به صورت یک واحد مجزا تعریف شوند و در طرح اصلی (top module) اتصالات آنها تعریف شده و عملکردشان کنترل شود.

entity ساختار فوق به شكل زير قابل تعريف است:

**ENTITY Image Filtering IS** 

std\_logic; PORT (Clk : IN Rst : IN std logic; Ready : OUT std\_logic;

END Freq\_Div;

همانطور که در شکل مدار قابل مشاهده است، دو واحد Filter و Apply Data به صورت مشترک از یک حافظه استفاده می نمایند. به همین دلیل و به منظور جلوگیری از تداخل سیگنالها نیاز است که ارتباطات مشترک به طریقی کنترل شوند. کنترل ارتباطات مشترک در شکل فوق به وسیله سه عدد مالتی پلکسر که به وسیله سیگنال EN کنترل میشوند، انجام گرفته است. در واقع این مالتی پلکسرها مشخص می کنند که در هر لحظه داده مربوط به کدام واحد درون حافظه نوشته شود.

#### ١-٢- حافظه:

حافظه یک RAM با ۲۰۴۸ خانه به طول ۸ بیت است که برای آدرس دهی هر خانه ۱۱ بیت آدرس نیاز دارد. با فعال شدن هر کدام از سیگنالهای RE و WR، در صورتی که در لبه بالا رونده کلاک باشیم، حافظه مقدار خانهای که آدرس آن مشخص شده است در خروجی قرار میدهد و یا اطلاعات روی خط داده را در آدرس مورد نظر ذخیره می کند.

اطلاعات پیکسل های تصویر اولیه به صورت یک تصویر ۳۰ % ۲۰ (عرض ۳۰ پیکسل و ارتفاع ۲۰ پیکسل) با اولویت سطری (-Row Major) باید در خانههای ۰ تا ۵۹۹ از RAM ذخیره شـوند. همچنین اطلاعات پیکسـل های تصـویر نهایی باید در خانههای ۶۰۰ تا ۱۱۹۹ از RAM ذخیره گردند.

## ۱-۳- فىلتر:

در قسمت فیلتر شما باید مداری پیاده سازی کنید که در هر کلاک، یک پیکسل از حافظه را بخواند و پس از ۹ کلاک که ۹ پیکسل مربوطه را دریافت کرد، عملیات پردازشیی لازم را انجام دهد و مقدار پیکسیل مرکزی را در حافظه ذخیره نماید. به این منظور پس از خواندن ۹ پیکسل مربوط به یک پنجره از تصویر، باید یک میانگین وزندار از پیکسلها به صورت زیر گرفته شود و سپس عدد به دست آمده در خانه مناسبی از RAM نوشته شود.



همانطور که در شکل فوق قابل ملاحضه است، پس از انتخاب یک پنجره، مقادیر موجود در هر خانه از پنجره باید در ضریب متناظر خود ضرب شود (مقادیر موجود در کادر قرمز) و در انتها حاصل جمع مقادیر بدست آمده بر ۱۶ تقسیم گردد. سپس بایستی حاصل تقسیم، که میانگین وزندار پیکسلهای تصویر میباشد را در خانه مناسبی از حافظه ذخیره نمایید.

عملیات فوق باید برای تمامی پیکسـلهای تصـویر تکرار گرده و پس از اتمام کار پایه Ready به انداز یک کلاک فعال شـود. نتیجه عملیات فوق تصویری است که تأثیر نویز در آن به میزان زیادی کاهش پیدا میکند.

#### **۱-۴** انتقال داده

این بخش، وظیفه انتقال دادهها از یک فایل به حافظه را بر عهده دارد. عملکرد این بخش به این صورت است که پس از غیر فعال شدن پایه Rst، ابتدا دادههای درون فایل را به ترتیب درون حافظه انتقال میدهد و سپس سیگنال EN به منظور شروع عملیات پردازشی را فعال میکند.

یک کد نمونه برای این قسمت به همراه کد تست آن در پیوست قرار داده شده است. کد موجود در این فایل عملیات خواندن از فایل تصویر و قرار دادن مقدار هر پیکسل در خروجی را انجام میدهد. شما بایستی با تغییر این کد مقادیر خوانده شده از فایل را در مکان مناسبی از حافظه قرار دهید.

### **۱−۵** شبیهسازی

پس از طراحی و نوشتن کد، طرح را با استفاده از ابزار ModelSim و نمونه فایل تصویری که در اختیار شما قرار داده خواهد شد، شبیهسازی نمایید. در این مرحله لازم است یک testbench مناسب تهیه گردد.

#### **۱**–۶– سنتز

پس از اطمینان از نتایج شبیه سازی، طرح خود را با استفاده از ابزار سنتز شرکت ISE) Xilinx یا Vivado) سنتز نمایید و خروجیهای تولید شده توسط ابزار سنتز، شامل میزان استفاده از منابع و همچنین شماتیک مدار سنتز شده را گزارش نمایید.

توجه داشته باشید که در این قسمت باید طرح خود را بدون در نظر گرفتن بخش Apply Data سنتز نمایید. به این منظور یک طرح جدید که فقط شامل دو بخش پردازشی و حافظه است را سنتز نمایید.

## ۱-۷- بخش امتیازی

به منظور انجام این بخش، باید به جای تعریف حافظه به صـورت آرایه، این واحد را با اسـتفاده از RAM موجود در قسـمت IPهای FPGA، تولید نمایید.

# ۱-۸- نکات فنی

- ۱- نام سیگنال ها دقیقاً به همان صورتی که در صورت تمرین تعریف شده است، استفاده شود.
- ۲- پیکسل های مرزی تصویر بعضی از پیکسل های اطراف خود را ندارند که به جای آنها باید صفر در نظر گرفته شود.
  - ۳- عملیات ضرب و تقسیم در قسمت پردازش باید به صورت شیفت به چپ و راست پیادهسازی گردد.
- ۴- گزارش طرح باید شامل توضیح کامل کد ها و تصاویر مربوط به شکل موجهای خروجی حاصل از مرحله شبیه سازی باشد.