# طراحی فیلتر نویز تصویر به کمک ترکیبی از مدلسازیهای زبان VHDL

#### يارسا حجابي

#### چکیده

در این نوشــتار نحوه طراحی یک مدار که دارای بخشهای مختلفی از جمله بخش حافظه، بخش پردازش و بخش انتقال داده میباشد و البته اتصالات میان آنها را به کمک ترکیبی از مدلسازی ساختاری، dataflow و رفتاری نشان میدهیم.

## كلمات كليدي

Apply Data Filter RAM Dataflow Behavioral Structural

#### ۱ - مقدمه

هر تصویر از پیکسلهایی تشکیل شده که هر کدام از پیکسلها عددی بین ۰ تا ۲۵۶ دارند. برای کاهش نویز تصویر می توان از فیلترهای متفاوتی استفاده کرد.

نحوه عملکرد یکی از این فیلترها به این صورت است که یک پنجره سه در سه را روی پیکسلهای تصویر حرکت میدهند و با توجه به مقادیر پیکسلهای اطراف پیکسل مرکزی و گرفتن میانگینی از آن مقادیر مقدار پیکسل مرکزی را مشخص میکنند. در این تمرین هدف پیادهسازی مداری است که یک عکس با ابعاد ۳۰ پیکسل در ۲۰ پیکسل را از یک فایل txt بخواند و روی آن این فیلتر را پیادهسازی نماید.

## ۲- مطالب اصلی

## ۱-۲- مشخص کردن بخشهای اصلی

این مدار ۳ بخش اصلی خواهد داشت. یک بخش برای خواندن تصویر از فایل، یک بخش برای ذخیره کردن پیکسلهای تصویر و بخش دیگر برای پردازش و انجام عملیات فیلتر روی تصویر.

همچنین برای اتصالات نیاز به ۳ عدد مالتی پلکسر است که یکی از آنها تک بیتی، یکی ۱۱ بیتی برای آدرسها و دیگری ۸ بیتی برای دادهها میباشد.

## ۲-۲- پیادهسازی مدل

پس از مشخص کردن بخشهای اصلی، کد هر کدام از بخشها باید درون یک فایل مجزا نوشته شود. بنابراین در کل پروژه ما دارای ۷ بخش خواهد بود که یکی از آنها برای نوشتن تست می باشد.

## ١-٢-٢- مالتي پلكسر

هر کدام از مالتی پلکسرها به وسیله مدلسازی Dataflow نوشته شدهاند و برای هر کدام از مالتی پلکسرها به دلیل متغیر بودن اندازه دادههای ورودی و خروجی یک فایل جدا نوشته شد.

#### ۲-۲-۲ بخش حافظه یا RAM

برای این بخش یک type جدید تعریف شد که در واقع یک آرایه ۲۰۴۸ تایی از vector های ۸ تایی میباشد. این بخش توسط مدلسازی Behavioral نوشته شد و در آن یک عساس به کلاک گذاشته شد که در لبه بالارونده کلاک اگر خط حساس به کلاک گذاشته شد که در لبه بالارونده کلاک اگر خط آن یک باشد داده را از آدرسی که در ورودی آن داده شده میخواند و اگر خط WR آن یک باشد داده را در آدرس ورودی مینویسد.

#### ۲-۲-۳ بخش انتقال داده

کد این بخش به ما داده شده بود که با اضافه کردن ۲ سیگنال خروجی Address که ۱۱ بیتی است و WR که ۱ بیتی میباشد و تغییرات دیگر کد آن را کامل کردیم.

در انتهای کد این بخش با حساب کردن آدرس هر داده با فرمول ستون آن داده ضربدر سطر آن داده منهای یک آدرسی که باید آن داده در بخش حافظه قرار گیرد را محاسبه می کنیم و سپس خط WR را ۱ می کنیم تا در حافظه بنویسد.

### ۲-۲-۴ بخش فیلتر نویز

این بخش کلیدی ترین و سه نگین ترین بخش کد می باشد. الگوریتم این بخش کد من به این صورت است که من در لبه بالارونده کلاک اگر Ready صفر بود یعنی داده ما حاضر نبود کار اصلی را آغاز می کنم.

یک متغیر mode در نظر گرفته شده که در صورتی که صفر باشـد آدرس ۹ خانه به همراه x و y خانهای که روی آن هسـتیم حساب میشود و سپس چک میشود که کدام یک از این ۹ خانه در ماتریس اصلی تصویر قرار نمی گیرند. برای مثال اگر x نقطهای که روی آن هستیم صفر باشد به این معنا است که ما سمت چپ نداریم یا به عبارت دیگر خانههای ۰ و ۳ و ۶ از آن مربع سـه در سه در ماتریس اصلی تصویر ما قرار نمی گیرند بنابراین یک متغیر به اسم leftCons را یک می کنیم تا در بخش حساب کردن داده از این ۳ خانه دادهای نخوانیم و به جای آنها صفر بگذاریم. پس از حساب کردن آدرس هر ۹ خلنه ما روی آدرس خروجی این بخش آدرس خانه شماره ۰ آن ۹ خانه را قرار میدهیم تا در یک کلاک بعد داده آن خانه از حافظه خوانده شـود و روی Data\_in این بخش قرار گیرد. وقتی تمام این کارها انجام شد mode را یک میکنیم تا در ۸ کلاک بعدی دیگر وارد این بخش نشویم. در صورتی که mode یک باشد وارد فاز پردازش می شویم. در این فاز آدرس هر ۹ خلنه را داریم بنابراین در هر کلاک باید آدرس را روی خروجی آدرس این بخش قرار دهیم تا در کلاک بعدی مقدار آن آدرس از حافظه خوانده شود و روی Data\_in این بخش قرار گیرد. در صورتی که آن آدرس در تصویر اصلی ما قرار نگرفته بود ما داده أن ناحيه را صفر مي كنيم تا در عمليات خنثي باشد. ســپس وقتی هر ۹ خانه کارش انجام شــد با گذاشــتن یک لوپ خلنههای متناظر داده را در اعداد داده شده ضرب می کنیم و نتیجه را در سیگنال newPix ذخیره میکنیم. حال وقت آن است که مقدار newPix روی Data\_out این بخش قرار گیرد و Write\_Enable را برای حافظه یک کند تا این حافظه در آدرس تعیین شده ذخیره گردد.

## ۲-۲-۵ بخش top\_module

در این بخش بلید به کمک مدل سازی Structural تمامی بخشهای گذشته را به همدیگر متصل کنیم. در واقع از تمامی component ایجاد کنیم و اتصالات میان آنها را به کمک port map وصل کنیم.

## ۲-۲-۴ بخش تست

در این بخش نیز یک instance از بخش اtop\_module میسازیم و با صفر کردن سیگنال ریست پس از ۱۰ نانوثانیه و ایجاد یک کلاک با پریود ۱۰ نانوثانیه ای کل مدار خود را تست کنیم.

## ۳- نتیجه

می توان به وضوح انعطاف پذیری در vhdl را مشاهده کرد. این زبان دست طراح را باز می گذارد تا مدار پیچیده و سخت خود را به بخشهای بسیار کوچک تبدیل کند و آنها را به هر شکلی که خودش می خواهد پیاده کند و سپس با سیم بندیهای ساده از همان بخشهای بسیار کوچک یک مدار پیچیده را ایجاد کند.

#### مراجع

[1]