## بنام خدا



دانشگاه شهید بهشتی

دانشکده مهندسی و علوم کامپیوتر

# دستور کار آزمایشگاه مدارهای منطقی و معماری کامپیوتر

دكتر الهام چشمىخانى

### قوانین آزمایشگاه

- ۱- دانشجویان بایستی راس ساعت شروع کلاس، در آزمایشگاه حضور داشته باشند. امکان تاخیر تا ۱۰ دقیقه وجود دارد.
  - ۲- پس از گذشت ۱۰ دقیقه، به ازای هر ۵ دقیقه ۱۰٪ از نمره آن جلسه کسر خواهد شد.
    - ٣- تاخير بيش از ۴٠ دقيقه معادل با يک غيبت محسوب خواهد شد.
- <sup>3</sup>- دانشجویان می توانند در طول ترم حداکثر یک جلسه غیبت داشته باشند. در صورت غیبت بیش از یک جلسه، درس آزمایشگاه برای آنها حذف غیبت خواهد شد.
  - ٥- نمره آزمایش جلسهای که دانشجو در آن غایب بوده است، صفر خواهد بود مگر اینکه آزمایش را انجام دهد.
- <sup>7</sup>- در صورتی که دانشجو بخواهد آزمایشی را که به علت یک جلسه غیبت انجام نداده است را جبران کند، در ساعات خالی آزمایشگاه بایستی این کار را انجام دهد و قبل یا بعد از جلسه اصلی آزمایشگاه به مدرس تحویل دهد.
- ۷- آزمایشها در گروههای دو نفره انجام میشود و بر حسب میزان فعالیت هر عضو به آن فرد نمره داده میشود. بنابراین، در یک گروه یکی از اعضا ممکن است نمره بیشتر یا کمتری از همگروهی خود دریافت کند.
- ۸- هر آزمایش شامل یک پیش گزارش است. این پیش گزارش بایستی پیش از روز انجام آزمایش به صورت تایپ شده نوشته و در سایت درس بارگذاری شود. بنابراین، برای مثال، برای این ترم که روزهای سهشنبه کلاس آزمایشگاه تشکیل میشود، پیش گزارش هر آزمایش تا ساعت ۲۳:۵۹ روز دوشنبه زمان برای تحویل و بارگذاری دارد.
- 9- پیش گزارش بایستی شامل این باشد که در جلسه بعدی قرار است چه کاری انجام شود. برای آن کار نیازمند کدام یک از منطقها و ماجولهایی هستید که تئوری آنها را خواندهاید و حتی کدی که بنظرتان می تواند کمک تان کند را نیز بیان کنید.
- ۱۰ پس از انجام آزمایش نیز بایستی گزارشی از عملکرد خود و نحوه آزمایش تا ساعت ۲۳:۵۹ روز قبل از برگزاری آزمایشگاه (به مانند زمان تحویل پیشگزارش) ارسال شود. این گزارش شامل این است که در طول آزمایش چه کردهاید، کدی که نوشته ید و ترتیب انجام کارها و خروجیها را نیز بایستی در آن بیان کنید. در نهایت نیز آنچه که از انجام آزمایش آموختید را در یک پاراگراف بیان کنید.
  - ۱۱- وارد اَوردن هر گونه خسارت و لطمه به تجهیزات اَزمایشگاه مستلزم جبران خسارت است.
    - ۱۲- بارمبندی تقریبی نمره آزمایشگاه:
      - الف) پیش گزارش ۱۵٪
    - ب) انجام آزمایش و ارائه آن به مدرس و میزان پاسخگویی به سوالات مدرس ۷۰٪
      - ج) گزارش ۲۰٪

#### مقدمه

هدف از این آزمایشگاه آشنایی بیشتر دانشجویان با مباحث مدارهای منطقی و معماری کامپیوتر به شکل عملی است.

در درس مدارهای منطقی ابتدا با گیتهای پایه نظیر XOR ،OR ،AND و NOT آشنا شدید. سپس نحوه بهم بستن این گیتها برای ساخت مدارات پیچیدهتر ترکیبی مانند دیکودرها، انکودرها، مالتی پلکسرها و مدارات جمع کننده و تفریق کننده را آموختید. سپس، با مفهوم مدارات ترتیبی آشنا شدید و متوجه شدید که این مدارات، نیازمند نگهداشتن وضعیت قبلی سیستم برای خروجی اکنون سیستم هستند. این مدارات، مداراتی بودند که اصطلاحاً دارای حافظه بودند.

در این آزمایشگاه نیز ابتدا به مرور گیتهای پایه و عملیات اولیه منطقی پرداخته میشود. سپس مدارات پیچیدهتر مانند جمع کننده را به شکل عملی پیاده سازی خواهیم نمود و در نهایت مدارات دارای حافظه را بر روی بردهای موجود در آزمایشگاه تست خواهیم کرد.

در درسهای مدارهای منطقی و معماری کامپیوتر با زبانهای توصیف سختافزار آشنا شدهاید. در این آزمایشگاه قرار است با استفاده از زبانهایی که اُموختهاید اُزمایشها را بر روی بردهای سختافزاری نیز پیادهسازی کنید. بنابراین، در این اُزمایشگاه علاوه بر مرور عمیق تر زبان VHDL، با استفاده از ابزار Xilinx ISE و Intel Quartus به سنتز و پیادهسازی مدار طراحی شده بر روی برد نيز خواهيم پرداخت.

در ادامه این آزمایشگاه، چون از نام آزمایشگاه نیز چنین بر میآید، پس از آزمایشهای مربوط به مدارات منطقی به بررسی عملی آنچه در معماری کامپیوتر یاد گرفتهاید میپردازیم. بنابراین، در ادامه به پیادهسازی واحدهای مختلف کامپیوتر از جمله کامپیوتر پایه، واحد حساب و منطق، واحد حافظه و بررسی تولید کننده فرکانس سیستم کامپیوتری خواهیم پرداخت.

یس با توجه به آنچه که بدان اشاره شد، این آزمایشگاه شامل دو بخش؛ بخش اول شامل کار کردن با گیتهای پایه مدارات منطقی و بخش دوم شامل پیادهسازی مدارات با زبانهای توصیف سختافزار و در نهایت پیادهسازی آنها بر روی برد FPGA خواهد بود. در ادامه به بررسی هر دو بخش خواهیم پرداخت و سپس هر آزمایش به طور تفصیلی تشریح خواهد شد. 3

### بخش اول: مدارات منطقى

در بخش اول آزمایشگاه مدارات منطقی و معماری کامپیوتر، با استفاده از قطعات و تراشههای تولید شده شرکتهای بزرگ دنیا به شکل عملی اتصالات و گیتهای منطقی را مرور خواهیم کرد.

مدارهای دیجیتال با مدارهای مجتمع ساخته می شوند. یک مدار مجتمع یک کریستال کوچک نیمه هادی سیلیکون به نام تراشه است که قطعات الکترونیکی V نوم برای پیاده سازی گیت های دیجیتال را در خود دارد. تراشه در داخل یک محفظه پلاستیکی و یا سرامیکی جاسازی می شود و اتصالات آن با سیمهای طلایی نازک به پایه های خارجی جوش داده می شود تا مدار مجتمع به وجود آید. تعداد پایه ها ممکن است از ۱۴ پایه در بسته های کوچک تا ۷۰ پایه در هر یک از چهار طرف تراشه و در مجموع بیش از ۳۰۰ پایه متغییر باشد. مدارهای مجتمع را بر اساس پارامترهای مختلفی دسته بندی می کنند. این دسته بندی بر اساس تعداد گیت هایی است که می توانند در یک تراشه جای بگیرند. این دسته ها عبار تند از: مدارهای مجتمع با مقیاس متوسط مدارهای مجتمع با مقیاس متوسط مدارهای مجتمع با مقیاس بزرگ و مدارهای مجتمع با مقیاس بسیار بزرگ V.

دستهبندی دیگر این است که می توان بر اساس فناوری به کار رفته در تراشهها، آنها را به انواع RTL ،DTL ،TTL ،ECL ،MOS و CMOS تقسیم بندی نمود. از بین این تراشهها، تراشههای TTL و CMOS تا به امروز کاربرد داشتهاند، بنابراین، به بررسی این دو فناوری خواهیم پرداخت. لازم به ذکر است که در این آزمایشگاه با نوع TTL کار خواهیم کرد.

فناوری بکار رفته در ساخت برخی از تراشهها، TTL یا Transistor-Transistor Logic است. این مدارات مجتمع توسط شرکت Motorola, National ساخته شدهاند. پس از این شرکت، شرکتهای دیگری مانند شرکتهای Texas Instrument و Semiconductor, Signetics مدارات مجتمع خود را تحت عنوانهای مشابه TTL نامگذاری و به بازار عرضه کردند. تراشههای TTL دستهای از مدارات منطقی هستند که از ترانزیستورهای BJT و مقاومت تشکیل شدهاند. علت نام گذاری آنها این است که هم عمل گیتهای منطقی و هم عمل تقویت کنندگی در این تراشهها توسط ترانزیستور صورت می گیرد که این متفاوت از تراشههای RTL و DTL است.

تمامی تراشههای TTL استاندارد، از سطح ولتاژ ۵ ولت برای تغذیه استفاده می کنند. ورودی TTL در حالتی که مقداری بین ۰ تا ۸/۸ ولت (نسبت به ترمینال زمین) داشته باشند low محسوب می شود و بیانگر صفر منطقی است. زمانی که این ولتاژ مقداری بین ۲/۲ تا ۵ ولت را داشته باشد High محسوب می شود که نشان از یک بودن منطقی دارد (البته سطحهای ولتاژ در زیر دستههای مختلف می توانند کمی متفاوت باشند). هر نوع از اطلاعات محاسباتی یا کنترلی موردنظر را می توان با عبور سیگنالهای باینری از میان ترکیباتی از گیتها مورد استفاده قرار داد. هر سیگنال بیانگر یک متغیر باینری بوده و یک بیت از اطلاعات را حمل می کند. مدارات ساخته شده از TS سریع تر از فناوری FET می باشند.

<sup>&</sup>lt;sup>1</sup> Integrated Circuit (IC)

<sup>&</sup>lt;sup>2</sup> Chip

<sup>&</sup>lt;sup>3</sup> Small-Scale Integration (LSI)

<sup>&</sup>lt;sup>4</sup> Medium-Scale Integration (MSI)

<sup>&</sup>lt;sup>5</sup> Large-Scale Integration (LSI)

<sup>&</sup>lt;sup>6</sup> Very Large-Scale Integration (VLSI)

| شماره تراشه | اختصار | مفهوم اختصار                    | نام خانواده TTL                  |  |
|-------------|--------|---------------------------------|----------------------------------|--|
| 74xx        | -      | Standard TTL                    | استاندارد (سری ۷۴)               |  |
| 74Hxx       | Н      | High speed TTL                  | سرعت بالا (سری H۷۴)              |  |
| 74Lxx       | L      | Low power TTL                   | کممصرف (سری L۷۴)                 |  |
| 74Sxx       | S      | Schottky TTL                    | شاتکی (سری S۷۴)                  |  |
| 74ASxx      | AS     | Advanced Schottky TTL           | شاتکی پیشرفته (سری AS۷۴)         |  |
| 74LSxx      | LS     | Low power Schottky TTL          | شاتکی کممصرف (سری LS۷۴)          |  |
| 74ALSxx     | ALS    | Advanced Low power Schottky TTL | شاتکی کممصرف پیشرفته (سری ALS۷۴) |  |
| 74Cxx       | С      | CMOS Compatible TTL             | سازگار با CMOS (سری C۷۴)         |  |

جدول ۱. انواع تراشههای خانواده TTL سری ۷۴

در مقابل، فناوری به کار رفته در مدارات مجتمع CMOS نیز همانطور که از اسم آن بر می آید، فناوری MOSFET است که ترکیبی از ترانزیستورهای NMOS و PMOS مشهور است که در دروس مدارهای الکتریکی و الکترونیکی با اَنها اَشنا شدهاید. این دو نوع تکمیل کنندهی عملکرد یکدیگر هستند. از مشخصات مهم این تراشهها، یکی ایمنی آنها در برابر Noise و دیگری مصرف کم توان در حالت ایستا است. در نتیجه تراشههای مبتنی بر CMOS نسبت به انواع دیگر گیتهای منطقی مانند TTL تلفات توانی کمتری دارند.

مزیت دیگر این فناوری این است که با استفاده از مدارات CMOS قادریم تعداد زیادی گیت را در فضای نسبتاً کمی جاسازی کنیم. مزیتهای ذکر شده باعث شدهاند امروزه در اکثر فناوریهای مدرن شاهد حضور CMOS باشیم. دمای کار معمولی تراشههای CMOS از ۵۵– تا ۱۲۵+ درجه سانتی گراد است. خانواده استاندارد این دسته از مدارات با سری ۴۰ شناخته می شود.

در این آزمایشگاه با مدارات منطقی TTL سری ۷۴ کار خواهیم کرد. برای تغییر دادن بعضی از مشخصات TTL مانند سرعت، توان مصرفی، ایمنی در برابر نویز، تغییراتی در طرح اولیه TTL داده شد، اما چون شکل ظاهری تراشه و روابط منطقی در این طرحها درست همانند خانواده اصلی و استاندارد TTL بود، این طرحها نیز تحت عنوان خانواده منطقی TTL نامیده شدند که انواع مهم این طرحها در جدول ۱ أورده شدهاند.

دو خانواده دیگر TTL نیز وجود دارند که برای کاربردهای صنعتی و نظامی مورد استفاده قرار می گیرند. این دو خانواده به ترتیب، سری ۶۵ و سری ۵۴ هستند. تفاوت این سه خانواده با یکدیگر در توان مصرفی، میزان حساسیت به نویز، دمای کاری، تاخیر انتشار<sup>۷</sup> و برون دهی<sup>۸</sup> آنان است. روی بستهبندی هر یک از تراشهها اعداد و حروفی وجود دارد که هر یک نمایش دهنده کاربرد و موارد مصرفی در آن تراشه است. برای مثال حرف M که در سمت راست کد تراشه نوشته میشود نشاندهندهی جنس روکش تراشه است که از جنس فلز (Metal) میباشد. حروف دیگری نیز روی تراشه وجود دارد که نمایش دهنده تعداد پایههای آن تراشه است. برای مثال DIP به معنای پایهها در دو ردیف موازی یا (Dual In Parallel) می باشد.

<sup>&</sup>lt;sup>7</sup> Propagation Delay

<sup>8</sup> Fan-out

نمونهای از شمارهها و حروف روی یک تراشه در شکل ۱ آمده است. در سمت چپ این شکل، خود تراشه و در سمت راست آن توضیحات مربوط به هر یک از حروف و اعداد روی تراشه به نمایش گذاشته شده است.



شکل ۱. تشریح اعداد و حروف روی یک تراشه نمونه

شکل ۲ دو عدد تراشه را نمایش میدهد که بر روی بردبورد قرار گرفتهاند. هر تراشه که دانشجویان در این آزمایشگاه استفاده خواهند کرد دارای یک حفره در بالا و یک دایره در قسمت چپ آن است. این حفره نیمه به معنای قسمت بالای تراشه و دایره به معنای شروع پایه از شماره ۱ میباشد. شماره پایهها همانطور که در شکل ۱ نشان داده شده است، از شماره ۱ در یک ردیف شروع و در همان ردیف تا به انتها زیاد می شود و سپس به شکل پادساعتگرد در ردیف روبرو از پایین ادامه می یابد تا به آخرین پایه با بیشترین شماره برسد. این پایه در نهایت در ردیف روبروی دایره قرار می گیرد.



شکل ۲. نمونهای از قرارگیری دو تراشه بر روی بردبورد

نکته دیگر در بخش اول، استفاده از LEDها است. LED یک دیود نورانی است که دو پایه دارد. این دو پایه کاتد و آند است. کاتد سر منفی دیود و آند سر مثبت دیود است که در شکل ۳ نمایش داده شده است. سه روش برای شناسایی وجود دارد که در شکل ۳ مشخص است. روش اول، پایه کوتاه سر کاتد و پایه بلند سر آند است. سطح صاف دیود، نزدیک پایه کاتد و سطح محدب آن نزدیک پایه آند است. روش آخر نیز فلز داخلی LED است که اگر ضخیم باشد به پایه کاتد و اگر نازک باشد، به پایه آند متصل خواهد بود.

برای اتصال، بایستی خروجی مدار را به آند LED متصل کرد و کاتد آن را حتما با یک مقاومت به زمین متصل کنید. مقاومت به منظور محدود کردن شدت جریان و جلوگیری از دیود و تراشه به کار میرود و مقدار مقاومت بین ۱۰۰ تا ۳۰۰ اهم خواهد بود.



شکل ۳. پایههای دیود نورانی و نحوه اتصال آن به خروجی مدار

### نکات مهم پیش از شروع به کار عملی در آزمایشگاه مدارهای منطقی و معماری کامپیوتر

پیش از شروع آزمایشگاه، دانشجویان بایستی موارد زیر را به دقت مطالعه کرده و در طی جلسات آزمایشگاه رعایت کنند:

- ۱- قبل از انجام هر آزمایش، مبحث تئوری مربوط به آن آزمایش بطور کامل مطالعه شود.
- ۲- هیچگاه ورودی یک تراشه را نمی توان به جایی وصل نکرد چون این کار باعث تاثیرپذیری زیاد مدار نسبت به نویز مىشود.
- ۳- هیچگاه خروجی یک تراشه را به خروجی تراشهی دیگر یا Vcc و GND وصل نکنید. این کار به تراشه صدمه میرساند.
- ٤- هيچگاه ديودهاي نوراني يا هر قطعهاي كه در آن LED به كار رفته است، مانند Seven Segment را مستقيما به حروجی تراشه یا منبع تغذیه وصل نکنید، بلکه آن را با یک مقاومت بین ۱۰۰ تا ۳۳۰ اهمی سری نموده و سپس وصل
- ۰- تراشههای TTL نیاز به منبع تغذیه ۵ ولتی و تراشههای CMOS می توانند با منبع تغذیههای ۳ تا ۱۵ ولتی کار کنند.
- ٦- قسمت مهم كار در بخش اول اين أزمايشگاه عيبيابي مدارها است. صرفاً وصل كردن مدار چندان مهم نيست، بلكه عیبیابی آن مهمتر است. معمولاً مداری که متصل مینمایید دارای عیبهایی است و کمتر مداری بدون اشتباه وصل می شود. پس بایستی یاد بگیریم که بتوانیم هر مداری را عیبیابی کنیم حتی اگر آن مدار را خودمان نبسته باشیم. این کار مستلزم آن است که با هر تراشهای که آشنا میشویم، طرز کار آن را به دقت یاد بگیریم تا با بررسی ولتاژهای خروجیهای قطعات مدار به مشکل کار پی ببریم.
- ۰- برای خواندن ولتاژ با مالتیمتر، از روی پایههای فلزی تراشه اقدام به این کار بکنید و نه از سوراخهای بردبورد، چون احتمال خرابی بردبورد و قطع سیمها وجود دارد. برای خواندن ولتاژ با مالتیمتر، یک سر (ترمینال به رنگ مشکی) مالتی متر را به زمین وصل می کنیم و ترمینال دیگر (به رنگ قرمز) را به جایی که می خواهیم ولتاژ آن را اندازه بگیریم متصل مي كنيم.

### آزمایش شماره ۱: آشنایی با گیتهای منطقی

در این آزمایش با رفتار منطقی هر یک از گیتهای پایه مدارات منطقی آشنا خواهیم شد.

#### وسایل مورد نیاز:

- بردبورد، مالتيمتر، منبع تغذيه
- مقاومت ۱۵۰ اهمی، دیود نورانی
- تراشههای ۷۴۰۰، ۷۴۰۴، ۷۴۰۸، ۲۴۳۲، ۹۸۴۷، ۴۰۱۱

الف) تراشه شماره ۷۴۰۴ (که شامل شش گیت NOT است) را آزمایش کنید.

برای این کار تراشه شماره ۷۴۰۴ را که در شکل ۴ نمایش داده شده است را بر روی بردبورد قرار دهید و پایههای زمین و ۵ ولت منبع تغذیه را به ترتیب به پایه ۷ و ۱۴ تراشه متصل نمایید.



شکل ۴. شمای داخلی تراشه ۷۴۰۴

به ورودی یکی از گیتهای NOT در تراشه، به ترتیب ولتاژ ۰ و ۵ ولت (یعنی صفر و یک منطقی) وصل کنید و خروجی را در این دو حالت با مالتی متر اندازه بگیرید. ولتاژ خروجی در دو حالت صفر و یک منطقی چه مقداری است؟

حدود سطوح ولتاژ صفر منطقی و یک منطقی را در این آزمایش یادداشت کنید تا در آزمایشهای بعدی به هنگام خطایابی از آن استفاده کنید.

با باز نگه داشتن ورودی (وصل نکردن به هیچ منبعی) یا به اصطلاح No Connection) N.C)، خروجی چه مقداری به خود میگرد؟ صفر منطقی یا یک منطقی است؟ در این صورت، ورودی صفر منطقی تعبیر می شود یا یک منطقی؟

خروجی تراشه ۷۴۰۴ را در دو حالت یک منطقی و صفر منطقی با استفاده از دیود نورانی مشاهده کنید.

تذکر: LED را مستقیماً به خروجی وصل نکنید و با استفاده از مقاومت به خروجی مورد نظر مطابق شکل  $^{\circ}$  وصل کنید. در طراحی مدارهای منطقی، هیچگاه نباید ورودی را باز (N.C.) قرار داد، چون باعث اختلال در عملکرد مدار میشود.

8

ب) تراشههای ۷۴۰۰، ۷۴۰۰، ۷۴۰۲، ۷۴۰۲، ۷۴۸۶ و ۴۰۱۱ را نیز آزمایش کنید. تراشههای مذکور در شکل ۵ نمایش داده شده است.



شکل ۵. شمای داخلی تراشهها

نماد مداری یک گیت AND که چهار عدد از آن در تراشه ۷۴۰۸ وجود دارد، مدار معادل کلیدی، و مدار معادل دیودی در حالت اتصال کوتاه دیودها در شکل ۶ نمایش داده شده است.



با توجه به آزمایشهای انجام شده، جدول ۲ را پر کنید.

جدول ۲. نتیجه آزمایش مدارات

| A    | В    | 7400 | 7408 | 7432 | 7486 | 4011 |
|------|------|------|------|------|------|------|
| 0    | 0    |      |      |      |      |      |
| 5    | 0    |      |      |      |      |      |
| 0    | 5    |      |      |      |      |      |
| 5    | 5    |      |      |      |      |      |
| N.C. | 0    |      |      |      |      |      |
| 5    | N.C. |      |      |      |      |      |
| N.C. | N.C. |      |      |      |      |      |

ج) مدار شکل ۶ را پیادهسازی کنید و به ازای تمامی وردیهای ممکن، خروجی تولید شده در جدول درستی را پر کنید.



شكل ۶. نمونه مدار مورد آزمايش

### آزمایش شماره ۲: پیادهسازی توابع منطقی با استفاده از جدول کارنو

در این آزمایش به یادآوری جدول کارنو خواهیم پرداخت و نحوه پیادهسازی عملی توابع منطقی با استفاده از تراشههای سری ۷۴ را آموزش خواهیم داد.

### وسایل مورد نیاز:

- بردبورد، مالتیمتر، منبع تغذیه
- مقاومت ۱۵۰ اهمی، دیود نورانی
- تراشههای ۷۴۰۴، ۷۴۰۸، ۷۴۳۲

الف) تابع منطقی زیر با استفاده از جدول کارنو ساده کرده و مدار آن را با استفاده از تراشهها منطقی پیادهسازی کنید (SOP).

$$F(A, B, C) = [(A' + B + C)(A + B)(A + C)]$$

ولتاژ گرهها را در جدول زیر بر اساس مداری که پیادهسازی کردهاید یادداشت کنید.

جدول ۳. نتیجه آزمایش مدارات

| $V_{A}$ | $V_{\rm B}$ | $\mathbf{V}_{\mathbf{C}}$ | $\mathbf{V_F}$ |
|---------|-------------|---------------------------|----------------|
|         |             |                           |                |
|         |             |                           |                |
|         |             |                           |                |
|         |             |                           |                |
|         |             |                           |                |
|         |             |                           |                |
|         |             |                           |                |
|         |             |                           |                |
|         |             |                           |                |

این مدار چه مداری است؟ کاربرد آن برای چیست؟

ب) تابع زیر را با استفاده از جدول کارنو ساده کنید و با استفاده از تراشههای منطقی پیادهسازی نمایید.

 $f(A, B, C, D) = \sum (1, 3, 4, 5, 6, 9, 11, 12, 14) + d(0, 7)$ 

جدول شماره ۴ را بر اساس نتایج حاصل از آزمایش پر کنید.

#### جدول ۴. نتیجه آزمایش مدارات

| $\mathbf{V}_{\mathbf{A}}$ | $\mathbf{V}_{\mathbf{B}}$ | $\mathbf{V}_{\mathbf{C}}$ | $\mathbf{V}_{\mathbf{D}}$ | $\mathbf{V_f}$ |
|---------------------------|---------------------------|---------------------------|---------------------------|----------------|
|                           |                           |                           |                           |                |
|                           |                           |                           |                           |                |
|                           |                           |                           |                           |                |
|                           |                           |                           |                           |                |
|                           |                           |                           |                           |                |
|                           |                           |                           |                           |                |
|                           |                           |                           |                           |                |
|                           |                           |                           |                           |                |
|                           |                           |                           |                           |                |
|                           |                           |                           |                           |                |
|                           |                           |                           |                           |                |

در مداری که پیادهسازی کردهاید مقادیر حالات بی اهمیت چیست؟ این رفتار را چگونه توجیه می کنید.

### آزمایش شماره ۳: آشنایی با مالتی پلکسر، دیکدر و انکدر

در این آزمایش به یادآوری و بررسی نحوه کار با مدارهای دیکدر ۴\*۲، مالتیپلکسر ۱\*۴ و انکدر ۲\*۴ را در سطح گیت میپردازیم. زبان توصیف سختافزار سیستمهای دیجیتال به صورت متنی استفاده می کنند. به عبارت دیگر، از زبانهای توصیف سختافزار می توان برای توصیف رابطه منطقی بین سیگنالهای ورودی یک مدار و سیگنالهای خروجی آن می توان استفاده کرد. از این رو، این زبانها می توانند مدارهای منطقی، عبارتهای بولی و یا مدراهای پیچیده را توصیف کنند. از بین زبانهای توصیف سختافزار، زبان Verilog و Verlog محبوبیت دارند که در این آزمایشگاه ما با زبان توصیف VHDL کار خواهیم کرد.

یک شبیه ساز HDL، توصیف مدار را دریافت می کند و بر اساس مقدار ورودی ها و ساختار سیستم دیجیتال طراحی شده، مقدار خروجی ها را تعیین می کند. بنابراین، می توان قبل از ساخت، مدار را آزمایش کرد و از صحت عملکرد آن مطمئن شد.

الف) مدارهای زیر را در سطح گیت و با استفاده از زبان توصیف سختافزار VHDL پیادهسازی نمایید.

- دیکدر ۴\*۲
- مالتى يلكسر ١\*٢
- انکدر اولویت ۲\*۴

ب) اکنون با استفاده از مدار دیکدری که در مرحله قبل طراحی کردهاید، تابع زیر را پیادهسازی کنید. می توانید از سایر گیتهای پایه نیز برای پیادهسازی استفاده کنید.

 $F(A, B, C, D) = \sum m(1, 2, 4, 7, 8, 11, 13, 14)$ 

ج) تابعی که پیادهسازی کردهاید چه مداری است؟ این مدار به چه کاری می آید.

د) با استفاده از کاربردی که یافتهاید، اگر داده ورودی ۴ بیتی باشد، از چه نوعی از این کاربرد بایستی استفاده کرد؟ چرا؟

<sup>&</sup>lt;sup>9</sup> Hardware Description Language (HDL)

### آزمایش شماره ۴: پیادهسازی مدار جمع کننده-تفریق کننده چهار بیتی به صورت ساختاری

هدف در این آزمایش پیادهسازی مدار شکل ۷ است. در این مدار، دو بیت A و B به عنوان ورودی، وارد سیستم می شوند و با توجه به اینکه ورودی دیگر که  $C_{in}$  است، مقدار صفر یا یک را دارا باشد، دو بیت متناطر با یکدیگر جمع یا از هم تفریق می شوند.



شكل ٧. مدار جمع كننده - تفريق كننده تك بيتي

الف) این مدار را با زبان VHDL به صورت ساختاری ٔ توصیف کنید. توصیف مدار تمام جمع کننده ی شکل ۷ نیز به صورت ساختاری انجام شود (فرض کنید تاخیر گیت AND و OR هر کدام ۵ نانوثانیه، گیت VHOL نانوثانیه و گیت VHOL نانوثانیه است. تاخیرهای ذکرشده در تمامی مراحل آزمایش برقرار است).

ب) حال با استفاده از مدرا توصیف شده در بخش قبل، مدار جمع کننده-تفریق کننده ۴-بیتی را توصیف کنید.

ج) در این مرحله به شبیه سازی کد HDL و توصیف مدار می پردازیم. برای مدار قسمت (ب) یک برنامه آزمون (Testbench) بنویسید و بر اساس مقدار ورودی ها و ساختار سیستم دیجیتال طراحی شده، مقدار خروجی ها را برای ۳ حالت تفریق و ۳ حالت جمع تعیین کنید. گذارهای خروجی را پس از اینکه خروجی ثابت شد، تشریح کنید. علت تغییرات مشاهده شده چیست؟

نکته: توصیف ساختاری به معنای تولید نمونه یا instantiation از گیتهاو اتصال آنها به یکدیگر با استفاده از سیم است.

<sup>&</sup>lt;sup>10</sup> Structural