```
پارسا محمدپور – ۹۸۲۴۳۰۵۰
```

پویا جهانگیری – ۹۸۲۴۳۰۷۶

## گزارش جلسه:

در این جلسه ابتدا به پیادهسازی ماژول ضرب کننده دو عدد n بیتی رفتیم اما در این قسمت به مشکل برخوردیم و تمام مدت این جلسه و حتی تایمی هم در خانه مشغول پیادهسازی آن بودیم. اما سپس به سرانجام رسید. در ادامه توضیح کدهای زده شده به همراه شکل خروجی در مدل سیم آورده شده است.

توضیح کد. کدهای زده شده برای این قسمت به صورت زیر می باشد:

در این قسمت تنها کدهایی زده شده است که مربوط به import کردن کتابخانههای مورد استفاده و تعریف کردن ماژول ورودی میباشد. برای این کار همانظور که در صورت سوال قید شده است، برای دریافت نمره امتیازی، این ماژول را به صورت جنریک (generic) پیادهسازیکردیم که برای آن، ورودی N را در نظر گرفتهاسم تا برنامه با آن کار کند.

د راین قسمت که مشاهده می کنیم، تیکه کدهای مربوط به تعریف متغییرها و مقدار دهی اولیه آنها قرار گرفته است. این کار به صورت نشان داده شده در تصویر بالا میباشد.

```
begin
      if rising edge (Clk) then
          if counter = 0 then
             b_num(2*N-1 downto N) := (others => '0');
              b_{num}(N-1 downto 0) := b;
             b extended := (others => '0');
              pre_a := a;
              pre_b := b;
          end if;
          if counter < N then
              if a(counter) = '1' then
                 b_extended := std_logic_vector(unsigned(b_extended) + unsigned(b_num));
              end if;
              b_num := std_logic_vector(shift_left(unsigned(b_num), 1));
          end if:
          counter := counter + 1;
          if counter > N-1 then
             if not (pre a = a and pre b = b) then
                  counter := 0;
              end if;
          end if;
          res <= b_extended;
     end if;
      --b_num <= "0000" & b;
      --b extended <= "1010" & a;
      --for i in 0 to N-1 loop
      -- if a(i) = '1' then
             b_extended <= std_logic_vector(unsigned(b_extended) + unsigned(b_num));</pre>
      -- end if;
      -- b_num <= std_logic_vector(shift_left(unsigned(b_num), 1));
      -- wait for 2 ns;
      --end loop;
      --res <= b_extended;
 end process;
 end behavioral;
```

سپس در این قسمت کدهای مربوط به پیادهسازی منطق این ماژول ضرب کننده رفتیم. در این ماژول، در هر سری، متغییر داخلی از صفر تا N حرکت می کند و به ازای هر عدد در درون این بازه، ابتدا در صورت یک بودن بیت ورودی اول، متغییر کنونی را با متغییر دوم جمع می کنیم. اما در این کار یک مشکلی وجود داشت که در ادامه به شرح آن و راه حل اعمال شده می پردازیم.

در این کد، همه چیز مطابق توضیحات ارائه شده میباشد به جز آخرین if ای که در این کد قرار گرفته است. دلیل وجود این if چیست؟ اگر در این کد این if آخر را قرار نمیدادیم، آنوقت همینطور تا آخر مدام عملیات ضرب تکرار می شد و همینطور به از اول شروع کردن عملیات ادامه میداد. برای جلوگیری از این اتفاق، این if را اضافه کردیم تا از این امر جلوگیری کنیم.

در ادامه کدهای مربوط به فایل testBench را قرار می دهیم:

```
library ieee;
 use ieee.std logic 1164.all;
 entity multiplier tb is end entity;
architecture behavior of multiplier_tb is
COMPONENT multiplier
                  : INTEGER := 4);
  GENERIC (N
PORT (
            : in std_logic;
     clk
     a,b : in STD_LOGIC_VECTOR(3 downto 0);
res: out STD_LOGIC_VECTOR(7 downto 0)
 END COMPONENT;
                  : std_logic := '1';
     signal clk
     signal a, b
                       : std_logic_vector(3 downto 0);
                     : std_logic_vector(7 downto 0);
     signal res
 begin
 uut: multiplier
         generic map (
N => a'length
          port map (
            clk => clk,
              a => a,
                    => b,
             b
              res => res
            -- Process for generating the clock
                clk <= not clk after 1 ns;
                stim_proc: process
                begin
                    a <= "0111";
                    b <= "1010";
                    wait for 20 ns;
                    a <= "0100";
                    b <= "1011";
                    wait for 20 ns;
                    a <= "1010";
b <= "1000";
                     wait for 20 ns;
                    a <= "1111|";
b <= "1111";
                    wait:
                 end process;
           end architecture;
```

در این تستبنچ تنها نکته جدید وجود کلاک است که پیادهسازی آن مطابق با کد همین قسمت آورده شده میباشد.

## شبیهسازی:

در ادامه عکس حاصل از شبیه سازی این کد را در نرمافزار مدل سیم قرار می دهیم:

