

دانشگاه صنعتی شریف دانشکده مهندسی کامپیوتر

پایاننامه کارشناسی مهندسی نرمافزار

## تحلیلی بر عملکرد حافظه مشترک تحت بارهای کاری چند منظوره در پردازندههای گرافیکی

نگارش پارسوآ خورسند رحیمزاده

استاد راهنما دکتر حمید سربازی آزاد

۴ تیر ۱۳۹۶

### @title

#### چکیده

در پردازندههای گرافیکی روی هر چندپردازنده جریانی یک واحد حافظه اختصاصی برای نگهداری دادههای مربوط به فضای آدرس دهی مشترک ریسمانهای در حال اجرا تعبیه شدهاست. فضای این حافظه به بلوکهای هر چندپردازنده به طور جداگانه تخصیص می یابد و میان ریسمانهای هر بلوک به طور مشترک استفاده می شود.

حافظه مشترک به برنامه نویس اجازه می دهد تا اطلاعات مورد نیاز برای اجرای هر بلوک از ریسه های برنامه را روی چند پردازنده جریانی شامل آن ها ذخیره کند. حافظه مشترک به دلیل ظرفیت و در نتیجه مساحت کم و نیز قرار گرفتن روی تراشه چند پردازنده زمان دسترسی بسیار پایینی (در حد چند کلاک) دارد. به این ترتیب برنامه نویس می تواند بخشی از داده را که احتمال می دهد قرار است در باز زمانی فعلی با نرخ بالا مورد دسترسی قرار گیرد را روی این حافظه بارگذاری کند تا دسترسی به آن با سربار کم امکان پذیر باشد.

در نسلهای اولیه پردازندههای گرافیکی، حافظهمشترک به عنوان راه حلی برای مدیریت پیچیدگیهای ناشی از زمان دسترسی غیرقابل پیشبینی حافظه اصلی مورد پیاده سازی قرار گرفت. چنین رویکردی در کاربردهای گرافیکی که نیاز به تضمین نرخ فریم ثابتی وجود دارد از توجیه پذیری بالایی برخوردار است.

در ادامه نتایج تحلیل روی عملکرد و میزان کاربرد حافظه مشترک در بارهای کاری محاسباتی ارائه می شود و در نهایت راهکارهایی برای بهبود کارایی این مدل حافظه پیشنهاد می گردد.

**کلمات کلیدی:** پردازندههای گرافیکی عاممنظوره، حافظه مشترک، کارایی، زمان دسترسی.

## فهرست مطالب

## فهرست تصاوير

### ۱ مقدمه

بر اساس قانون مور ۱ چگالی ترانزیستورهای تراشههای نیمهرسانا ۲ پس از گذشته به طور تقریبی هر هجدهماه، دو برابر می شود. در نتیجه می توان گفت که پردازنده ها کوچکتر، چگال تر و قدر تمندتر می شوند. بر اساس این قانون حداکثر فرکانس کاری پردازنده ها نیز قابل افزایش به نظر می رسد. اما به دلایل گوناگون روند افزایش فرکانس کاری پردازنده ها در سالهای اخیر با کندی مواجه شده است. با ادامه روند افزایش فرکانس پردازنده ها، پیش بینی می شد که تا حوالی سال ۲۰۰۵ میلادی چگالی توان تراشه ها به سطح راکتورهای هسته ای برسد.

### ۱.۱ پردازندههای چندهستهای

علی رغم پیشرفت چشمگیر قدرت محساباتی سخت افزارها و نیز نزدیک شدن به موانع عملی و فیزیکی برای افزایش فرکانس کاری آنها، نیاز به بهبود عملکرد  $^7$  تراشه ها برای پشتیبانی از نیاز مندی های جدید نرم افزار (به طور خاص رابط کاربری گرافیکی) و نیز انجام ها پردازش رو مجموعه داده های  $^7$  گسترده احساس می شد. در حدود سال  $^7$  میلادی اینتل با معرفی پردازنده های با معماری NetBurst انتظار دستیابی به فرکانس کاری  $^7$  10Ghz را داشت اما در عمل به علت مشکلات گرما و توان مصرفی عملیات این چیپها فرکانس های بالای  $^7$  4Ghz بدون استفاده از سیستم های خنک کننده بزرگ و پیچیده (معمولا مبتنی بر آب) امکان پذیر نبود.

در این میان ایده پردازندههای چندهستهای به عنوان راه حلی برای افزایش کارایی ارائه شد. با توجه به اینکه در این فرکانس کاری پردازنده افزایش نمیابد، پارامترهای توان مصرفی و در نتیجه چگالی توان نیز تغییر شگرفی نمی کنند ولی چنانچه محسابات را بتوان به قسمتهایی با قابلیت موازی سازی

<sup>&#</sup>x27; Moore's Law

Y Semiconductor

<sup>&</sup>quot;Performance

<sup>\*</sup>Dataset



شکل ۱.۱: پیشبینی رشد چگالی توان پردازندهها

تقسیم کرد می توان زمان اجرا را به طور قابل توجهی کاهش داد. میزان ایده آل بهبود عملکرد محاسبه در این حالت از قانون امدال  $^{0}$  پیروی می کند.

لازم به ذکر است که تا قبل از ظهور پردازندههای چندهستهای با تعریف امروزی گاها از چند پردازنده مرکزی مستقل برای انجام محاسبت استفاده می شد. در این معماری هر پردازنده عملا یک چیپ جداگانه بود که به واسطه یک باس  $^{9}$  مشترک به مادربورد و حافظه اصلی متصل می شد. این استقلال فیزیکی پردازنده ها مشکلات مختلفی ایجاد می کرد که در معماری های جدیدتر با قراردادن چند هسته  $^{7}$  پردازشی داخل یک تراشه تا حدی برطرف شده است.

<sup>&</sup>lt;sup>a</sup>Amdahl's law

<sup>&</sup>lt;sup>9</sup>Bus

 $<sup>^{\</sup>mathsf{v}}\mathbf{Core}$ 

## ۲.۱ پردازندههای گرافیکی

تاریخچه پردازنده های گرافیکی به حدود سالهای دهه ۷۰ میلادی بازمیگردد، زمانی که واحدهای سخت افزاری جداگانه برای بهبود عملکرد رایانه در اجرای بازی ها استفاده می شد. نسخه های اولیه چنین پردازنده هایی چیزی عملا گسترش جزیی معماری پردازنده های برداری ۸ برای کاربردهای گرافیکی بودند. در چنین پردازنده هایی که به طور خاص برای پردازش سیگنال و داده های در قالب ماتریس و آرایه طراحی شده بودند، تعداد زیادی واحد ریاضیاتی ۹ به طور همزمان دستورات یکسانی را روی قسمت های مختلف داده ورودی اجرا می کردند. این رویکرد که به اصطلاح مدل دستور واحد و داده های متفاوت ۱۰ نامیده می شود به طور خاص در محاسبات جبر خطی ۱۱ سودمند است.

پردازندههای گرافیکی در ابتدا سختافزارهایی با عملکرد ثابت ۱۲ بودند و امکان برنامهپدیری ۱۲ نداشتند. با افزایش قدرت پردازندههای گرافیکی طی نسلهای متمادی و آشکار شدن پتانسیل این روش پردازش برای کاربردهایی خارج از حوزه گرافیک و بازیهای رایانهای، به مرور زمان قابلیت برنامهپذیری نسبی به این سختافزارها اضافه شد و امروزه واسطهای نرمافزاری سطح بالای قدرتمندی مانند کودا ۱۴ توسعه داده توسط شرکت Nvidia و OpenCL برای منظور پیادهسازی برنامههای موازی عاممنظوره روی این تراشهها در دسترس هستند.

یک پردازنده گرافیکی به طور معمول متشکل است از تعدادی چندپردازنده  $^{10}$  که به صورت موازی دستورات (نه لزوما یکسان) را اجرا میکنند. به عنوان مثال پردازنده گرافیکی Nvidia Tesla K40 دستورات (نه لزوما یکسان) را اجرا میکنند. به عنوان مثال پردازنده گرافیکی Kepler از ۱۹ چندپردازنده جریانی  $^{10}$  هر کدام با ۱۹۲ هسته پردازشی عدد طبیعی  $^{10}$  ،  $^{10}$  و  $^{10}$  مجموعه دستور واحد و دادههای متفاوت تقسیم می شود که هریک می توانند به طور مستقل دستور واحدی را روی داده و رودی خود اجرا کند. همچنین هر چندپردازنده جریانی دارای یک واحد

<sup>&</sup>lt;sup>^</sup>Vector Processor

<sup>&</sup>lt;sup>4</sup>Arithmetic Logic Unit

<sup>&</sup>quot;Single Instruction, Multiple Data (SIMD)

<sup>&#</sup>x27;'Linear Algebra

<sup>\&#</sup>x27;Fixed-Function

<sup>\\*</sup>Programmability

<sup>&</sup>lt;sup>\f</sup>CUDA: Compute Unified Device Architecture

 $<sup>^{\</sup>text{\ensuremath{}^{\baselineskip}}} Multiprocessor$ 

<sup>&</sup>lt;sup>19</sup>Streaming Multiprocessor (SM)

<sup>\`</sup>Integer

<sup>&#</sup>x27;'Floating Point

<sup>&#</sup>x27; Load/Store Unit

حافظه مشترک <sup>۲۰</sup> میان تمام هستههای پردازشی خود است که برای ذخیره دادههای مورد نیاز در پردازش فعلی و عدم نیاز به بارگیری <sup>۲۱</sup> آنها از حافظه اصلی در حین اجرا استفاده می شود.

در چنین معماری که با نام دستور واحد و ریسه های متعدد <sup>۲۲</sup> بازاریابی می شود تعداد زیادی ریسه به طور همزمان روندهای اجرایی متفاوتی را روی داده اعمال می کنند. یک پردازنده گرافیکی با معماری کیلر می تواند ۲۸۸۰ ریسه را به صورت موازی اجرا کند.



شکل ۲.۱: ساختار داخلی یک چندپردازنده جریانی در معماری Kepler

به لطف وجود چنین ظرفیت موازی سازی گستردهای در پردازندههای گرافیکی زمان اجرای محاسبات روی آنها به شکل قابل توجهی کاهش می یابد. اما به دلایل مختلف مانند وابستگی دادهای

<sup>&#</sup>x27;Shared Memory

 $<sup>^{&</sup>quot;}$ Fetch

YYSingle Instruction, Multiple Threads (SIMT)

بین دستورات، عدم قابلیت موازیسازی همه بخشهای پردازش، رفتارهای مختلف <sup>۲۳</sup> ریسهها و در دستورات تصمیمگیری <sup>۲۴</sup> و همچنین تاخیرهای دسترسی به حافظه کارای پردازنده گرافیکی در شرایط واقعی بسیار پایینتر از مقدار آن روی کاغذ است.

### ٣.١ ساختار ياياننامه

در ادامه و پس از پایان مقدمه، در فصل دوم مفاهیم پایهای در طراحی پردازندههای چندهستهای و به خصوص پردازندههای گرافیکی و به خصوص ساختاربندی حافظه در این تراشهها را بررسی میکنیم. فصل سوم مروری بر کارهای پیشین در موضوع پایاننامه خواهد بود. در فصل چهارم شهود و انگیزههای اولیه برای این مطالعه را بررسی میکنم فصل پنجم را به معرفی شبیهساز و بررسی نتایج حاصل از شبیهسازی اختصاص میدهیم. در نهایت در فصل ششم به جمع بندی و بررسی کارهای آتی می پردازیم.

<sup>&</sup>lt;sup>۱</sup>Divergence

YF Decision Making

## ۲ مفاهیم پایه

در این فصل ابتدا مروری کلی بر مفاهیم پردازندههای چندهستهای و دلایل روی آوردن به این پردازندهها خواهیم داشت. در ادامه به بیان کلیاتی در مورد پردازندههای گرافیکی و معماری و مدل برنامهسازی آنها خواهیم پرداخت.

## ۱.۲ دلایل روی آوردن به پردازندههای چندهستهای

زمانی که اندازه مشخصه ا تزانزیستورها با فاکتور k کاهش می یابد، به دلیل کوتاه تر شدن سیمها و کاهش اندازه خازن در گیتها آ، فرکانس کلاک آ نیز با فاکتور k قابل افزایش است. همچنین تعداد ترانزیستورهای موجود در واحد سطح با فاکتور  $x^2$  و اندازه قالب آ ترازیستورها نیز با فاکتور k قابل افزایش می یابد. در چنین شرایطی قدرت پردازشی نیز به صورت تئوری با فاکتور  $k^4$  افزایش می یاد. هرچند در عمل به دلیل مواردی مانن توازی پنهان k یا رفتار غیرقابل پیش بینی حافظه نهان  $k^3$  این فاکتور به طور عملی در مرتبه  $k^3$  افزایش می یابد. به این نسبتها قانون دانار گفته می شود  $k^3$  با این اوصاف به نظر می رسد که با معرفی هر نسل جدید پردازنده ها با اندازه مشخه کوچکتر باید شاهد بهبود شگرف در عملکرد نرم افزارها باشیم. اما در عمل این رشد با موانعی روبه روست که در ادامه به آن ها می پردازیم.

<sup>&#</sup>x27;Feature Size

<sup>&#</sup>x27;Gate

<sup>&</sup>lt;sup>™</sup>Clock

<sup>\*</sup>Die

 $<sup>^{\</sup>mathtt{d}}Hidden Parallelism$ 

<sup>&</sup>lt;sup>5</sup>Dannar Scaling (MOSFET Scaling)

### ۱.۱.۲ چگالی توان

چگالی توان  $^{V}$  به شکل میزان توان (نرخ انتقال انرژی) بر واحد حجم تعریف می شود. میزان مصرف توان در تراشه ها به نرخ تغییر وضعیت گیت ها، یعنی نرخی که در آن خروجی یک گیت از صفر به یک تغییر می کند، بستگی دارد. به این دلیل به اصطلاح گفته می شود که تراشه ها نرخ توان مصرفی پویا دارند. با توجه به توضیح فوق انتظار می رود که نرخ توان مصرفی با افزایش فرکانس به طور خطی افزایش پیدا کند. با توجه به افزایش نمایی فرکان پردازنده ها در سال های پایانی دهه  $^{O}$  و اوایل قرن اکتام، انتظار می رفت چگالی توان پردازنده ها در صورت حفظ این نرخ رشد تا سال  $^{O}$  میلادی به  $^{O}$  به  $^{O}$  و اوایل قرن به به توان پر سانتی متر مربع یعنی چیزی در حدود چگالی توان در سطح خورشید برسد. واضح است که تراشه های نیمه رسانا در چنین وضعیتی تبخیر خواهند شد.

#### ۲.۱.۲ دیوار حافظه

به طور معمول هر دسترسی به حافظه اصلی  $^{\Lambda}$  در حدود صدها سیکل کلاک زمان می برد. به طور مثال پردازنده ممکن است برای اجرای محاسبه ای که چند کلاک طول بکشد صدها کلاک منتظر دریافت داده و نوشتن مجدد آن در حافظه بماند. به طور میانگین در سالهای گذشته فرکانس حافظه هر شش سال دوبرابر می شد در حالی که که در تبیعت از قانون مور فرکانس پردازنده هر دو سال دو برابر می شد. این تفاوت در نرخ رشد سبب ایجاد یک شکاف بزرگ میان عملکرد پردازنده و حافظه می شود و حافظه را به گلوگاهی  $^{\rm P}$  برای عملکرد سیستم تبدیل می کند و تاثیر افزایش فرکانس پردازنده را به شدت کاهش می دهد. معماران سخت افزار با بهره گیری از ایده ها و روش های مختلف از جمله استفاده از چندین لایه حافظه نهان و بهینه سازی هایی مانند بارگذاری با تاخیر  $^{\rm N}$  و کپی هنگام نوشتن استفاده از چندین لایه حافظه نهان و بهینه سازی هایی مانند بارگذاری با تاخیر  $^{\rm N}$  و کپی هنگام نوشتن استفاده از دید پردازنده دارند اما در نهایت مشکل همچنان باقی است. شکل  $^{\rm N}$  شکاف بین عملکرد پردازنده و حافظه اصلی را در سال های گذشته نشان می دهد.

<sup>&</sup>lt;sup>v</sup>Power

<sup>&</sup>lt;sup>^</sup>Random Access Memory (RAM)

<sup>&</sup>lt;sup>4</sup>Bottleneck

<sup>&#</sup>x27;Lazy Writeback

<sup>&#</sup>x27;'Copy on Write

### ۲.۲ پردازندههای چندهستهای به عنوان یک راهحل

در زمانی که افزایش فرکانس پردازنده ها دیگر ممکن به نظر نمی رسد، مهندسان ایده استفاده از چند پردازنده روی یک تراشه را برای بهبود عملکرد مطرح کردند. با توجه به اینکه کارایی یک پردازنده با فرکانس کاری و تعداد هسته های آن متناسب است، با افزایش تعداد هسته و ثابت نگه داشتن فرکانس می توانیم به عملکرد بهتری برسیم. با پذیرفته شدن این معماری توسط تولید کنندگان مطرح مانند Intel و AMD از آن به بعد:

- چگالی ترانزیستورها میتواند مانند قبل هر دو سال دو برابر شود
- فركانس پردازندهها افزايش نميابد (بعضا شاهد كاهش فركانس براى ملاحظات توان مصرفي هستيم)
  - به جای دو برابر کردن فرکانس تمرکز روی دو برابر کردن تعداد هستههای پردازشی است

## ۳.۲ پردازندههای گرافیکی عاممنظوره

به پردازنده های گرافیکی که قابلیت برنامه ریزی داشته باشد پردازنده گرافیکی عام منظوره ۱۲ گفته می شود. امروزه عمده کاربرد این پردازنده ها در محاسبات سنگین، شکستن رمزها، ارزهای رمزنگاری شده ۱۳ و شبیه سازی های علمی است.

بر خلاف پردازندههای مرکزی که برای اجرای سیستم عامل و سوییچ کردن ۱۴ بین تعداد زیادی پردازه ۱۵ اجرا و پنهان کردن تاخیرهای حافظه برای حفظ پاسخگویی حداکثری طراحی شدهاند، پردازندههای گرافیکی با هدف حداکثر سرعت در محاسبات تولید می شوند و بسیاری از پیچیدگیهای داخلی پردازنده مرکزی را از معماری خود حذف می کنند. شکل ۴.۲ شکاف بین عملکرد این دو سخت افزار را در محاسبات روی اعداد ممیزدار نشان می دهد.

## ۴.۲ استفاده از پردازنده گرافیکی برای مسائل عاممنظوره

<sup>&#</sup>x27;'General Purpose Graphics Processing Unit

<sup>&</sup>lt;sup>17</sup>Cryptocurrency

<sup>&#</sup>x27;\*Context Switching

۱۵Process

#### Microprocessor Transistor Counts 1971-2011 & Moore's Law



شكل ١٠٢: تبعيت رشد تعداد ترانزيستورها از قانون مور



شكل ۲.۲: شكاف بين عملكرد حافظه و پردازنده



شکل ۳.۲: سلسله مراتب حافظه در یک پردازنده امروزی



شکل ۴.۲: شکاف بین عملکرد پردازنده مرکزی و پردازنده گرافیکی در محاسبات عددی

# ۳ کارهای پیشین

## ۴ انگیزه و شهود

در این فصل ابتدا به بررسی وظایف حافظه مشترک و کاربردهای آن در پردازشهای مختلف می پردازیم و سپس روشهای پیشنهادی خود را برای اندازهگیری عملکرد آن تحت بارهای کاری علمی و نتایج به دست آمده را بررسی میکنیم.

در ادامه روشی برای بهبود عملکرد کلی تراشه گرافیک با تکیه بر تغییر معماری حافظه مشترک پیشنهاد میدهیم و شهودی برای تاثیرگذار بودن این رویکرد ارائه میکنیم.

### ۱.۴ حافظه چرکنویس

حافظه چرکنویس ا به حافظهای اطلاق می شود که نتایج میانی محاسبات را نگهداری می کند. scratchpad معمولا نزدیک ترین واحد حافظه به ALU پس از رجیسترهاست و قادر به دسترسی مستقیم به حافظه اصلی ۱ است. از آنجا که عمده نتایج میانی در محاسبات سنگین در پایان دور ریخته می شوند استفاده از حافظه اصلی (و به تبع آن حافظه نهان) برای ذخیره سازی آنها به علت سرعت کم و نیز احتمال تاثیر منفی بر سایر دستورات در حال اجرا (مصرف حافظه نهانی که می توانست به آنها اختصاص پیدا کند) ضرورتی ندارد و در عوض از یک حافظه سریعتر داخلی به این منظور استفاده می شود.

مزیت دیگر این واحد حافظه زمان دسترسی قابل پیش بینی به آن است، زیرا داده قبل از رسیدن به پردازشگر از لایههای حافظه نهان عبور میکند و در زمان ثابتی قابل دسترسی است.

<sup>&#</sup>x27;Scratchpad Memory

<sup>&</sup>lt;sup>7</sup>Direct Memory Access (DMA)