

16/02/2024

VLSI-ASIC course assignment



Paschalis Konstantinidis

AEM: 9870

Email: <a href="mailto:paschalk@ece.auth.gr">paschalk@ece.auth.gr</a>



## Table of Contents

| Εισαγωγή    | 5  |
|-------------|----|
| Άσκηση 1    | 5  |
| Βήμα 1      | 5  |
| Βήμα 2      | 6  |
| Βήμα 3      | 6  |
| Βήμα 4      | 8  |
| Βήμα 5      | 10 |
| Βήμα 6      | 11 |
| Βήμα 7      | 15 |
| Βήμα 8      | 15 |
| Βήμα 9      | 16 |
| Βήμα 10     | 17 |
| Βήμα 11     | 21 |
| Βήμα 12     | 23 |
| Βήμα 13     | 24 |
| Βήμα 14     | 26 |
| Βήμα 15     | 28 |
| Βήμα 16     | 31 |
| Άσκηση 2    | 34 |
| Βήμα 9-11   | 34 |
| Βήμα 12-14  | 35 |
| Βήμα 15     | 35 |
| Άσκηση 3    | 36 |
| Βήμα 1-6    | 36 |
| Βήμα 7-11   | 37 |
| Βήμα 12 -14 | 38 |
| Βήμα 15     | 39 |
| Άσκηση 4    | 39 |
| Βήμα 1-6    | 39 |
| Βήμα 7-11   | 41 |
| Βήμα 12-14  | 41 |
| Βήμα 15     | 42 |

| Άσκηση 5                  | 42 |
|---------------------------|----|
| Βήμα 1-6                  | 42 |
| Βήμα 7-11                 | 46 |
| Βήμα 12-14                | 46 |
| Βήμα 15                   | 48 |
| Άσκηση 6                  | 49 |
| Βήμα 1-6                  | 49 |
| Βήμα 7-11                 | 53 |
| Βήμα 12-14                | 54 |
| Βήμα 15                   | 55 |
| Άσκηση 7                  | 57 |
| Βήμα 1-7                  | 57 |
| Άσκηση 8                  | 62 |
| Βήμα 8-15                 | 62 |
| Άσκηση 9                  | 65 |
| Βήμα 1-6                  | 65 |
| Παρατηρήσεις – Σημειώσεις | 71 |
| Βιβλιονραφία – Πηνές      | 71 |

# Πίνακας Εικόνων.

| FIGURE 1: ΆΣΚΗΣΗ 1 BHMA 3 CHECK DESIGN                | 7  |
|-------------------------------------------------------|----|
| FIGURE 2: ΆΣΚΗΣΗ 1 BHMA 4 CHECK TIMING INTENT         | 10 |
| FIGURE 3: ΆΣΚΗΣΗ 1 BHMA 6 AREA                        | 12 |
| FIGURE 4: ΆΣΚΗΣΗ 1 BHMA 6 GATES.                      | 12 |
| FIGURE 5: ΆΣΚΗΣΗ 1 BHMA 6 TIMING                      | 13 |
| FIGURE 6: ΆΣΚΗΣΗ 1 BHMA 6 POWER                       | 13 |
| FIGURE 7: ΆΣΚΗΣΗ 1 BHMA 6 QOR                         | 14 |
| FIGURE 8: ΆΣΚΗΣΗ 1 BHMA 8 INNNOVUS                    | 16 |
| FIGURE 9: ΆΣΚΗΣΗ 1 BHMA 9                             |    |
| FIGURE 10: ΆΣΚΗΣΗ 1 BHMA 10 POWER RING                | 18 |
| FIGURE 11: ΆΣΚΗΣΗ 1 BHMA 10 STRIPES                   | 19 |
| FIGURE 12: ΆΣΚΗΣΗ 1 BHMA 10 SROUTE                    | 20 |
| FIGURE 13: ΆΣΚΗΣΗ 1 BHMA 11 OPT                       | 21 |
| FIGURE 14: ΆΣΚΗΣΗ 1 BHMA 11 POWER                     | 22 |
| FIGURE 15: ΆΣΚΗΣΗ 1 BHMA 11 TIMING                    | 22 |
| FIGURE 16: ΆΣΚΗΣΗ 1 BHMA 11 AREA                      | 22 |
| FIGURE 17: ΆΣΚΗΣΗ 1 BHMA 11 CHECK PLACEMENT           | 23 |
| FIGURE 18: ΆΣΚΗΣΗ 1 BHMA 12 EARLY POWER ANALYSIS      | 23 |
| FIGURE 19: ΆΣΚΗΣΗ 1 BHMA 12 POWER GRAPH               |    |
| FIGURE 20: ΆΣΚΗΣΗ 1 BHMA 13 M (1)-M (11) ΠΟΡΟΙ        |    |
| FIGURE 21: ΆΣΚΗΣΗ 1 BHMA 13 M (1) -M (11) CONGESTION  | 25 |
| FIGURE 22: ΆΣΚΗΣΗ 1 BHMA 13 M (8) - M (10) ΠΟΡΟΙ      |    |
| FIGURE 23: ΆΣΚΗΣΗ 1 BHMA 13 M (8) - M (10) CONGESTION | 25 |
| FIGURE 24: ΆΣΚΗΣΗ 1 BHMA 14 SLEW REQUIRMENTS.         |    |
| FIGURE 25: ΆΣΚΗΣΗ 1 BHMA 14 SKEW REQUIRMENTS.         |    |
| FIGURE 26: ΆΣΚΗΣΗ 1 BHMA 14 CLOCK TREE.               |    |
| FIGURE 27: ΆΣΚΗΣΗ 1 BHMA 15 ROUTE SETTINGS (1).       |    |
| FIGURE 28: ΆΣΚΗΣΗ 1 BHMA 15 ROUTE SETTINGS (2).       |    |
| FIGURE 29: ΆΣΚΗΣΗ 1 BHMA 16 DRC CHECK                 |    |
| FIGURE 30: ΆΣΚΗΣΗ 1 BHMA 16 VERIFY CONNECTIVITY       |    |
| FIGURE 31: ΆΣΚΗΣΗ 1 BHMA 16 MIN DENSITY.              |    |
| FIGURE 32: ΆΣΚΗΣΗ 1 BHMA 16 METAL FILL.               |    |
| FIGURE 33: ΆΣΚΗΣΗ 1 BHMA 16 CHIP.                     |    |
| FIGURE 34: ΆΣΚΗΣΗ 3 BHMA 7-11 PLACEMENT SETTINGS      |    |
| FIGURE 35: ΆΣΚΗΣΗ 5 BHMA 12-14 SLEW                   |    |
| FIGURE 36: ΆΣΚΗΣΗ 5 BHMA 12-14 SKEW                   |    |
| FIGURE 37: ΆΣΚΗΣΗ 5 BHMA 12-14 CLOCK TREE             |    |
| FIGURE 38: ΆΣΚΗΣΗ 6 BHMA 1-6 CLOCK GATING             |    |
| FIGURE 39: ΆΣΚΗΣΗ 6 ΒΗΜΑ 7-11 PPA                     |    |
| FIGURE 40: ΆΣΚΗΣΗ 6 BHMA 12-14 CLOCK GATING INSTANCES |    |
| FIGURE 41: ΆΣΚΗΣΗ 6 BHMA 15 CLOCK GATING INSTANCES    |    |
| FIGURE 42: ΆΣΚΗΣΗ 7 BHMA 1-7 RTLVSELAB LEC            |    |
| FIGURE 43: ΆΣΚΗΣΗ 7 BHMA 1-7 RTLVSELAB STATISTICS     | 59 |
| FIGURE 44: ΆΣΚΗΣΗ 7 BHMA 1-7 RTLVSMAP LEC.            | 60 |

| FIGURE 45: ΆΣΚΗΣΗ 7 BHMA 1-7 RTLVSMAP STATISTICS        | 61 |
|---------------------------------------------------------|----|
| FIGURE 46: ΆΣΚΗΣΗ 7 BHMA 1-7 EQUIVALENT POINTS          | 61 |
| FIGURE 47: ΆΣΚΗΣΗ 8 ΒΗΜΑ 8-15 AREA                      | 62 |
| FIGURE 48: ΆΣΚΗΣΗ 8 ΒΗΜΑ 8-15 CHIP                      | 63 |
| FIGURE 49: ΆΣΚΗΣΗ 8 BHMA 8-15 ANTENNA VIOLATIONS.       | 64 |
| FIGURE 50: ΆΣΚΗΣΗ 8 BHMA 8-15 VIOLATIONS AFTER FIX      | 65 |
| FIGURE 51: ΆΣΚΗΣΗ 9 BHMA 1-6 CHECK DFT BEFORE SYNTHESIS |    |
| FIGURE 52: ΆΣΚΗΣΗ 9 BHMA 1-6 REPORT SCAN REGISTERS.     | 67 |
| FIGURE 53: ΆΣΚΗΣΗ 9 BHMA 1-6 CHECK TIMING INTENT        | 68 |
| FIGURE 54: ΆΣΚΗΣΗ 9 BHMA 1-6 SYN GEN TOTAL AREA.        | 69 |
| FIGURE 55: ΆΣΚΗΣΗ 9 BHMA 1-6 CHECK DFT AFTER SYNTHESIS. | 70 |
| FIGURE 56: ΆΣΚΗΣΗ BHMA 1-6 REPORT SCAN REGISTERS.       | 70 |
|                                                         |    |

# Πίνακας Αποτελεσμάτων.

| ΤΑΒLΕ 1: ΆΣΚΗΣΗ 1 ΒΗΜΑ 6.                                  | 15 |
|------------------------------------------------------------|----|
| ΤΑΒLΕ 2: ΆΣΚΗΣΗ 1 ΒΗΜΑ 11.                                 | 22 |
| ΤΑΒLΕ 3: ΆΣΚΗΣΗ 1 ΒΗΜΑ 14 ΡΡΑ.                             | 27 |
| TABLE 4: ΆΣΚΗΣΗ 1 BHMA 14 CLOCK STATS.                     | 27 |
| ΤΑΒLE 5: ΆΣΚΗΣΗ 1 BHMA 15                                  | 31 |
| TABLE 6: ΆΣΚΗΣΗ 2 BHMA 9-11 PPA.                           | 35 |
| TABLE 7: ΆΣΚΗΣΗ 2 BHMA 12-14 PPA.                          | 35 |
| ΤΑΒLΕ 8: ΆΣΚΗΣΗ 2 ΒΗΜΑ 15 ΡΡΑ.                             | 36 |
| TABLE 9: ΆΣΚΗΣΗ 3 BHMA 1-6 PPA.                            | 36 |
| TABLE 10: ΆΣΚΗΣΗ 3 ΒΗΜΑ 7-11 PPA.                          | 38 |
| TABLE 11: ΆΣΚΗΣΗ 3 BHMA 12-24 PPA.                         | 38 |
| TABLE 12: ΆΣΚΗΣΗ 3 BHMA 15 PPA.                            | 39 |
| TABLE 13: ΆΣΚΗΣΗ 4 BHMA 1-6 PPA.                           | 41 |
| TABLE 14: ΆΣΚΗΣΗ 4 BHMA 7-11 PPA.                          | 41 |
| TABLE 15: ΆΣΚΗΣΗ 4 BHMA 12-14 PPA.                         | 42 |
| TABLE 16: ΆΣΚΗΣΗ 4 ΒΗΜΑ 15 PPA.                            | 42 |
| TABLE 17: ΆΣΚΗΣΗ 5 BHMA 1-6 PPA.                           | 46 |
| TABLE 18: ΆΣΚΗΣΗ 5 BHMA 7-11 PPA.                          | 46 |
| TABLE 19: ΆΣΚΗΣΗ 5 BHMA 12-14 PPA.                         | 46 |
| TABLE 20: ΆΣΚΗΣΗ 5 BHMA 12-14 CLOCK STATS.                 | 47 |
| TABLE 21: ΆΣΚΗΣΗ 5 BHMA 15 PPA.                            | 48 |
| TABLE 22: ΆΣΚΗΣΗ 6 BHMA 1-6 PPA.                           | 52 |
| TABLE 23: ΆΣΚΗΣΗ 6 BHMA 7-11 CLOCK GATING INSTANCE TYPE 1. | 54 |
| TABLE 24: ΆΣΚΗΣΗ 6 BHMA 7-11 CLOCK GATING INSTANCE TYPE 2. | 54 |
| TABLE 25: ΆΣΚΗΣΗ 6 BHMA 12-14 PPA.                         | 54 |
| TABLE 26: ΆΣΚΗΣΗ 6 ΒΗΜΑ 15 PPA.                            | 56 |
| TABLE 27: ΆΣΚΗΣΗ 8 BHMA 8-15 PPA.8-15 PPA.                 | 62 |
| TABLE 28: ΆΣΚΗΣΗ 9 ΒΗΜΑ 1-6 PPA.                           | 68 |

## Εισαγωγή

Στα πλαίσια της εργασίας του μαθήματος «Ψηφιακά ολοκληρωμένα κυκλώματα VLSI-ASIC Μεγάλης Κλίμακας» κληθήκαμε να κατανοήσουμε και να εφαρμόσουμε τη διαδικασία σύνθεσης και φυσικής σχεδίασης ενός ψηφιακού κυκλώματος. Πιο συγκεκριμένα μας δόθηκε, υλοποιημένος σε Verilog, ένας πυρήνας επεξεργαστή αρχιτεκτονικής RISC-V και εμείς κάνοντας χρήση των εργαλείων Genus και Innovus διεκπεραιώσαμε όλη την διαδικασία σύνθεσης και σχεδίασης. Η συγκεκριμένη εργασία αποτελείται από 9 ασκήσεις οπού κάθε μια άσκηση έχει από 1 μέχρι 16 βήματα.

## Άσκηση 1

### Βήμα 1

Ορίζουμε αρχικά τα μονοπάτια για τις βιβλιοθήκες χρονισμού (\*.lib), φυσικών πληροφοριών (\*.lef) και παρασιτικών (.tch). Με τις παρακάτω εντολές.

#setup path for library

set\_db init\_lib\_search\_path

/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference\_libs/GPDK045/gsclib045\_svt\_v4.4/gsclib045/timing

#setup script path

set\_db script\_search\_path Desktop/VLSI/Script/

#setup hdl path

set\_db init\_hdl\_search\_path Desktop/VLSI/Verilog/

**#Setup timing library** 

set db library

/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference\_libs/GPDK045/gsclib045\_svt\_v4.4/gsclib045/timing/slow\_vdd1v0\_basicCells.lib

#end

#Setup lef library

set\_db lef\_library

{/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference\_libs/GPDK045/gsclib045\_svt\_v4.4/gsclib045/lef/gsclib045\_tech.lef

/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference\_libs/GPDK045/gsclib045\_svt\_v4.4/gsclib045/lef/gsclib045\_macro.lef}

#end

#Setup qrc library

read\_qrc

/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference\_libs/GPDK045/gsclib045\_svt\_v4.4/gsclib045/qrc/qx/gpdk045.tch

#end

Μετά από αυτές τις εντολές , έχουμε κάποια warnings που αφορούν την timing βιβλιοθήκη και έχουν να κάνουν με κάποια output pins. Επίσης έχουμε κάποια warnings που έχουν με τις Lef βιβλιοθήκες και πιο συγκεκριμένα με κάποια cells που δεν μπορούν να βρεθούν στις βιβλιοθήκες.

#### Βήμα 2

Με την χρήση της εντολής

read hdl picorv32.v

διαβάζουμε το αρχείο Verilog που περιγράφει το design μας. Το top level module μας είναι το «picorv32».

#### Βήμα 3

Με την χρήση των παρακάτω εντολών κάνουμε μια πρώτη ανάλυση του κυκλώματος και το ελέγχουμε για τυχόν «unresolved references»

#elaborate

elaborate "picorv32"

## #check design

# check\_design -all > Desktop/VLSI/Exercises/Ex1/Step7/v3/Checks/Ex1\_Step7\_v3\_Check\_Design.txt

# Summary

| Name                                 | Total |
|--------------------------------------|-------|
| Unresolved References                | 0     |
| Empty Modules                        | 0     |
| Unloaded Port(s)                     | 32    |
| Unloaded Sequential Pin(s)           | 1     |
| Unloaded Combinational Pin(s)        | 51    |
| Assigns                              | 68    |
| Undriven Port(s)                     | 0     |
| Undriven Leaf Pin(s)                 | 0     |
| Undriven hierarchical pin(s)         | 0     |
| Multidriven Port(s)                  | 0     |
| Multidriven Leaf Pin(s)              | 0     |
| Multidriven hierarchical Pin(s)      | 0     |
| Multidriven unloaded net(s)          | 0     |
| Constant Port(s)                     | 2     |
| Constant Leaf Pin(s)                 | 0     |
| Constant hierarchical Pin(s)         | 1454  |
| Preserved leaf instance(s)           | 0     |
| Preserved hierarchical instance(s)   | 0     |
| Feedthrough Modules(s)               | 0     |
| Libcells with no LEF cell            | 0     |
| Physical (LEF) cells with no libcell | 94    |
| Subdesigns with long module name     | 0     |
| Physical only instance(s)            | 0     |
| Logical only instance(s)             | 0     |

Done Checking the design.

Figure 1: Άσκηση 1 Βήμα 3 check design.

Παρατηρούμε ότι δεν υπάρχουν Unresolved References.

#### Βήμα 4

Προτού προχωρήσουμε στη σύνθεση του κυκλώματος πρέπει να θέσουμε διάφορους περιορισμούς που θα καθοδηγήσουν τη διαδικασία αυτή. Έτσι με τις παρακάτω εντολές δημιουργούμε το αρχείο περιορισμών (.sdc).

```
#SDC RESTRICTIONS FILE#
#with NO extra commands
#1) create clock with 50 % duty cycle, period =10ns, name = clk.
create_clock -name clk -period 10 -waveform {0 5} [get_ports clk]
#2) set clock latency = 0.5 ns (500 ps).
set_clock_latency -source 0.5 [get_clocks clk]
#3) Set the clock uncertainty = 0.08ns (80 ps).
set_clock_uncertainty 0.08 [get_clocks clk]
#4) Set clock rise and fall = 1% of total period.
set_clock_transition 0.1 [get_clocks clk]
#5) set 1.5ns output delay for SETUP time.
set_output_delay -max 1.5 -clock clk -network_latency_included [all_outputs]
#6) set 0.5ns delay for HOLD time.
set_output_delay -min 0.5 -clock clk -network_latency_included [all_outputs]
#7) set capacity for SETUP time analysis = 0.5pF.
set_load 0.5 -max all_outputs;
```

```
#8) set capacity for HOLD time analysis = 0.05pF.
set_load 0.05 -min all_outputs;
#9) set 1.5ns input delay for SETUP time.
set_input_delay -max 1.5 -clock clk -network_latency_included [all_inputs]
#10) set 0.5ns input delay for HOLD time.
set_input_delay -min 0.5 -clock clk -network_latency_included [all_inputs]
#11) set input driving cell.BUFX2 for SETUP and BUFX16 for HOLD.
set_driving_cell -max -lib_cell BUFX2 [all_inputs]
set_driving_cell -min -lib_cell BUFX16 [all_inputs]
Αφού έχουμε ορίσει του απαραίτητους περιορισμούς θα πρέπει τώρα να τους «διαβάσουμε»
και έπειτα να ελέγξουμε τους περιορισμούς. Αυτό γίνεται με τις δύο παρακάτω εντολές.
#read the sdc file
read_sdc Ex1_Step4_v3.sdc
#check timing intent
check_timing_intent >
Desktop/VLSI/Exercises/Ex1/Step7/v3/Checks/Ex1_Step7_v3_Check_Timing_Intent.txt
```

Και στην παρακάτω εικόνα βλέπουμε ότι δεν υπάρχει κάποιο πρόβλημα με τους περιορισμούς

```
Lint summary
 Unconnected/logic driven clocks
                                                                   0
 Sequential data pins driven by a clock signal
                                                                   0
 Sequential clock pins without clock waveform
                                                                   0
 Sequential clock pins with multiple clock waveforms
                                                                   0
 Generated clocks without clock waveform
                                                                   0
 Generated clocks with incompatible options
                                                                   0
 Generated clocks with multi-master clock
                                                                   0
 Paths constrained with different clocks
                                                                   0
 Loop-breaking cells for combinational feedback
                                                                   0
 Nets with multiple drivers
                                                                   0
 Timing exceptions with no effect
                                                                   0
 Suspicious multi cycle exceptions
                                                                   0
 Pins/ports with conflicting case constants
                                                                   0
 Inputs without clocked external delays
                                                                   0
 Outputs without clocked external delays
                                                                   0
 Inputs without external driver/transition
                                                                   0
 Outputs without external load
                                                                 307
 Exceptions with invalid timing start-/endpoints
```

Figure 2: Άσκηση 1 Βήμα 4 Check Timing Intent

Total:

307

### Βήμα 5

Είμαστε τώρα έτοιμοι να εκτελέσουμε τα 3 βήματα της σύνθεσης (generic, mapping, optimization). Όμως πριν από αυτό θα βεβαιωθούμε ότι δεν γίνεται χρήση των αλυσίδων ανίχνευσης. Τα παραπάνω υλοποιούνται με την χρήση των εξής εντολών.

```
# setting forinnovus
set_db / .use_scan_seqs_for_non_dft false
#do syn_generic
syn_generic
#do syn_map
syn_map
```

```
#do optimization
```

syn\_opt

### Βήμα 6

Μετά την διαδικασία της σύνθεσης πρέπει να εξάγουμε τις απαραίτητες αναφορές για να αποτιμήσουμε τα χαρακτηριστικά του κυκλώματος μας και έπειτα να τα συνοψίσουμε σε έναν πίνακα. Αυτό θα γίνει με τις εξής εντολές:

#report area

report\_area > Desktop/VLSI/Exercises/Ex1/Step7/v3/Reports/Ex1\_Step7\_v3\_Area.txt

#report gates

report\_gates > Desktop/VLSI/Exercises/Ex1/Step7/v3/Reports/Ex1\_Step7\_v3\_Gates.txt

#report timing

report\_timing > Desktop/VLSI/Exercises/Ex1/Step7/v3/Reports/Ex1\_Step7\_v3\_Timing.txt

#report power

report\_power > Desktop/VLSI/Exercises/Ex1/Step7/v3/Reports/Ex1\_Step7\_v3\_Power.txt

#report gor

report\_qor > Desktop/VLSI/Exercises/Ex1/Step7/v3/Reports/Ex1\_Step7\_v3\_Qor.txt

## Area.

\_\_\_\_\_\_

Generated by: Genus(TM) Synthesis Solution 21.15-s080\_1

Generated on: Jan 24 2024 03:10:07 am

Module: picorv32

Technology libraries: slow\_vdd1v0 1.0

physical\_cells

Operating conditions: PVT\_0P9V\_125C

Interconnect mode: global

Area mode: physical library

\_\_\_\_\_\_

| Instance Module | Cell | Count | Cell Area | Net Area  | Total Area |
|-----------------|------|-------|-----------|-----------|------------|
|                 |      |       |           |           |            |
| picorv32        |      | 9104  | 31216.392 | 12918.598 | 44134.990  |

Figure 3: Άσκηση 1 Βήμα 6 Area.

# Gates.

| Туре                             | Instances | Area                           | Area %             |
|----------------------------------|-----------|--------------------------------|--------------------|
| sequential<br>inverter<br>buffer | 297<br>14 | 14715.918<br>240.084<br>32.490 | 47.1<br>0.8<br>0.1 |
| logic<br>physical_cells          | 6832<br>0 | 16227.900<br>0.000             | 52.0<br>0.0        |
| total                            | 9104      | 31216.392                      | 100.0              |

Figure 4: Άσκηση 1 Βήμα 6 Gates.

# Timing.

```
Path 1: MET (29 ps) Setup Check with Pin genblk1.pcpi_mul_rd_reg[63]/CK->D
          Group: clk
     Startpoint: (R) genblk1.pcpi mul rs2 reg[3]/CK
          Clock: (R) clk
       Endpoint: (R) genblk1.pcpi_mul_rd_reg[63]/D
          Clock: (R) clk
                     Capture
                                   Launch
        Clock Edge:+
                       10000
                                        0
                         500
                                      500
       Src Latency:+
                           0 (I)
                                        0 (I)
       Net Latency:+
           Arrival:=
                      10500
                                      500
             Setup:-
                         105
       Uncertainty:-
                          80
     Required Time:=
                      10315
      Launch Clock:-
                         500
        Data Path:-
                        9786
                          29
             Slack:=
```

Figure 5: Άσκηση 1 Βήμα 6 Timing.

## Power.

| Instance: /pico<br>Power Unit: W<br>PDB Frames: /st |             |             |             |             |         |
|-----------------------------------------------------|-------------|-------------|-------------|-------------|---------|
| Category                                            | Leakage     | Internal    | Switching   | Total       | Row%    |
| memory                                              | 0.00000e+00 | 0.00000e+00 | 0.00000e+00 | 0.00000e+00 | 0.00%   |
| register                                            | 2.67265e-07 | 5.05169e-04 | 6.47508e-05 | 5.70187e-04 | 61.87%  |
| latch                                               | 0.00000e+00 | 0.00000e+00 | 0.00000e+00 | 0.00000e+00 | 0.00%   |
| logic                                               | 3.87250e-07 | 1.35313e-04 | 2.15744e-04 | 3.51444e-04 | 38.13%  |
| bbox                                                | 0.00000e+00 | 0.00000e+00 | 0.00000e+00 | 0.00000e+00 | 0.00%   |
| clock                                               | 0.00000e+00 | 0.00000e+00 | 0.00000e+00 | 0.00000e+00 | 0.00%   |
| pad                                                 | 0.00000e+00 | 0.00000e+00 | 0.00000e+00 | 0.00000e+00 | 0.00%   |
| pm                                                  | 0.00000e+00 | 0.00000e+00 | 0.00000e+00 | 0.00000e+00 | 0.00%   |
| Subtotal                                            | 6.54515e-07 | 6.40483e-04 | 2.80495e-04 | 9.21632e-04 | 100.00% |
| Percentage                                          | 0.07%       | 69.49%      | 30.43%      | 100.00%     | 100.00% |

Figure 6: Άσκηση 1 Βήμα 6 Power.

# Quality of Results.

| Area mo                               | de:                                                                      | <b>T</b>         | nysical | library                                                                                                                       |
|---------------------------------------|--------------------------------------------------------------------------|------------------|---------|-------------------------------------------------------------------------------------------------------------------------------|
| ======                                |                                                                          |                  |         |                                                                                                                               |
| Timing                                |                                                                          |                  |         |                                                                                                                               |
|                                       |                                                                          |                  |         |                                                                                                                               |
| Clock Pe                              | riod<br>                                                                 |                  |         |                                                                                                                               |
| clk 1000                              | 00.0                                                                     |                  |         |                                                                                                                               |
|                                       | Critical<br>Path Slack                                                   |                  |         | ng                                                                                                                            |
| clk<br>default                        | 29.1<br>No paths                                                         |                  |         | 0                                                                                                                             |
| Total                                 |                                                                          | 0.0              |         | 0                                                                                                                             |
| Instance (                            |                                                                          |                  |         |                                                                                                                               |
| Physical :<br>Sequentia<br>Combinatio | ance Count<br>Instance co<br>l Instance (<br>onal Instanc<br>cal Instanc | Count<br>ce Cour |         | 0<br>51                                                                                                                       |
| Net Area                              | Cell Area<br>l Area (Cel<br>a (Cell+Phy                                  | -                |         | 31216.392<br>0.000<br>31216.392<br>12918.598<br>44134.990                                                                     |
| Runtime<br>Elapsed Ru<br>Genus peal   | t<br>anout<br>net ratio<br>instance ra                                   | age              |         | 1961 (clk) 1 (clear_prefetched_high_word_q) 2.7 3.6561 4.0565 346.196648 seconds 372 seconds 1748.47 no_value cn89.it.auth.gr |

Figure 7: Άσκηση 1 Βήμα 6 Qor.

| Area     | Gates | Slack | Power         | Clock |
|----------|-------|-------|---------------|-------|
| 44134.99 | 9104  | 29ps  | 9.21632e-04 W | 10ns  |

Table 1: Άσκηση 1 Βήμα 6.

## Βήμα 7

Εξάγουμε τώρα τα αρχεία από το Genus που θα χρησιμοποιηθούν στο Innovus μέσω της παρακάτω εντολής:

# this line is for innovus tool and generate deafult folder

write\_design -innovus picorv32

## Βήμα 8

Εισάγουμε τώρα τα αρχεία που πήραμε από το Genus στο Innovus, και αρχικοποιούμε το design μας.

Επίσης στην εικόνα παρακάτω βλέπουμε το Menu στο οποίο εισάγουμε το design στο Innovus.



Figure 8: Άσκηση 1 Βήμα 8 Innnovus

## Βήμα 9

Εφαρμόζουμε την χωροθέτηση στο design με ποσοστό χρήσης του πυρήνα 70%, και για το δίκτυο διανομής δημιουργούμε χώρο 15 μm μέχρι τα Ι/Ο για τους δακτυλίους.



Figure 9: Άσκηση 1 Βήμα 9

Σε αυτό το σημείο δημιουργούμε το power rings στο οποίο οι δακτύλιοι πρέπει να έχουν πάχος 3 μm, κενό διάστημα ανάμεσα τους επίσης 3 μm, και να βρίσκονται κεντραρισμένοι στο διάκενο ανάμεσα στον πυρήνα και στα I/O. Όσον αφορά τα Stripes, επιλέγουμε παρόμοιο πάχος και κενό, και αριθμό σετ ίσο με τρία. Έπειτα, δημιουργούμε τους ακροδέκτες I/O τροφοδοσίας και γείωσης κατάλληλα, έτσι ώστε να συνδέονται με δακτυλίους γύρω από τον πυρήνα. Τέλος, κατασκευάζουμε και τα follow pins μέσω της Sroute για τη σύνδεση των κελιών με το δίκτυο διανομής ισχύος.



Figure 10: Άσκηση 1 Βήμα 10 Power Ring



Figure 11: Άσκηση 1 Βήμα 10 Stripes

Τώρα δημιουργούμε με τις παρακάτω εντολές τα Pins Και τα συνδέουμε κιόλας στο Ring.

```
globalNetConnect VDD -type pgpin -pin VDD -inst *
globalNetConnect VDD -type tiehi -instanceBasename *
globalNetConnect VSS -type pgpin -pin VSS -inst *
```

globalNetConnect VSS -type tielo -instanceBasename \*

createPGPin VDD -net VDD -geom Metal10 9 0 12 12 createPGPin VSS -net VSS -geom Metal10 3 0 6 6

Τώρα εκτελούμε την Sroute για να τελειώσουμε με το Βήμα 10.



Figure 12: Άσκηση 1 Βήμα 10 Sroute

## Βήμα 11

Τώρα είμαστε στο βήμα του Placement. Αρχικά βάζουμε τις απαιτούμενες ρυθμίσεις όπως φαίνεται και στην εικόνα κάτω.



Figure 13: Άσκηση 1 Βήμα 11 Opt.

Έπειτα μέσω των εξής εντολών εκτελούμε την τοποθέτηση και εξάγουμε τα απαραίτητα reports.

setDesignMode -process 45
getPlaceMode
place\_opt\_design //τοποθέτηση
report\_power > innovus\_power\_step11.txt

## report\_timing > innovus\_timing\_step11.txt

## report\_area > innovus\_area\_step11.txt

| Total Power | Internal Power | Switching Power | Leakage Power | Slack   | Area      |
|-------------|----------------|-----------------|---------------|---------|-----------|
| 0.90887390W | 0.68827092W    | 0.21992971W     | 0.00067327W   | 1.305ns | 31709.556 |

Table 2: Άσκηση 1 Βήμα 11.

| Group                            | Internal<br>Power | Switching<br>Power | Leakage<br>Power | Total<br>Power | Percentage<br>(%) |
|----------------------------------|-------------------|--------------------|------------------|----------------|-------------------|
| Sequential                       | 0.4861            | 0.04989            | 0.0002726        | 0.5363         | 59.01             |
| Macro                            | Θ                 | 0                  | 0                | 0              | 0                 |
| 10                               | Θ                 | 0                  | 0                | 0              | 0                 |
| Combinational                    | 0.2021            | 0.17               | 0.0004007        | 0.3726         | 40.99             |
| <pre>Clock (Combinational)</pre> | Θ                 | 0                  | 0                | 0              | 0                 |
| lock (Sequential)                | 0                 | 0                  | 0                | 0              | 0                 |
| tal                              | 0.6883            | 0.2199             | 0.0006733        | 0.9089         | 100               |

Figure 14: Άσκηση 1 Βήμα 11 Power.

| Path 1: MET Setup Check      | with Pin reg_op1_reg[16 | 6]/CK     |        |       |
|------------------------------|-------------------------|-----------|--------|-------|
| Endpoint: reg_op1_reg        | [16]/D (v) checked with | leading e | dge of | 'clk' |
| Beginpoint: resetn           | (^) triggered by        | leading e | dge of | 'clk' |
| Path Groups: {clk}           |                         |           |        |       |
| Analysis View: default_      | emulate_view            |           |        |       |
| Other End Arrival Time       | 0.000                   |           |        |       |
| - Setup                      | 0.091                   |           |        |       |
| + Phase Shift                | 10.000                  |           |        |       |
| ■ Uncertainty                | 0.080                   |           |        |       |
| Uncertainty<br>Required Time | 9.829                   |           |        |       |
| Arrival Time                 | 8.524                   |           |        |       |
| Slack Time                   | 1.305                   |           |        |       |

Figure 15: Άσκηση 1 Βήμα 11 Timing.

| Hinst Name | Module Name | Inst Count | Total Area |
|------------|-------------|------------|------------|
|            |             |            |            |
| picorv32   |             | 9402       | 31709.556  |

Figure 16: Άσκηση 1 Βήμα 11 Area.

Τέλος ελέγξαμε το design μας μέσω της εντολής check placement και παρατηρούμε ότι δεν υπάρχει κάποιο θέμα.

```
Generated by:
                  Cadence Innovus 2
                                  35-s114 1
                  Linux x86_64(Host ID cn90.it.auth.gr)
  Generated on:
                  Tue Jan
                  picorv32
  Design:
Command:
                  checkDesign -io -netlist -physicalLibrary -powerGround -tieHilo -timingLibrary -spef -floorplan -place -outdir
checkDesign
## No violations found ##
## Summary:
## Number of Placed Instances = 9576
## Number of Unplaced Instances = 0
## Placement Density:69.94%(31896/45604)
## Placement Density (including fixed std cells):69.94%(31896/45604)
```

Figure 17: Άσκηση 1 Βήμα 11 Check Placement.

## Βήμα 12

Η Early Power Analysis έγινε μετά την τοποθέτηση, ούτως ώστε να γίνει αποτίμηση της ικανότητας του δικτύου διανομής να τροφοδοτήσει κάθε κόμβο του κυκλώματος.



Figure 18: Άσκηση 1 Βήμα 12 Early Power Analysis.



Figure 19: Άσκηση 1 Βήμα 12 Power Graph.

## Βήμα 13

Εφαρμόζεται Early Global Routing 1) με εύρος δρομολόγησης που να καλύπτει όλα τα μέταλλα 2) με εύρος από το όγδωο (M8) ως το δέκατο (M10). Μέσω της reportCongestion - hotSpot βλέπουμε την συμφόρηση.

### • M (1) – M (11)

Χρησιμοποιούνται 71790 vias καθώς και ένα wirelength ίσο με 205502um και δεν έχουμε κάποια συμφόρηση.

```
[NR-eGR] Started Early Global Route kernel ( Curr Mem: 2928.30 MB )
[NR-eGR] Num Prerouted Nets = 0 Num Prerouted Wires = 0
[NR-eGR] Read 10491 nets ( ignored 0 )
[NR-eGR] There are 1 clock nets ( 0 with NDR ).
[NR-eGR] Layer group 1: route 10491 net(s) in layer range [1, 11]
[NR-eGR] Early Global Route overflow of layer group 1: 0.00% H + 0.04% V. EstWL: 1.969065e+05um
[NR-eGR] Uverflow after Early Global Route 0.00% H + 0.00% V
[NR-eGR] Length (um) Vias
[NR-eGR] Length (um) Vias
[NR-eGR] Metal1 (1H) 15125 39627
[NR-eGR] Metal2 (2V) 71466 26214
[NR-eGR] Metal3 (3H) 73223 4483
[NR-eGR] Metal4 (4V) 30168 1247
[NR-eGR] Metal5 (5H) 12464 140
[NR-eGR] Metal6 (6V) 1721 39
[NR-eGR] Metal7 (7H) 791 27
[NR-eGR] Metal8 (8V) 430 10
[NR-eGR] Metal8 (8V) 430 10
[NR-eGR] Metal9 (9H) 35 2
[NR-eGR] Metal10 (10V) 0 1
[NR-eGR] Metal10 (10V) 0 1
[NR-eGR] Metal11 (11H) 79 0
[NR-eGR] Metal11 (11H) 79 0
[NR-eGR] Total half perimeter of net bounding box: 169596um
[NR-eGR] Total length: 205502um, number of vias: 71790
[NR-eGR] Total eGR-routed clock nets wire length: 6765um, number of vias: 3887
[NR-eGR] Finished Early Global Route kernel ( CPU: 1.28 sec, Real: 1.29 sec, Curr Mem: 2922.79 MB )
```

Figure 20: Άσκηση 1 Βήμα 13 Μ (1)-Μ (11) Πόροι.

Figure 21: Άσκηση 1 Βήμα 13 M (1) -M (11) Congestion.

#### M (8) – M (10)

Χρησιμοποιούνται 326819 vias καθώς και ένα wirelength ίσο με 208585um και έχουμε κάποια συμφόρηση.

```
Started Early Global Route kernel ( Curr Mem: 2930.77 MB )
[NR-eGR] Num Prerouted Nets = 0 Num Prerouted Wires = 0
[NR-eGR] Num Prerouted Nets = 0 Num Prerouted Wires = 0
[NR-eGR] Read 10491 nets ( ignored 0 )
[NR-eGR] There are 1 clock nets ( 0 with NDR ).
[NR-eGR] Layer group 1: route 10491 net(s) in layer range [8, 10]
[NR-eGR] Early Global Route overflow of layer group 1: 1.40% H + 0.19% V. EstWL: 1.975956e+05um
[NR-eGR] Overflow after Early Global Route 1.70% H + 0.20% V
 [NR-eGR]
                                      Length (um)
                                                            Vias
[NR-eGR]
[NR-eGR]
              Metal1
                            (1H)
                                                     0
                                                           37683
[NR-eGR]
                                                     0
0
                                                           37798
              Metal2
                            (2V)
 [NR-eGR]
              Metal3
                            (3H)
                                                           37844
              Metal4
                                                     0
                                                           37905
 [NR-eGR]
                            (4V)
 [NR-eGR]
              Metal5
                            (5H)
                                                           37929
 NR-eGR]
              Metal6
                                                     0
                                                           37954
                            (6V)
[NR-eGR]
                                                           37964
              Metal7
                            (7H)
                                                     0
[NR-eGR]
[NR-eGR]
              Metal8
Metal9
                            (8V)
                                               84309
                                                           58007
                            (9H)
                                               99469
                                                            3734
 [NR-eGR]
              Metal10
                            (10V)
                                               24807
 [NR-eGR]
              Metal11
                            (11H)
                                                                 0
[NR-eGR]
 [NR-eGR]
                            Total
                                             208585
                                                       326819
[NR-eGR1
            Total half perimeter of net bounding box: 169596um
Total length: 208585um, number of vias: 326819
[NR-eGR]
[NR-eGR1
 [NR-eGR]
[NR-eGR]
             Total eGR-routed clock nets wire length: 6896um, number of vias: 17479
 [NR-eGR]
[NR-eGR] Finished Early Global Route kernel ( CPU: 0.93 sec, Real: 0.94 sec, Curr Mem: 2924.77 MB )
```

Figure 22: Άσκηση 1 Βήμα 13 Μ (8) - Μ (10) Πόροι.

```
max hotspot
                         3.56
                                             8.44
Analysis: normalized max congestion hotspot area = 3.56, normalized total congestion hotspot area = 8.44 (area is in unit of 4 std-cell row bins) 5 congestion hotspot bounding boxes and scores of normalized hotspot
       206.52
                                         117.61 |
                                                              1.33
       172.32
                                           49.21
                    35.53
                              186.00
                                                              0.89
         69.72
                                           49.21
        151.80
                                                              0.89
```

Figure 23: Άσκηση 1 Βήμα 13 M (8) - M (10) Congestion.

### Βήμα 14

```
Τώρα θα προχωρήσουμε με την σύνθεση του Δένδρου Ρολογιού. Αυτό θα γινεί με την
χρήση ενός Non Default Rule. Για το trunk του δέντρου θα χρησιμοποιήσουμε (2W1S) και θα
θέσουμε την επιθυμητή στρέβλωση στα 200 ps και το μέγιστο ρυθμό μετάβασης του ρολογιού
ίσο με 200 ps. Ενώ για τα leaves θα αφήσουμε τις Default διαστάσεις. Αυτό θα γίνει με τις εξής
εντολές:
create route type-top preferred layer 9-bottom preferred layer 5-non default rule NDR 13
-name t_route -preferred_routing_layer_effort high
set_ccopt_property -net_type trunk -route_type t_route
set_ccopt_property target_skew 0.2
set ccopt property target max trans 0.2
create route type-top preferred layer 9-bottom preferred layer 5-name I route-
preferred_routing_layer_effort high
set_ccopt_property -net_type leaf -route_type l_route
set ccopt property target skew 0.2
set ccopt property target max trans 0.2
Έπειτα δημιουργήθηκε ένα αρχείο spec, το δέντρο ρολογιού, και έγινε βελτιστοποίηση του
create_ccopt_clock_tree_spec -file step14_1.spec
ccopt_design
optDesign -postCTS
Έπειτα εξάγονται οι αναφορές μέσω των εντολών:
report_power > report_power_step14.txt
```

report\_area > report\_area\_step14.txt

report timing > report timing step14.txt

report ccopt clock trees > report ccopt clock trees step14.txt

report ccopt skew groups > report ccopt skew groups step14.txt

| Total Power | Internal Power | Switching Power | Leakage Power | Slack   | Area      |
|-------------|----------------|-----------------|---------------|---------|-----------|
| 1.16736496W | 0.69948311W    | 0.46720401W     | 0.00067784W   | 2.007ns | 31904.496 |

Table 3: Άσκηση 1 Βήμα 14 PPA.

| Buffers | Skew Groups | Min depth | Max depth | Trunk wirelength | Leaves wirelength |
|---------|-------------|-----------|-----------|------------------|-------------------|
| 38      | 2           | 2         | 2         | 733.765um        | 7380.540um        |

Table 4: Άσκηση 1 Βήμα 14 Clock Stats.

Target and measured clock slews (in ns): Worst Rising Worst Falling Worst Rising Worst Falling Leaf Slew Leaf Slew Leaf Slew Trunk Slew Trunk Slew Target Type Leaf Slew Trunk Slew Timing Corner Trunk Slew Target Type Target Target Type Target default\_emulate\_delay\_corner:both.early
default\_emulate\_delay\_corner:both.late 0.209 0.192 ignored explicit 0.177 0.193 explicit 0.200 0.160

Figure 24: Άσκηση 1 Βήμα 14 Slew Requirments.



Figure 25: Άσκηση 1 Βήμα 14 Skew Requirments.

Όπως μπορούμε να επιβεβαιώσουμε και από τις παραπάνω εικόνες ικανοποιούνται ο στόχος για τη στρέβλωση και το μέγιστο ρυθμό μετάβασης που θέσαμε.



Figure 26: Άσκηση 1 Βήμα 14 Clock Tree.

## Βήμα 15

Εκτελούμε τώρα τη δρομολόγηση, επιλέγοντας τις ρυθμίσεις Fix Antenna, SI Driven και Timing Driven με effort 5, καθώς και Medium Effort για το Via Optimization.



Figure 27: Άσκηση 1 Βήμα 15 Route Settings (1).



Figure 28: Άσκηση 1 Βήμα 15 Route Settings (2).

Έπειτα εκτελούμε τις παρακάτω εντολές για να εφαρμόσουμε την βελτιστοποίηση. Οι δύο πρώτες εντολές χρειάστηκαν γιατί χωρίς αυτές δεν μπορούσε να γίνει η βελτιστοποίηση και για -setup και -hold.

setDelayCalMode -engine aae -SIAware true

setAnalysisMode -analysisType onChipVariation -cppr both

optDesign -postRoute -setup -hold

Ύστερα εξήγαμε τα απαραίτητα χαρακτηριστικά μέσω τον εντολών:

report\_power > report\_power\_step15.txt

report\_area > report\_area\_step15.txt

report timing > report timing step15.txt

Τα οποία παρουσιάζονται στον πίνακα παρακάτω.

| Total Power | Internal Power | Switching Power | Leakage Power | Slack   | Area      |
|-------------|----------------|-----------------|---------------|---------|-----------|
| 1.15392437W | 0.70019195W    | 0.45305455W     | 0.00067787W   | 2.340ns | 31904.838 |

Table 5: Άσκηση 1 Βήμα 15

### Βήμα 16

Φτάνοντας στο τελευταίο βήμα της άσκησης 1 πρέπει να κάνουμε έλεγχο DRC, connectivity και να βάλουμε τέλος τα fillers.

```
innovus 39> #-check ndr spacing auto
                                                                           # enums={true false auto}, default=auto,
er setting
#-check_same_via_cell true
#-report picorv32.drc.rpt
                                                          # bool, default=false, user setting
                                                          # string, default="", user setting
 *** Starting Verify DRC (MEM: 4252.4) ***
  VERIFY DRC ..... Starting Verification
  VERIFY DRC
                  ..... Initializing
  VERIFY DRC
                  ..... Deleting Existing Violations
  VERIFY DRC
VERIFY DRC
                  ..... Creating Sub-Areas
                  ..... Using new threading
                  ...... Sub-Area: {0.000 0.000 83.520 78.720} 1 of 9
  VERIFY DRC
                 ..... Sub-Area : 1 complete 0 Viols.
..... Sub-Area : {83.520 0.000 167.040 78.720} 2 of 9
..... Sub-Area : 2 complete 0 Viols.
  VERIFY DRC
VERIFY DRC
VERIFY DRC
                           Sub-Area: {167.040 0.000 249.400 78.720} 3 of 9
  VERIFY DRC
  VERIFY DRC
VERIFY DRC
                  ..... Sub-Area : 3 complete 0 Viols.
..... Sub-Area: {0.000 78.720 83.520 157.440} 4 of 9
  VERIFY DRC
                  ..... Sub-Area : 4 complete 0 Viols.
                  ..... Sub-Area : 4 complete 0 viols.
..... Sub-Area: {83.520 78.720 167.040 157.440} 5 of 9
..... Sub-Area : 5 complete 0 Viols.
..... Sub-Area: {167.040 78.720 249.400 157.440} 6 of 9
  VERIFY DRC
VERIFY DRC
VERIFY DRC
  VERIFY DRC
                           Sub-Area : 6 complete 0 Viols.
                 ..... Sub-Area: {0.000 157.440 83.520 233.510} 7 of 9 ..... Sub-Area: 7 complete 0 Viols. ..... Sub-Area: {83.520 157.440 167.040 233.510} 8 of 9
  VERIFY DRC
VERIFY DRC
  VERIFY DRC
  VERIFY DRC ..... Sub-Area : 8 complete 0 Viols.
VERIFY DRC ..... Sub-Area: {167.040 157.440 249.400 233.510} 9 of 9
  VERIFY DRC ..... Sub-Area : 9 complete 0 Viols.
  Verification Complete : 0 Viols.
 *** End Verify DRC (CPU: 0:00:04.8 ELAPSED TIME: 5.00 MEM: 0.0M) ***
innovus 39>
```

Figure 29: Άσκηση 1 Βήμα 16 DRC Check.

Αφού το DRC δεν έχει κάποια violations κάνουμε verify connectivity.

```
innovus 39> VERIFY_CONNECTIVITY use new engine.
****** Start: VERIFY CONNECTIVITY ******
Start Time: Wed Jan 10 19:32:57 2024
Design Name: picorv32
Database Units: 2000
Design Boundary: (0.0000, 0.0000) (249.4000, 233.5100)
Error Limit = 1000; Warning Limit = 50
Check all nets
**** 19:32:58 **** Processed 5000 nets.
**** 19:32:58 **** Processed 10000 nets.
Begin Summary
  Found no problems or warnings.
End Summary
End Time: Wed Jan 10 19:32:58 2024
Time Elapsed: 0:00:01.0
****** End: VERIFY CONNECTIVITY ******
  Verification Complete : 0 Viols. 0 Wrngs. (CPU Time: 0:00:01.0 MEM: 0.000M)
innovus 39>
```

Figure 30: Άσκηση 1 Βήμα 16 Verify Connectivity.

#### Μετά και το verify connectivity θα κάνουμε το metal filling.



Figure 31: Άσκηση 1 Βήμα 16 Min Density.



Figure 32: Άσκηση 1 Βήμα 16 Metal Fill.

Η ολοκληρωτική εικόνα του chip είναι αυτή:



Figure 33: Άσκηση 1 Βήμα 16 Chip.

## Άσκηση 2

Βήμα 9-11

Σε αυτήν την άσκηση εκτελέστηκαν τα βήματα 9-15 της άσκησης 1, επιλέγοντας ποσοστό χρήσης πυρήνα 80% στο Βήμα 9. Στο βήμα 11 κάνουμε μια αποτίμηση του κυκλώματος μας στο στάδιο του placement.

|                       | Total Power | Internal Switching |             | Leakage Power | Slack    | Area      |
|-----------------------|-------------|--------------------|-------------|---------------|----------|-----------|
|                       |             | Power              | Power       |               |          |           |
| 1 <sup>η</sup> Άσκηση | 0.90887390W | 0.68827092W        | 0.21992971W | 0.00067327W   | 1.305ns  | 31709.556 |
| 2 <sup>η</sup> Άσκηση | 0.90454851W | 0.68807438W        | 0.21580098W | 0.00067315W   | 1.756ns  | 31771.458 |
|                       | Μειώθηκε    | Μειώθηκε           | Μειώθηκε    | Μειώθηκε      | Αυξήθηκε | Αυξήθηκε  |

Table 6: Άσκηση 2 Βήμα 9-11 PPA.

## Βήμα 12-14

Στο βήμα 14 αφού έχουμε κάνει και το Early Global Route αποτιμάμε ξανά τα χαρακτηριστικά στο στάδιο post-CTSκαι τα συγκρίνουμε με την άσκηση 1.

|                       | Total Power | Internal    | Switching   | Leakage Power | Slack    | Area      | Wirelength | Vias     |
|-----------------------|-------------|-------------|-------------|---------------|----------|-----------|------------|----------|
|                       |             | Power       | Power       |               |          |           |            |          |
| 1 <sup>η</sup> Άσκηση | 1.16736496W | 0.69948311W | 0.46720401W | 0.00067784W   | 2.007ns  | 31904.496 | 205502um   | 71790    |
| 2 <sup>η</sup> Άσκηση | 0.99559484W | 0.69840156W | 0.29651682W | 0.00067646W   | 1.756ns  | 31771.458 | 181204um   | 72144    |
|                       | Μειώθηκε    | Μειώθηκε    | Μειώθηκε    | Μειώθηκε      | Μειώθηκε | Μειώθηκε  | Μειώθηκε   | Αυξήθηκε |

Table 7: Άσκηση 2 Βήμα 12-14 PPA.

## Βήμα 15

Τώρα βρισκόμαστε το στάδιο post-Route, αποτιμάμε ξανά τα χαρακτηριστικά τα συγκρίνουμε με την άσκηση 1.

|                       | Total Power | Internal    | Switching   | Leakage Power | Slack    | Area      |
|-----------------------|-------------|-------------|-------------|---------------|----------|-----------|
|                       |             | Power       | Power       |               |          |           |
| 1 <sup>η</sup> Άσκηση | 1.15392437W | 0.70019195W | 0.45305455W | 0.00067787W   | 2.340ns  | 31904.838 |
| 2 <sup>η</sup> Άσκηση | 1.00221616W | 0.69834011W | 0.30319957W | 0.00067648W   | 1.935ns  | 31833.360 |
|                       | Μειώθηκε    | Μειώθηκε    | Μειώθηκε    | Μειώθηκε      | Μειώθηκε | Μειώθηκε  |

Table 8: Άσκηση 2 Βήμα 15 PPA.

Παρατηρείται ότι ο αριθμός των vias στην άσκηση 2 αυξήθηκε (όπου αυξήθηκε σε 80% το ποσοστό χρήσης πυρήνα) σε σχέση με την άσκηση 1. Κάτι το οποίο είναι αναμενόμενο γιατί ο αριθμός των κελιών αυξήθηκε ενώ η επιφάνεια μειώνεται, οπότε λόγω «εμποδίων» (κυκλωμάτων ή άλλων διασυνδέσεων) δεν θα υπάρχει διαθέσιμος χώρος σε κάθε επίπεδο μετάλλου, οπότε απαιτούνται περισσότερα vias και μικρότερο wirelength. Επιπλέον με την μείωση του μήκους διασυνδέσεων, η συνολική ισχύς και κυρίως η Switching Power μειώθηκε.

## Άσκηση 3

#### Βήμα 1-6

Σε αυτή την άσκηση προσπαθήσαμε να βελτιστοποιήσουμε την ισχύ και συγκεκριμένα την ισχύ διαρροής (leakage power). Αυτό πραγματοποιήθηκε βάζοντας τις κατάλληλες εντολές και στο Genus και στο Innovus. Όσο αφορά το Genus εκεί προσθέσαμε στο αρχείο .tcl τις εξής εντολές:

#enable power optimization.

set\_db design\_power\_effort high

set\_db opt\_leakage\_to\_dynamic\_ratio 1.0

|                       | Area      | Gates    | Slack    | Power         | Leakage Power | Clock |
|-----------------------|-----------|----------|----------|---------------|---------------|-------|
| 1 <sup>η</sup> Άσκηση | 44134.99  | 9104     | 29ps     | 9.21632e-04 W | 6.54515e-07W  | 10ns  |
| 3 <sup>η</sup> Άσκηση | 47926.485 | 9915     | 8ps      | 6.40562e-04 W | 5.26391e-07W  | 10ns  |
|                       | Αυξήθηκε  | Αυξήθηκε | Μειώθηκε | Μειώθηκε      | Μειώθηκε      |       |

Table 9: Άσκηση 3 Βήμα 1-6 PPA.

### Βήμα 7-11

Τώρα κάνουμε το placement και επιλέγουμε στο mode setup τις εξής ρυθμίσεις:



Figure 34: Άσκηση 3 Βήμα 7-11 Placement Settings.

|                       | Total Power | Internal    | Switching   | Leakage Power | Slack    | Area      |
|-----------------------|-------------|-------------|-------------|---------------|----------|-----------|
|                       |             | Power       | Power       |               |          |           |
| 1 <sup>η</sup> Άσκηση | 0.90887390W | 0.68827092W | 0.21992971W | 0.00067327W   | 1.305ns  | 31709.556 |
| 3 <sup>η</sup> Άσκηση | 0.75866740W | 0.54929270W | 0.20885539W | 0.00051931W   | 1.154ns  | 35063.892 |
|                       | Μειώθηκε    | Μειώθηκε    | Μειώθηκε    | Μειώθηκε      | Μειώθηκε | Αυξήθηκε  |

Table 10: Άσκηση 3 Βήμα 7-11 PPA.

# Βήμα 12-14

Τώρα μετά, την σύνθεση του δέντρου ρολογιού αποτιμάμε ξανά τα χαρακτηριστικά και τα συγκρίνουμε με αυτά της άσκησης 1.

|                       | Total Power | Internal    | Switching   | Leakage Power | Slack    | Area      |
|-----------------------|-------------|-------------|-------------|---------------|----------|-----------|
|                       |             | Power       | Power       |               |          |           |
| 1 <sup>η</sup> Άσκηση | 1.16736496W | 0.69948311W | 0.46720401W | 0.00067784W   | 2.007ns  | 31904.496 |
| 3 <sup>η</sup> Άσκηση | 0.85287663W | 0.56079926W | 0.29155493W | 0.00052244W   | 1.756ns  | 35019.090 |
|                       | Μειώθηκε    | Μειώθηκε    | Μειώθηκε    | Μειώθηκε      | Μειώθηκε | Αυξήθηκε  |

Table 11: Άσκηση 3 Βήμα 12-24 PPA.

#### Βήμα 15

Τώρα στο Nanoroute ενεργοποιούμε ξανά την βελτιστοποίηση της ισχύος.

|                       | Total Power | Internal    | Switching   | Leakage Power | Slack    | Area      |
|-----------------------|-------------|-------------|-------------|---------------|----------|-----------|
|                       |             | Power       | Power       |               |          |           |
| 1 <sup>η</sup> Άσκηση | 1.15392437W | 0.70019195W | 0.45305455W | 0.00067787W   | 2.340ns  | 31904.838 |
| 3 <sup>η</sup> Άσκηση | 0.84554465W | 0.56138010W | 0.28364200W | 0.00052255W   | 1.496ns  | 35018.064 |
|                       | Μειώθηκε    | Μειώθηκε    | Μειώθηκε    | Μειώθηκε      | Μειώθηκε | Αυξήθηκε  |

Table 12: Άσκηση 3 Βήμα 15 PPA.

Στην άσκηση αυτήν ενεργοποιήθηκε η βελτιστοποίηση της ισχύος διαρροής με high effort όπως και για τον χρονισμό, ενώ στην άσκηση 1 είχε ενεργοποιηθεί high effort μόνο στην βελτιστοποίηση του χρονισμού, χωρίς βελτιστοποίηση της ισχύος. Οπότε ήταν αναμενόμενο ότι η ισχύς διαρροής να μειωθεί σημαντικά (και κάθε τύπος ισχύος μειώθηκε) συγκριτικά με την άσκηση 1. Επιπλέον, στα υπόλοιπα βήματα σχεδίασης, αυξήθηκε η επιφάνεια του κυκλώματος και μειώθηκε το slack.

## Άσκηση 4

#### Βήμα 1-6

Επαναλαμβάνουμε τώρα τα βήματα 1-15 της Άσκησης 1 αλλά αυτή τη φορά με περίοδο ρολογιού T=8ns. Η αλλαγή αυτή θα πρέπει να γίνει στο αρχείο .sdc οπότε και αυτό παίρνει την εξής μορφή:

**#SDC RESTRICTIONS FILE#** 

#with NO extra commands

#1)create clock with 50 % duty cycle, period =8ns, name = clk.

create\_clock -name clk -period 8 -waveform {0 4} [get\_ports clk]

#2)set clock latency = 0.5 ns (500 ps).

set\_clock\_latency -source 0.5 [get\_clocks clk]

```
#3)#Sets the clock uncertainty = 0.08ns (80 ps).
set_clock_uncertainty 0.08 [get_clocks clk]
#4)Set clock rise and fall = 1% of total period.
set_clock_transition 0.1 [get_clocks clk]
#5)set 1.5ns output delay for SETUP time.
set_output_delay -max 1.5 -clock clk -network_latency_included [all_outputs]
#6)set 0.5ns delay for HOLD time.
set_output_delay -min 0.5 -clock clk -network_latency_included [all_outputs]
#7)set capacity for SETUP time analysis = 0.5pF.
set_load 0.5 -max all_outputs;
#8)set capacity for HOLD time analysis = 0.05pF.
set_load 0.05 -min all_outputs;
#9)set 1.5ns input delay for SETUP time.
set_input_delay -max 1.5 -clock clk -network_latency_included [all_inputs]
#10)set 0.5ns input delay for HOLD time.
set_input_delay -min 0.5 -clock clk -network_latency_included [all_inputs]
#11)set input driving cell.BUFX2 for SETUP and BUFX16 for HOLD.
set_driving_cell -max -lib_cell BUFX2 [all_inputs]
set_driving_cell -min -lib_cell BUFX16 [all_inputs]
```

|                       | Area      | Gates    | Slack    | Power        | Clock |
|-----------------------|-----------|----------|----------|--------------|-------|
| 1 <sup>η</sup> Άσκηση | 44134.990 | 9104     | 29ps     | 9.21632e-04W | 10ns  |
| 4 <sup>η</sup> Άσκηση | 45174.872 | 9633     | 2ps      | 1.00633e-03W | 8ns   |
|                       | Αυξήθηκε  | Μειώθηκε | Μειώθηκε | Αυξήθηκε     |       |

Table 13: Άσκηση 4 Βήμα 1-6 PPA.

# Βήμα 7-11

Τώρα εξάγουμε τα χαρακτηριστικά για pre-CTS, και τα συγκρίνουμε με την άσκηση 1.

|                       | Total Power | Internal    | Switching   | Leakage Power | Slack    | Area      |
|-----------------------|-------------|-------------|-------------|---------------|----------|-----------|
|                       |             | Power       | Power       |               |          |           |
| 1 <sup>η</sup> Άσκηση | 0.90887390W | 0.68827092W | 0.21992971W | 0.00067327W   | 1.305ns  | 31709.556 |
| 4 <sup>η</sup> Άσκηση | 1.14120877W | 0.85830623W | 0.28221558W | 0.00068695W   | 0.605ns  | 32241.366 |
|                       | Αυξήθηκε    | Αυξήθηκε    | Αυξήθηκε    | Αυξήθηκε      | Μειώθηκε | Αυξήθηκε  |

Table 14: Άσκηση 4 Βήμα 7-11 PPA.

### Βήμα 12-14

Σε αυτό το βήμα εξάγουμε τα χαρακτηριστικά του κυκλώματος για post-CTS, και τα συγκρίνουμε με την άσκηση 1.

|                       | Total Power | Internal    | Switching   | Leakage Power | Slack    | Area      |
|-----------------------|-------------|-------------|-------------|---------------|----------|-----------|
|                       |             | Power       | Power       |               |          |           |
| 1 <sup>η</sup> Άσκηση | 1.16736496W | 0.69948311W | 0.46720401W | 0.00067784W   | 2.007ns  | 31904.496 |
| 4 <sup>η</sup> Άσκηση | 1.25917800W | 0.87319764W | 0.38528919W | 0.00069118W   | 0.625ns  | 32333.022 |
|                       | Μειώθηκε    | Μειώθηκε    | Μειώθηκε    | Μειώθηκε      | Μειώθηκε | Αυξήθηκε  |

Table 15: Άσκηση 4 Βήμα 12-14 PPA.

#### Βήμα 15

Σε αυτό το βήμα εξάγουμε τα χαρακτηριστικά του κυκλώματος για post-Route, και τα συγκρίνουμε με την άσκηση 1.

|                       | Total Power | Internal<br>Power | Switching<br>Power | Leakage Power | Slack    | Area      |
|-----------------------|-------------|-------------------|--------------------|---------------|----------|-----------|
| 1 <sup>η</sup> Άσκηση | 1.15392437W | 0.70019195W       | 0.45305455W        | 0.00067787W   | 2.340ns  | 31904.838 |
| 4 <sup>η</sup> Άσκηση | 1.24900073W | 0.87402587W       | 0.37428368W        | 0.00069118W   | 0.515ns  | 32333.022 |
|                       | Αυξήθηκε    | Αυξήθηκε          | Μειώθηκε           | Αυξήθηκε      | Μειώθηκε | Αυξήθηκε  |

Table 16: Άσκηση 4 Βήμα 15 PPA.

Στην άσκηση 4 μειώθηκε η περίοδος ρολογιού σε 8 ns (αυξήθηκε η συχνότητα). Είναι όντως δυνατή η επιτάχυνση του κυκλώματος, με κόστος όμως στην καταναλισκόμενη ισχύ, η οποία αυξήθηκε συγκριτικά με την άσκηση 1. Η επιφάνεια αυξήθηκε ελάχιστα ενώ και το slack μειώθηκε όπως ήταν αναμενόμενο.

## Άσκηση 5

#### Βήμα 1-6

Σε αυτήν την άσκηση εκτελέστηκαν τα βήματα 1-16 της άσκησης 1, αλλά αυτήν την φορά χρησιμοποιήθηκε στο Βήμα 1 η slow\_vdd1v0\_multibitsDFF.lib και η gsclib045\_multibitsDFF.lef, μαζί με τις αρχικές βιβλιοθήκες, στο genus και το innovus. Αρχικά αλλάζουμε το αρχείο .tcl και του δίνουμε την εξής μορφή.

#setup path for library

set\_db init\_lib\_search\_path /mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference\_libs/GPDK045/gsc

lib045 svt v4.4/gsclib045/timing

#setup script path

set\_db script\_search\_path Desktop/VLSI/Script/

#setup hdl path

set db init hdl search path Desktop/VLSI/Verilog/

**#Setup timing library** 

set\_db library {

 $/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference\_libs/GPDK045/gsclib045\_svt\_v4.4/gsclib045/timing/slow\_vdd1v0\_basicCells.lib$ 

/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference\_libs/GPDK045/gsc lib045\_svt\_v4.4/gsclib045/timing/slow\_vdd1v0\_multibitsDFF.lib }

#end

**#Setup lef library** 

set db lef library

{/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference\_libs/GPDK045/gsclib045 svt v4.4/gsclib045/lef/gsclib045 tech.lef

/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference\_libs/GPDK045/gsc lib045\_svt\_v4.4/gsclib045/lef/gsclib045\_macro.lef

/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference\_libs/GPDK045/gsc lib045 svt v4.4/gsclib045/lef/gsclib045 multibitsDFF.lef }

#end

#Setup qrc library

read\_qrc

/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference\_libs/GPDK045/gsc lib045\_svt\_v4.4/gsclib045/qrc/qx/gpdk045.tch

#end

```
#use multibits
set_db use_multibit_cells true
#setup hdl file
read_hdl picorv32.v
#elaborate
elaborate "picorv32"
#check design
check_design
                  -all
                                   Desktop/VLSI/Exercises/Ex5/Step1-7/v3/Checks/Ex5_Step1-
7_v3_Check_Design.txt
#read the sdc file
read_sdc Ex1_Step4_v3.sdc
#check timing intent
                                   Desktop/VLSI/Exercises/Ex5/Step1-7/v3/Checks/Ex5_Step1-
check_timing_intent
7_v3_Check_Timing_Intent.txt
# setting forinnovus
set_db / .use_scan_seqs_for_non_dft false
#do syn_generic
syn_generic
#do syn_map
syn_map
```

```
#do optimation
syn_opt
#report area
report_area > Desktop/VLSI/Exercises/Ex5/Step1-7/v3/Reports/Ex5_Step1-7_v3_Area.txt
#report gates
report_gates > Desktop/VLSI/Exercises/Ex5/Step1-7/v3/Reports/Ex5_Step1-7_v3_Gates.txt
#report timing
report_timing > Desktop/VLSI/Exercises/Ex5/Step1-7/v3/Reports/Ex5_Step1-7_v3_Timing.txt
#report power
report_power > Desktop/VLSI/Exercises/Ex5/Step1-7/v3/Reports/Ex5_Step1-7_v3_Power.txt
#report qor
report_qor > Desktop/VLSI/Exercises/Ex5/Step1-7/v3/Reports/Ex5_Step1-7_v3_Qor.txt
#export design
#----- #optional steps
write_hdl > Desktop/VLSI/Exercises/Ex5/Step1-7/v3/Exported/Ex5_Step1-7_v3_design.v
write_sdc > Desktop/VLSI/Exercises/Ex5/Step1-7/v3/Exported/Ex5_Step1-7_v3_constraints.sdc
write_script > Desktop/VLSI/Exercises/Ex5/Step1-7/v3/Exported/Ex5_Step1-7_v3_constraints.g
# this line is for innovus tool and generate deafult folder
```

write\_design -innovus picorv32

Exit

#end use of genus no go on innovus

Εξάγουμε τώρα έναν πίνακα αποτελεσμάτων για το βήμα 6.

|                       | Area      | Gates    | Slack    | Power        | Clock |
|-----------------------|-----------|----------|----------|--------------|-------|
| 1 <sup>η</sup> Άσκηση | 44134.990 | 9104     | 29ps     | 9.21632e-04W | 10ns  |
| 5 <sup>η</sup> Άσκηση | 45427.643 | 9087     | 18ps     | 8.55123e-04W | 10ns  |
|                       | Αυξήθηκε  | Μειώθηκε | Μειώθηκε | Μειώθηκε     |       |

Table 17: Άσκηση 5 Βήμα 1-6 PPA.

### Βήμα 7-11

Σε αυτό το σημείο εξάγουμε έναν πίνακα αποτελεσμάτων για το στάδιο pre-CTS, και τον συγκρίνουμε με τον αντίστοιχο της άσκησης 1.

|                       | Total Power | Internal    | Switching   | Leakage Power | Slack    | Area      |
|-----------------------|-------------|-------------|-------------|---------------|----------|-----------|
|                       |             | Power       | Power       |               |          |           |
| 1 <sup>η</sup> Άσκηση | 0.90887390W | 0.68827092W | 0.21992971W | 0.00067327W   | 1.305ns  | 31709.556 |
| 5 <sup>η</sup> Άσκηση | 0.80930797W | 0.55653223W | 0.25207420W | 0.00070154W   | 1.780ns  | 31625.424 |
|                       | Μειώθηκε    | Μειώθηκε    | Αυξήθηκε    | Αυξήθηκε      | Αυξήθηκε | Μειώθηκε  |

Table 18: Άσκηση 5 Βήμα 7-11 PPA.

### Βήμα 12-14

Σε αυτό το σημείο εξάγουμε δύο πίνακες αποτελεσμάτων για το στάδιο post-CTS, και τους συγκρίνουμε με τους αντίστοιχους της άσκησης 1.

|                       | Total Power | Internal    | Switching   | Leakage Power | Slack    | Area      |
|-----------------------|-------------|-------------|-------------|---------------|----------|-----------|
|                       |             | Power       | Power       |               |          |           |
| 1 <sup>η</sup> Άσκηση | 1.16736496W | 0.69948311W | 0.46720401W | 0.00067784W   | 2.007ns  | 31904.496 |
| 5 <sup>η</sup> Άσκηση | 0.84087490W | 0.56224816W | 0.27792359W | 0.00070315W   | 2.039ns  | 31669.200 |
|                       | Μειώθηκε    | Μειώθηκε    | Μειώθηκε    | Αυξήθηκε      | Αυξήθηκε | Μειώθηκε  |

Table 19: Άσκηση 5 Βήμα 12-14 PPA.

|                       | Buffers | Skew<br>Groups | Min depth | Max<br>depth | Trunk<br>wirelength | Leaves<br>wirelength |
|-----------------------|---------|----------------|-----------|--------------|---------------------|----------------------|
| 1 <sup>η</sup> Άσκηση | 38      | 2              | 2         | 2            | 733.765um           | 7380.540um           |
| 5 <sup>η</sup> Άσκηση | 18      | 2              | 2         | 2            | 413.220um           | 3618.550um           |

Table 20: Άσκηση 5 Βήμα 12-14 Clock Stats.

| Worst Rising             | Worst Falling |
|--------------------------|---------------|
| <mark>Trunk </mark> Slew | Trunk Slew    |
| 0.121                    | 0.148         |
| 0.123                    | 0.148         |

Figure 35: Άσκηση 5 Βήμα 12-14 Slew.

| Skew Target | Skew           |
|-------------|----------------|
| 0.200       | 0.045<br>0.045 |

Figure 36: Άσκηση 5 Βήμα 12-14 Skew.



Figure 37: Άσκηση 5 Βήμα 12-14 Clock Tree.

## Βήμα 15

Στο βήμα αυτό εξάγουμε έναν πίνακα αποτελεσμάτων για το στάδιο post-Route, και τον συγκρίνουμε με τον αντίστοιχο της άσκησης 1.

|                       | Total Power | Internal    | Switching   | Leakage Power | Slack    | Area      |
|-----------------------|-------------|-------------|-------------|---------------|----------|-----------|
|                       |             | Power       | Power       |               |          |           |
| 1 <sup>η</sup> Άσκηση | 1.15392437W | 0.70019195W | 0.45305455W | 0.00067787W   | 2.340ns  | 31904.838 |
| 5 <sup>η</sup> Άσκηση | 0.83415074W | 0.56241925W | 0.27102834W | 0.00070315W   | 2.132ns  | 31669.200 |
|                       | Μειώθηκε    | Μειώθηκε    | Μειώθηκε    | Αυξήθηκε      | Μειώθηκε | Μειώθηκε  |

Table 21: Άσκηση 5 Βήμα 15 PPA.

Στην άσκηση 5 με την χρήση των «multibits» βιβλιοθηκών μειώθηκε σημαντικά η καταναλισκόμενη ισχύς, η επιφάνεια μειώθηκε σε μικρό βαθμό, ενώ το slack μειώθηκε από 2.340ps σε 2.132ps. Παράλληλα οι buffers ρολογιού, το βάθος ρολογιού και τα μήκη δρομολόγησης trunk/leaves μειώθηκαν διότι με την χρήση των multibitsDFF συγχωνευτήκαν μεμονωμένοι καταχωρητές και έτσι χρειάστηκαν λιγότεροι buffers και μικρότερο μήκος αγωγών.

### Άσκηση 6

#### Βήμα 1-6

#Setup lef library

Σε αυτήν την άσκηση εκτελέστηκαν τα βήματα 1-16 της άσκησης 1, αλλά αυτήν την φορά ενεργοποιήθηκε στο Βήμα 3 η φραγή ρολογιού μέσω της εντολής set\_db lp\_insert\_clock\_gating true. Έτσι το αρχείο .tcl μας θα έχει αυτή την μορφή:

```
#setup path for library

set_db init_lib_search_path
/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference_libs/GPDK045/gsc
lib045_svt_v4.4/gsclib045/timing

#setup script path

set_db script_search_path Desktop/VLSI/Script/

#setup hdl path

set_db init_hdl_search_path Desktop/VLSI/Verilog/

#Setup timing library

set_db library
/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference_libs/GPDK045/gsc
lib045_svt_v4.4/gsclib045/timing/slow_vdd1v0_basicCells.lib
#end
```

```
set_db lef_library
{/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference_libs/GPDK045/gs
clib045 svt v4.4/gsclib045/lef/gsclib045 tech.lef
/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference_libs/GPDK045/gsc
lib045_svt_v4.4/gsclib045/lef/gsclib045_macro.lef}
#end
#Setup qrc library
read grc
/mnt/apps/prebuilt/eda/designkits/GPDK/gsclib045/lan/flow/t1u1/reference_libs/GPDK045/gsc
lib045_svt_v4.4/gsclib045/qrc/qx/gpdk045.tch
#end
#setup hdl file
read_hdl picorv32.v
#insert clock gating
set_db lp_insert_clock_gating true
#elaborate
elaborate "picorv32"
#check design
                                   Desktop/VLSI/Exercises/Ex6/Step1-7/v3/Checks/Ex6_Step1-
check_design
7_v3_Check_Design.txt
#read the sdc file
read_sdc Ex1_Step4_v3.sdc
#check timing intent
check_timing_intent
                                   Desktop/VLSI/Exercises/Ex6/Step1-7/v3/Checks/Ex6_Step1-
                          >
7_v3_Check_Timing_Intent.txt
```

```
# setting forinnovus
set_db / .use_scan_seqs_for_non_dft false
#do syn_generic
syn_generic
#do syn_map
syn_map
#do optimation
syn_opt
#report area
report_area > Desktop/VLSI/Exercises/Ex6/Step1-7/v3/Reports/Ex6_Step1-7_v3_Area.txt
#report gates
report_gates > Desktop/VLSI/Exercises/Ex6/Step1-7/v3/Reports/Ex6_Step1-7_v3_Gates.txt
#report timing
report_timing > Desktop/VLSI/Exercises/Ex6/Step1-7/v3/Reports/Ex6_Step1-7_v3_Timing.txt
#report power
report_power > Desktop/VLSI/Exercises/Ex6/Step1-7/v3/Reports/Ex6_Step1-7_v3_Power.txt
#report qor
report_qor > Desktop/VLSI/Exercises/Ex6/Step1-7/v3/Reports/Ex6_Step1-7_v3_Qor.txt
#report clock gating
```

report\_clock\_gating > Desktop/VLSI/Exercises/Ex6/Step1-7/v3/Reports/Ex6\_Step1-7\_v3\_Clock\_Gating.txt

#### #export design

#----- #optional steps

write\_hdl > Desktop/VLSI/Exercises/Ex6/Step1-7/v3/Exported/Ex6\_Step1-7\_v3\_design.v
write\_sdc > Desktop/VLSI/Exercises/Ex6/Step1-7/v3/Exported/Ex6\_Step1-7\_v3\_constraints.sdc
write\_script > Desktop/VLSI/Exercises/Ex6/Step1-7/v3/Exported/Ex6\_Step1-7\_v3\_constraints.g

# this line is for innovus tool and generate deafult folder

write\_design -innovus picorv32

#end use of genus no go on innovus

Exit

Έτσι στο τέλος του βήματος 6 παίρνουμε τα εξής αποτελέσματα όσον αφορά το PPA και το clock gating.

|                       | Area      | Gates    | Slack    | Power        | Clock |
|-----------------------|-----------|----------|----------|--------------|-------|
| 1 <sup>η</sup> Άσκηση | 44134.990 | 9104     | 29ps     | 9.21632e-04W | 10ns  |
| 6 <sup>η</sup> Άσκηση | 39012.161 | 8887     | 2ps      | 4.33956e-04W | 10ns  |
|                       | Μειώθηκε  | Μειώθηκε | Μειώθηκε | Μειώθηκε     |       |

Table 22: Άσκηση 6 Βήμα 1-6 PPA.

Generated by: Generated on: Genus(TM) Synthesis Solution 21.15-s080 1

Jan 24 2024 03:16:27 am

Module: picorv32 Operating conditions: PVT\_0P9V\_125C

Interconnect mode: global

physical library Area mode:

#### Summary -----

| Category                                                                                      | Number                | %              | Average Toggle Saving % |  |  |
|-----------------------------------------------------------------------------------------------|-----------------------|----------------|-------------------------|--|--|
| Total Clock Gating In                                                                         |                       |                | -                       |  |  |
| C Clock Gating Insta<br>Non-RC Clock Gating I                                                 | nces 58<br>nstances 0 | 100.00<br>0.00 | 79.94<br>0.00           |  |  |
| RC Gated Flip-flops<br>Non-RC Gated Flip-flop                                                 | 1706                  | 87.00<br>0.00  | 84.35<br>0.00           |  |  |
| Total Gated Flip-flop<br>Total Ungated Flip-flo<br>Enable not found<br>Register bank width to | ops 255<br>238        | 93.33          | -<br>-<br>-<br>-        |  |  |
| Total Flip-flops                                                                              | 1961                  |                | -                       |  |  |
| Multibit Flip-flop Summary                                                                    |                       |                |                         |  |  |
| Width Number B                                                                                | its RC Gated          | Unga           | ted                     |  |  |

Figure 38: Άσκηση 6 Βήμα 1-6 Clock Gating.

1-bit 1961 1961 1706 (87.00%) 255 (13.00%)

Βήμα 7-11

Σε αυτό το σημείο εξάγουμε τον πίνακα αποτελεσμάτων για το στάδιο post-CTS, και τον συγκρίνουμε με τον αντίστοιχο της άσκησης 1.

|                       | Total Power | Internal    | Switching   | Leakage Power | Slack    | Area      |
|-----------------------|-------------|-------------|-------------|---------------|----------|-----------|
|                       |             | Power       | Power       |               |          |           |
| 1 <sup>η</sup> Άσκηση | 1.16736496W | 0.69948311W | 0.46720401W | 0.00067784W   | 2.007ns  | 31904.496 |
| 6 <sup>η</sup> Άσκηση | 0.65407378W | 0.43416649W | 0.21927456W | 0.00063273W   | 2.252ns  | 27604.188 |
|                       | Μειώθηκε    | Μειώθηκε    | Μειώθηκε    | Μειώθηκε      | Αυξήθηκε | Μειώθηκε  |

Figure 39: Άσκηση 6 Βήμα 7-11 PPA.

Επίσης παρακάτω μπορούμε να δούμε και την επιφάνεια των clock gating instances.

Table 24: Άσκηση 6 Βήμα 7-11 Clock Gating Instance type 2.

### Βήμα 12-14

Σε αυτό το βήμα εξάγουμε τα χαρακτηριστικά του κυκλώματος για post-CTS, και τα συγκρίνουμε με την άσκηση 1.

|                       | Total Power | Internal    | Switching    | Leakage Power | Slack    | Area      |
|-----------------------|-------------|-------------|--------------|---------------|----------|-----------|
|                       |             | Power       | Power        |               |          |           |
| 1 <sup>η</sup> Άσκηση | 1.16736496W | 0.69948311W | 0.46720401W  | 0.00067784W   | 2.007ns  | 31904.496 |
| 6 <sup>η</sup> Άσκηση | 0.68840735W | 0.44171074W | 0.24606117 W | 0.00063543 W  | 2.180ns  | 27641.808 |
|                       | Μειώθηκε    | Μειώθηκε    | Μειώθηκε     | Μειώθηκε      | Αυξήθηκε | Μειώθηκε  |

Table 25: Άσκηση 6 Βήμα 12-14 PPA.

Επίσης βλέπουμε και το area των clock gating instances.

| RC CG HIER INSTO                       | RC CG MOD    | 1      | 8.892  |
|----------------------------------------|--------------|--------|--------|
| RC CG HIER INST1                       | RC CG MOD 1  | 1      | 8.550  |
| RC CG HIER INST10                      | RC CG MOD 10 | 1      | 7.182  |
| RC CG HIER INST11                      | RC CG MOD 11 | 1      | 7.182  |
| RC CG HIER INST12                      | RC CG MOD 12 | 1      | 6.840  |
| RC CG HIER INST13                      | RC CG MOD 13 | 1      | 6.840  |
| RC CG HIER INST14                      | RC CG MOD 14 | 1      | 7.182  |
| RC CG HIER INST15                      | RC CG MOD 15 | 1      | 6.840  |
| RC CG HIER INST16                      | RC CG MOD 16 | 1      | 6.840  |
| RC CG HIER INST17                      | RC CG MOD 17 | ī      | 6.840  |
| RC CG HIER INST18                      | RC CG MOD 18 | 1      | 6.840  |
| RC CG HIER INST19                      | RC_CG_MOD_19 | ī      | 6.840  |
| _RC CG HIER INST2                      | RC CG MOD 2  | 1<br>2 | 10.260 |
| C CG HIER INST20                       | RC CG MOD 20 | 1      | 7.182  |
| RC CG HIER INST21                      | RC CG MOD 21 | 1      | 6.840  |
| RC CG HIER INST22                      | RC CG MOD 22 | 1      | 6.840  |
| RC CG HIER INST23                      | RC CG MOD 23 | 1      | 6.840  |
| RC CG HIER INST24                      | RC CG MOD 24 | 1      | 6.840  |
| RC CG HIER INST25                      | RC CG MOD 25 | 1      | 6.840  |
| RC CG HIER INST26                      | RC CG MOD 26 | 1      | 6.840  |
| RC CG HIER INST27                      | RC CG MOD 27 | 1      | 6.840  |
| RC CG HIER INST28                      | RC CG MOD 28 | 1      | 6.840  |
| RC CG HIER INST29                      | RC CG MOD 29 | 1      | 6.840  |
| RC CG HIER INST3                       | RC CG MOD 3  | 1      | 8.550  |
| RC CG HIER INST30                      | RC CG MOD 30 | 1      | 6.840  |
| RC CG HIER INST31                      | RC CG MOD 31 | 1      | 6.840  |
| RC CG HIER INST32                      | RC CG MOD 32 | 1      | 6.840  |
| RC CG HIER INST33                      | RC CG MOD 33 | 1      | 6.840  |
| RC CG HIER INST34                      | RC CG MOD 34 | 1      | 6.840  |
| RC CG HIER INST35                      | RC CG MOD 35 | 1      | 6.840  |
| RC CG HIER INST36                      | RC CG MOD 36 | 1      | 6.840  |
| RC CG HIER INST37                      | RC CG MOD 37 | 1      | 6.840  |
| RC CG HIER INST38                      | RC CG MOD 38 | 1      | 6.840  |
| RC_CG_HIER_INST39                      | RC CG MOD 39 | 1      | 6.840  |
| RC CG HIER INST4                       | RC CG MOD 4  | 1      | 7.182  |
| RC CG HIER INST40                      | RC CG MOD 40 | 1      | 6.498  |
| RC_CG_HIER_INST41                      | RC CG MOD 41 | 1<br>1 | 6.498  |
| RC CG HIER INST42                      | RC CG MOD 42 | 2      | 8.208  |
| RC_CG_HIER_INST42<br>RC_CG_HIER_INST43 | RC_CG_MOD_43 | 1      | 6.498  |
| VC_CO_UTFL/_TM2142                     | NC_CG_NDD_43 | 1      | 0.430  |

Figure 40: Άσκηση 6 Βήμα 12-14 Clock Gating Instances.

Σε αυτό το βήμα εξάγουμε τα χαρακτηριστικά του κυκλώματος για το post-Route στάδιο και τα συγκρίνουμε με την άσκηση 1.

|                       | Total Power | Internal    | Switching   | Leakage Power | Slack    | Area      |
|-----------------------|-------------|-------------|-------------|---------------|----------|-----------|
|                       |             | Power       | Power       |               |          |           |
| 1 <sup>η</sup> Άσκηση | 1.15392437W | 0.70019195W | 0.45305455W | 0.00067787W   | 2.340ns  | 31904.838 |
| 6 <sup>η</sup> Άσκηση | 0.68177828W | 0.44189560W | 0.23924718W | 0.00063550W   | 2.062ns  | 27643.176 |
|                       | Μειώθηκε    | Μειώθηκε    | Μειώθηκε    | Μειώθηκε      | Μειώθηκε | Μειώθηκε  |

Table 26: Άσκηση 6 Βήμα 15 PPA.

Παρακάτω έχουμε και το Area των clock gating instances.

| παρακάτω έχουμε και το | Alea two clock gating instances. | • |        |
|------------------------|----------------------------------|---|--------|
| RC CG HIER INST10      | RC CG MOD 10                     | 1 | 7.182  |
| RC CG HIER INST11      | RC CG MOD 11                     | 1 | 7.182  |
| RC CG HIER INST12      | RC CG MOD 12                     | 1 | 6.840  |
| RC CG HIER INST13      | RC CG MOD 13                     | 1 | 6.840  |
| RC CG HIER INST14      | RC CG MOD 14                     | 1 | 7.182  |
| RC CG HIER INST15      | RC CG MOD 15                     | 1 | 6.840  |
| RC_CG_HIER_INST16      | RC CG MOD 16                     | 1 | 6.840  |
| RC CG HIER INST17      | RC CG MOD 17                     | 1 | 6.840  |
| RC CG HIER INST18      | RC CG MOD 18                     | 1 | 6.840  |
| RC CG HIER INST19      | RC CG MOD 19                     | 1 | 6.840  |
| RC CG HIER INST2       | RC CG MOD 2                      | 2 | 10.260 |
| RC CG HIER INST20      | RC CG MOD 20                     | 1 | 7.182  |
| RC CG HIER INST21      | RC CG MOD 21                     | 1 | 6.840  |
| RC CG HIER INST22      | RC CG MOD 22                     | 1 | 6.840  |
| RC CG HIER INST23      | RC CG MOD 23                     | 1 | 6.840  |
| RC CG HIER INST24      | RC CG MOD 24                     | 1 | 6.840  |
| C CG HIER INST25       | RC CG MOD 25                     | 1 | 6.840  |
| C CG HIER INST26       | RC CG MOD 26                     | 1 | 6.840  |
| RC CG HIER INST27      | RC CG MOD 27                     | 1 | 6.840  |
| RC CG HIER INST28      | RC CG MOD 28                     | 1 | 6.840  |
| RC CG HIER INST29      | RC CG MOD 29                     | 1 | 6.840  |
| RC CG HIER INST3       | RC CG MOD 3                      | 1 | 8.550  |
| RC CG HIER INST30      | RC CG MOD 30                     | 1 | 6.840  |
| RC_CG_HIER_INST31      | RC CG MOD 31                     | 1 | 6.840  |
| RC CG HIER INST32      | RC CG MOD 32                     | 1 | 6.840  |
| RC CG HIER INST33      | RC CG MOD 33                     | 1 | 6.840  |
| RC CG HIER INST34      | RC CG MOD 34                     | 1 | 6.840  |
| RC CG HIER INST35      | RC CG MOD 35                     | 1 | 6.840  |
| RC CG HIER INST36      | RC CG MOD 36                     | 1 | 6.840  |
| RC CG HIER INST37      | RC CG MOD 37                     | 1 | 6.840  |
| RC CG HIER INST38      | RC CG MOD 38                     | 1 | 6.840  |
| RC CG HIER INST39      | RC CG MOD 39                     | 1 | 6.840  |
| RC CG HIER INST4       | RC CG MOD 4                      | 1 | 7.182  |
| RC_CG_HIER_INST40      | RC CG MOD 40                     | 1 | 6.498  |
| RC CG HIER INST41      | RC CG MOD 41                     | 1 | 6.498  |
| RC CG HIER INST42      | RC CG MOD 42                     | 2 | 8.208  |
| RC CG HIER INST43      | RC CG MOD 43                     | 1 | 6.498  |
| RC CG HIER INST44      | RC CG MOD 44                     | 1 | 6.498  |
| RC CG HIER INST45      | RC CG MOD 45                     | 1 | 6.498  |
| RC CG HIER INST46      | RC CG MOD 46                     | 1 | 6.498  |
| RC CG HIER INST47      | RC CG MOD 47                     | 1 | 6.498  |
| RC CG HIER INST48      | RC CG MOD 48                     | 2 | 8.208  |
|                        |                                  |   |        |

Figure 41: Άσκηση 6 Βήμα 15 Clock Gating Instances.

Στην άσκηση αυτή ενεργοποιήθηκε η φραγή ρολογιού στα αρχικά στάδια της σύνθεσης. Η φραγή ρολογιού είναι μια τεχνική που χρησιμοποιείται στα κυκλώματα με στόχο τη μείωση της κατανάλωσης ισχύος τους. Πράγματι συγκριτικά με την άσκηση 1, η ισχύς σε όλα τα στάδια έχει μειωθεί, ενώ παράλληλα έχει μειωθεί η επιφάνεια σε όλα τα βήματα και το slack μειώθηκε μόνο στο στάδιο post-Route.

## Άσκηση 7

#### Βήμα 1-7

Σε αυτήν την άσκηση εκτελέστηκαν τα βήματα 1-7 της άσκησης 1. Κατά τη σύνθεση κώδικα μέσω του Genus, πρέπει να επιβεβαιωθεί ότι δεν αλλοιώθηκε το κύκλωμα από την αρχική μορφή σε κώδικα RTL σε επίπεδο λειτουργικότητας. Για το λόγο αυτό χρησιμοποιήθηκε το εργαλείο Conformal Equivalence Checking της Cadence.

Αρχικά πρέπει να κάνουμε κάποιες αλλαγές στο αρχείο .tcl ώστε να κάνουμε τις απαραίτητες συγκρίσεις που μας ζητούνται. Αυτό το πετυχαίνουμε προσθέτοντας στο .tcl της άσκησης 5 τις εξής εντολές:

#Verification rtl vs elab step

write\_netlist -lec > elab.v

write\_do\_lec -top picorv32 -golden\_design rtl -revised\_design elab.v -log\_file rtl\_elab.lec.log > rtl\_elab.do

# Verification generic vs fv\_map step

write\_netlist -lec > map.v

write\_do\_lec -top picorv32 -golden\_design rtl -revised\_design map.v -log\_file elab\_map.lec.log > elab\_map.do

και μετά τρέχουμε στο terminal τις παρακάτω εντολές:

lec -XL -nogui -dofile rtl elab.do

lec -XL -nogui -dofile elab\_map.do

Μετά τις εντολές αυτές παίρνουμε τα αντίστοιχα report.

Στις εικόνες παρακάτω βλέπουμε ότι για την σύγκριση RTL-ELAB το αποτέλεσμα είναι **PASS** (δηλαδή ο κώδικας μας παρέμεινε λειτουργικός), και επίσης μπορούμε να δούμε με την χρήση της report\_statistics πόσα είναι τα Equivalent Points και ποια χρησιμοποίησε το Conformal Logic Equivalence Checking.

| 1. Non-standard modeling options used:  Tri-stated output:  Revised X signals set to E:  Floating signals tied to Z:  Command "add clock" for clock-gating:  All primary outputs are mapped:  Not-mapped DFF/DLAT is detected:  All mapped points are added as compare points:  yes  All compared points are compared:  User added black box:  Black box mapped with different module name:  Empty module is not black boxed:  Command "add ignore outputs" used:  Always false constraints detected:  No  Change gate type:  Change wire:  Primary input added by user:  10  4. Conformal Constraint Designer clock domain crossing checks recommended:  RRIS. 4 Partial case items in full case statement:  Black box due to undefined cells:  Golden design has abnormal ratio of unreachable gates:  Revised design has abnormal ratio of unreachable gates:  All primary input bus ordering is consistent:  All primary output bus ordering is consistent:  Yes  DFF/DLAT not compared due to disabled clock port(s):  Always X compared point is detected:  PASS  Total Equivalent modules = 3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |                                                               |              |      |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------|--------------|------|
| Revised X signals set to E: Floating signals tied to Z: Command "add clock" for clock-gating:  2. Incomplete verification: All primary outputs are mapped: Yes Not-mapped DFF/DLAT is detected: All mapped points are added as compare points: Yes All compared points are compared: Yes User added black box: Black box mapped with different module name: Empty module is not black boxed: Command "add ignore outputs" used: Nerified pin-equivalent outputs are unmapped: Notenage gate type: Change wire: Primary input added by user:  4. Conformal Constraint Designer clock domain crossing checks Multiple clocks in the design: RTL5.4 Partial case items in full case statement: Weltiple clocks in the design: Solden design has abnormal ratio of unreachable gates: Ratio of golden unreachable gates: Revised design has abnormal ratio of unreachable gates: All primary input bus ordering is consistent: Yes All primary output bus ordering is consistent: Yes All verimary output bus ordering is consistent: Yes All primary output bus ordering is consistent: Yes All verimary outpu |                                                               |              | 0    |
| Floating signals tied to Z: Command "add clock" for clock-gating:  2. Incomplete verification: All primary outputs are mapped: Not-mapped DFF/DLAT is detected: Not-mapped points are added as compare points: All compared points are compared: User added black box: Black box mapped with different module name: Empty module is not black boxed: Not-mapped points are compared: Not-mapped black box: Black box mapped with different module name: Empty module is not black boxed: Not-mapped points are compared: Not-mapped points are compared: Not-mapped points are compared: Not-mapped points are compared: Not-mapped points are unmapped: Not-m |                                                               |              |      |
| Command "add clock" for clock-gating:  2. Incomplete verification:  All primary outputs are mapped: Not-mapped DFF/DLAT is detected: All mapped points are added as compare points: yes All compared points are compared: User added black box: Black box mapped with different module name: no Empty module is not black boxed: Not-mapped points are compared: User added black box: Black box mapped with different module name: no Empty module is not black boxed: Noterified pin-equivalent outputs used: Noterified pin-equivalent outputs are unmapped: Noterified pin-equivalent outputs unput output bus outputs are unmapped: Noterified pin-equivalent outputs are |                                                               | •            |      |
| 2. Incomplete verification:  All primary outputs are mapped: Not-mapped DFF/DLAT is detected: All mapped points are added as compare points: yes All compared points are compared: User added black box: Black box mapped with different module name: Empty module is not black boxed: Command "add ignore outputs" used: Always false constraints detected: Verified pin-equivalent outputs are unmapped:  Ochange wire: Primary input added by user:  4. Conformal Constraint Designer clock domain crossing checks recommended: RTL5.4 Partial case items in full case statement: Wultiple clocks in the design: Duplicate module definition: Black box due to undefined cells: Revised design has abnormal ratio of unreachable gates: No Ratio of golden unreachable gates: All primary input bus ordering is consistent: Yes All primary output bus ordering is consistent: Yes All Always X compared point is detected:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                                                               | •            |      |
| All primary outputs are mapped: Not-mapped DFF/DLAT is detected: All mapped points are added as compare points: yes All compared points are compared: User added black box: Black box mapped with different module name: Empty module is not black boxed: Command "add ignore outputs" used: Always false constraints detected: Verified pin-equivalent outputs are unmapped:  Othange gate type: Change gate type: Change wire: Primary input added by user:  4. Conformal Constraint Designer clock domain crossing checks recommended: RTL5.4 Partial case items in full case statement: Multiple clocks in the design: Duplicate module definition: Black box due to undefined cells: Golden design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: All primary input bus ordering is consistent: All primary output bus ordering is consistent: All primary output bus ordering is consistent: SPASS  6. Compare Results:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | command "add clock" for clock-gating:                         | not usea     |      |
| Not-mapped DFF/DLAT is detected: All mapped points are added as compare points: yes All compared points are compared: User added black box: Black box mapped with different module name: Empty module is not black boxed: Command "add ignore outputs" used: Always false constraints detected: No Verified pin-equivalent outputs are unmapped:  Change gate type: Change gate type: Change wire: Primary input added by user:  10  4. Conformal Constraint Designer clock domain crossing checks recommended: RTL5.4 Partial case items in full case statement: Wultiple clocks in the design: Duplicate module definition: Black box due to undefined cells: Golden design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: No Ratio of revised unreachable gates: All primary input bus ordering is consistent: Yes DFF/DLAT not compared due to disabled clock port(s): 0 Always X compared point is detected:  PASS  No  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 2. Incomplete verification:                                   |              | 0    |
| All mapped points are added as compare points:  All compared points are compared:  User added black box:  Black box mapped with different module name:  Empty module is not black boxed:  Command "add ignore outputs" used:  Always false constraints detected:  Verified pin-equivalent outputs are unmapped:  Change gate type:  Change gate type:  Change wire:  Primary input added by user:  10  4. Conformal Constraint Designer clock domain crossing checks recommended:  RTL5.4 Partial case items in full case statement:  Wultiple clocks in the design:  Duplicate module definition:  Black box due to undefined cells:  Golden design has abnormal ratio of unreachable gates:  Revised design has abnormal ratio of unreachable gates:  All primary input bus ordering is consistent:  All primary output bus ordering is consistent:  All primary output bus ordering is consistent:  All primary output bus ordering is consistent:  All ways X compared due to disabled clock port(s):  O Always X compared point is detected:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | All primary outputs are mapped:                               | yes          |      |
| All compared points are compared: User added black box: Black box mapped with different module name: Empty module is not black boxed: Command "add ignore outputs" used: Always false constraints detected: Verified pin-equivalent outputs are unmapped:  3. User modification to design: Change gate type: Change wire: Primary input added by user:  4. Conformal Constraint Designer clock domain crossing checks recommended: RTL5.4 Partial case items in full case statement: Multiple clocks in the design:  5. Design ambiguity: Duplicate module definition: Black box due to undefined cells: Golden design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: All primary input bus ordering is consistent: yes All primary output bus ordering is consistent: yes All primary output bus ordering is consistent: yes DFF/DLAT not compared due to disabled clock port(s): Always X compared point is detected:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |                                                               | no           |      |
| User added black box: Black box mapped with different module name: Empty module is not black boxed: Command "add ignore outputs" used: Always false constraints detected: Verified pin-equivalent outputs are unmapped:  1. User modification to design: Change gate type: Change wire: Primary input added by user:  1. Conformal Constraint Designer clock domain crossing checks recommended: RTL5.4 Partial case items in full case statement: Multiple clocks in the design:  1. Duplicate module definition: Black box due to undefined cells: Golden design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: All primary input bus ordering is consistent: Yes PFF/DLAT not compared due to disabled clock port(s): Always X compared point is detected:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |                                                               | yes          |      |
| Black box mapped with different module name: Empty module is not black boxed: Command "add ignore outputs" used: Always false constraints detected: No Verified pin-equivalent outputs are unmapped:  Change gate type: Change wire: Primary input added by user:  10  4. Conformal Constraint Designer clock domain crossing checks recommended: RTL5.4 Partial case items in full case statement: Multiple clocks in the design:  Duplicate module definition: Black box due to undefined cells: Golden design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: All primary input bus ordering is consistent: yes All primary output bus ordering is consistent: yes Always X compared point is detected:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |                                                               | yes          |      |
| Empty module is not black boxed: Command "add ignore outputs" used: Always false constraints detected: Verified pin-equivalent outputs are unmapped:  3. User modification to design: Change gate type: Change wire: Primary input added by user:  4. Conformal Constraint Designer clock domain crossing checks recommended: RTL5.4 Partial case items in full case statement: Multiple clocks in the design:  5. Design ambiguity: Duplicate module definition: Black box due to undefined cells: Golden design has abnormal ratio of unreachable gates: Revised design has ordering is consistent: Yes All primary input bus ordering is consistent: Yes All primary output bus ordering is consistent: Yes All primary output bus ordering is consistent: Yes All primary output bus ordering is consistent: Always X compared point is detected:  6. Compare Results:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |                                                               | no           |      |
| Command "add ignore outputs" used: Always false constraints detected: Norified pin-equivalent outputs are unmapped:  3. User modification to design: Change gate type: Change wire: Primary input added by user:  4. Conformal Constraint Designer clock domain crossing checks recommended: RTL5.4 Partial case items in full case statement: Multiple clocks in the design:  5. Design ambiguity: Duplicate module definition: Black box due to undefined cells: Golden design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: All primary input bus ordering is consistent: Yes All primary output bus ordering is consistent: Yes All primary output bus ordering is consistent: Yes All primary compared due to disabled clock port(s): Always X compared point is detected:  6. Compare Results:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |                                                               | no           |      |
| Always false constraints detected: Verified pin-equivalent outputs are unmapped:  3. User modification to design: Change gate type: Change wire: Primary input added by user:  4. Conformal Constraint Designer clock domain crossing checks recommended: RTL5.4 Partial case items in full case statement: Multiple clocks in the design:  5. Design ambiguity: Duplicate module definition: Black box due to undefined cells: Golden design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: All primary input bus ordering is consistent: Yes All primary output bus ordering is consistent: Yes DFF/DLAT not compared due to disabled clock port(s): Always X compared point is detected:  6. Compare Results:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |                                                               | no           |      |
| Verified pin-equivalent outputs are unmapped:  No  No  Change gate type: Change wire: Primary input added by user:  4. Conformal Constraint Designer clock domain crossing checks recommended: RTL5.4 Partial case items in full case statement: Multiple clocks in the design:  Duplicate module definition: Black box due to undefined cells: Golden design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: All primary input bus ordering is consistent: All primary output bus ordering is consistent: Yes DFF/DLAT not compared due to disabled clock port(s): Always X compared point is detected:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                               | no           |      |
| 3. User modification to design: Change gate type: Change wire: Primary input added by user:  4. Conformal Constraint Designer clock domain crossing checks recommended: RTL5.4 Partial case items in full case statement: Multiple clocks in the design:  5. Design ambiguity: Duplicate module definition: Black box due to undefined cells: Golden design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: All primary input bus ordering is consistent: yes All primary output bus ordering is consistent: yes DFF/DLAT not compared due to disabled clock port(s): Always X compared point is detected:  6. Compare Results:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                                                               | no           |      |
| Change gate type: Change wire: Primary input added by user:  4. Conformal Constraint Designer clock domain crossing checks recommended: RTL5.4 Partial case items in full case statement: Multiple clocks in the design:  5. Design ambiguity: Duplicate module definition: Black box due to undefined cells: Golden design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Ratio of revised unreachable gates: All primary input bus ordering is consistent: All primary output bus ordering is consistent: DFF/DLAT not compared due to disabled clock port(s): Always X compared point is detected:  6. Compare Results:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | Verified pin-equivalent outputs are unmapped:                 | no           |      |
| Change gate type: Change wire: Primary input added by user:  4. Conformal Constraint Designer clock domain crossing checks recommended: RTL5.4 Partial case items in full case statement: Multiple clocks in the design:  5. Design ambiguity: Duplicate module definition: Black box due to undefined cells: Golden design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Ratio of revised unreachable gates: All primary input bus ordering is consistent: All primary output bus ordering is consistent: DFF/DLAT not compared due to disabled clock port(s): Always X compared point is detected:  6. Compare Results:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | 3 User modification to design:                                |              | Θ.   |
| Change wire: Primary input added by user:  4. Conformal Constraint Designer clock domain crossing checks recommended: RTL5.4 Partial case items in full case statement: Multiple clocks in the design:  5. Design ambiguity: Duplicate module definition: Black box due to undefined cells: Golden design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: Revised design has abnormal ratio of unreachable gates: All primary input bus ordering is consistent: yes All primary output bus ordering is consistent: yes DFF/DLAT not compared due to disabled clock port(s): 0 Always X compared point is detected: PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                               | no           | U    |
| Primary input added by user:  4. Conformal Constraint Designer clock domain crossing checks recommended: 1 RTL5.4 Partial case items in full case statement: used * Multiple clocks in the design:  5. Design ambiguity:  Duplicate module definition:  Black box due to undefined cells:  Golden design has abnormal ratio of unreachable gates:  Ratio of golden unreachable gates:  Revised design has abnormal ratio of unreachable gates: no Ratio of revised unreachable gates:  Ratio of revised unreachable gates:  All primary input bus ordering is consistent:  All primary output bus ordering is consistent:  PASS  6. Compare Results:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |                                                               |              |      |
| 4. Conformal Constraint Designer clock domain crossing checks recommended: 1 RTL5.4 Partial case items in full case statement: used * Multiple clocks in the design: no  5. Design ambiguity: 0 Duplicate module definition: no Black box due to undefined cells: no Golden design has abnormal ratio of unreachable gates: no Ratio of golden unreachable gates: 0% Revised design has abnormal ratio of unreachable gates: no Ratio of revised unreachable gates: 0% All primary input bus ordering is consistent: yes All primary output bus ordering is consistent: yes DFF/DLAT not compared due to disabled clock port(s): 0 Always X compared point is detected: not checked                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                                                               |              |      |
| RTL5.4 Partial case items in full case statement: used * Multiple clocks in the design: no  5. Design ambiguity: 0  Duplicate module definition: no Black box due to undefined cells: no Golden design has abnormal ratio of unreachable gates: no Ratio of golden unreachable gates: 0% Revised design has abnormal ratio of unreachable gates: no Ratio of revised unreachable gates: 0% All primary input bus ordering is consistent: yes All primary output bus ordering is consistent: yes DFF/DLAT not compared due to disabled clock port(s): 0 Always X compared point is detected: PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                               |              |      |
| Multiple clocks in the design:  5. Design ambiguity:  0 Duplicate module definition:  Black box due to undefined cells:  Golden design has abnormal ratio of unreachable gates:  Ratio of golden unreachable gates:  Revised design has abnormal ratio of unreachable gates:  Ratio of revised unreachable gates:  All primary input bus ordering is consistent:  All primary output bus ordering is consistent:  DFF/DLAT not compared due to disabled clock port(s):  Always X compared point is detected:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 4. Conformal Constraint Designer clock domain crossing checks | recommended: | 1    |
| 5. Design ambiguity:  Duplicate module definition:  Black box due to undefined cells:  Golden design has abnormal ratio of unreachable gates:  Ratio of golden unreachable gates:  Revised design has abnormal ratio of unreachable gates:  Revised design has abnormal ratio of unreachable gates:  Ratio of revised unreachable gates:  All primary input bus ordering is consistent:  PASS  6. Compare Results:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | RTL5.4 Partial case items in full case statement:             | used *       |      |
| Duplicate module definition:  Black box due to undefined cells:  Golden design has abnormal ratio of unreachable gates:  Ratio of golden unreachable gates:  Revised design has abnormal ratio of unreachable gates:  Ratio of revised unreachable gates:  All primary input bus ordering is consistent:  All primary output bus ordering is consistent:  DFF/DLAT not compared due to disabled clock port(s):  Always X compared point is detected:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | Multiple clocks in the design:                                | no           |      |
| Duplicate module definition:  Black box due to undefined cells:  Golden design has abnormal ratio of unreachable gates:  Ratio of golden unreachable gates:  Revised design has abnormal ratio of unreachable gates:  Ratio of revised unreachable gates:  All primary input bus ordering is consistent:  All primary output bus ordering is consistent:  DFF/DLAT not compared due to disabled clock port(s):  Always X compared point is detected:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | 5 Docian ambiguity                                            |              | ο    |
| Black box due to undefined cells:  Golden design has abnormal ratio of unreachable gates: Ratio of golden unreachable gates: Revised design has abnormal ratio of unreachable gates: Ratio of revised unreachable gates: All primary input bus ordering is consistent: All primary output bus ordering is consistent: BYES  OFF/DLAT not compared due to disabled clock port(s): Always X compared point is detected:  PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                                                               | no           | U    |
| Golden design has abnormal ratio of unreachable gates: Ratio of golden unreachable gates: Revised design has abnormal ratio of unreachable gates: Ratio of revised unreachable gates: All primary input bus ordering is consistent: All primary output bus ordering is consistent: DFF/DLAT not compared due to disabled clock port(s): Always X compared point is detected:  6. Compare Results: PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                                                               |              |      |
| Ratio of golden unreachable gates: 0% Revised design has abnormal ratio of unreachable gates: no Ratio of revised unreachable gates: 0% All primary input bus ordering is consistent: yes All primary output bus ordering is consistent: yes DFF/DLAT not compared due to disabled clock port(s): 0 Always X compared point is detected: not checked                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |                                                               |              |      |
| Revised design has abnormal ratio of unreachable gates: no Ratio of revised unreachable gates: 0% All primary input bus ordering is consistent: yes All primary output bus ordering is consistent: yes DFF/DLAT not compared due to disabled clock port(s): 0 Always X compared point is detected: not checked                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                               |              |      |
| Ratio of revised unreachable gates: 0% All primary input bus ordering is consistent: yes All primary output bus ordering is consistent: yes DFF/DLAT not compared due to disabled clock port(s): 0 Always X compared point is detected: not checked                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                                                               |              |      |
| All primary input bus ordering is consistent:  All primary output bus ordering is consistent:  DFF/DLAT not compared due to disabled clock port(s):  Always X compared point is detected:  not checked                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                                                               |              |      |
| All primary output bus ordering is consistent: yes DFF/DLAT not compared due to disabled clock port(s): 0 Always X compared point is detected: not checked  6. Compare Results: PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |                                                               |              |      |
| DFF/DLAT not compared due to disabled clock port(s): 0 Always X compared point is detected: not checked  6. Compare Results: PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                                                               | ,            |      |
| Always X compared point is detected: not checked  6. Compare Results: PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |                                                               | ,            |      |
| 6. Compare Results: PASS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |                                                               | -            |      |
| ·                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | Atways A compared point is detected:                          | cnecked      |      |
| ·                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 6. Compare Results:                                           |              | PASS |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | ·                                                             |              |      |

Figure 42: Άσκηση 7 Βήμα 1-7 RTLvsELAB LEC.

// Command: report\_statistics
Mapping and compare statistics

|                                                                     | Compare Result | Golden                 | Revised                |  |
|---------------------------------------------------------------------|----------------|------------------------|------------------------|--|
| Root module name                                                    |                | picorv32               | picorv32               |  |
| Primary inputs<br>Mapped                                            |                | 102<br>102             | 102<br>102             |  |
| Undriven key points<br>Unmapped<br>Extra                            |                | 0<br>0<br>0            | 565<br>565<br>565      |  |
| Primary outputs<br>Mapped<br>Equivalent                             | 307            | 307<br>307             | 307<br>307             |  |
| Black-box key points<br>Mapped<br>Equivalent                        | 2              | 2 2                    | 2 2                    |  |
| State key points<br>Mapped<br>Equivalent<br>Unmapped<br>Unreachable | 1753           | 1755<br>1753<br>2<br>2 | 1755<br>1753<br>2<br>2 |  |

Figure 43: Άσκηση 7 Βήμα 1-7 RTLvsELAB statistics.

Αντίστοιχα στις εικόνες παρακάτω βλέπουμε ότι για την σύγκριση RTL-MAP το αποτέλεσμα είναι ξανά **PASS** (δηλαδή ο κώδικας μας παρέμεινε λειτουργικός), και επίσης μπορούμε να δούμε με την χρήση της report\_statistics πόσα είναι τα Equivalent Points και ποια χρησιμοποίησε το Conformal Logic Equivalence Checking.

| 1. Non-standard modeling options used:                                                                                                                                  |                              | 1    |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------|------|
| Tri-stated output:                                                                                                                                                      | checked                      |      |
| Revised X signals set to E:                                                                                                                                             | yes                          |      |
| Floating signals tied to Z:                                                                                                                                             | no *                         |      |
| Command "add clock" for clock-gating:                                                                                                                                   | not used                     |      |
| 2. Incomplete verification:                                                                                                                                             |                              | 0    |
| All primary outputs are mapped:                                                                                                                                         | yes                          |      |
| Not-mapped DFF/DLAT is detected:                                                                                                                                        | no                           |      |
| All mapped points are added as compare points:                                                                                                                          | yes                          |      |
| All compared points are compared:                                                                                                                                       | yes                          |      |
| User added black box:                                                                                                                                                   | no                           |      |
| Black box mapped with different module name:                                                                                                                            | no                           |      |
| Empty module is not black boxed:                                                                                                                                        | no                           |      |
| Command "add ignore outputs" used:                                                                                                                                      | no                           |      |
| Always false constraints detected:                                                                                                                                      | no                           |      |
|                                                                                                                                                                         |                              |      |
| <ol><li>User modification to design:</li></ol>                                                                                                                          |                              | 0    |
| Change gate type:                                                                                                                                                       | no                           |      |
| Change wire:                                                                                                                                                            | no                           |      |
| Primary input added by user:                                                                                                                                            | no                           |      |
| <ol> <li>Conformal Constraint Designer clock domain crossing checks<br/>RTL5.4 Partial case items in full case statement:<br/>Multiple clocks in the design:</li> </ol> | recommended:<br>used *<br>no | 1    |
|                                                                                                                                                                         |                              |      |
| 5. Design ambiguity:                                                                                                                                                    |                              | 0    |
| Duplicate module definition:                                                                                                                                            | no                           |      |
| Black box due to undefined cells:                                                                                                                                       | no                           |      |
| Golden design has abnormal ratio of unreachable gates:                                                                                                                  | no                           |      |
| Ratio of golden unreachable gates:                                                                                                                                      | 1%                           |      |
| Revised design has abnormal ratio of unreachable gates:                                                                                                                 | no                           |      |
| Ratio of revised unreachable gates:                                                                                                                                     | 0%                           |      |
| All primary input bus ordering is consistent:                                                                                                                           | yes                          |      |
| All primary output bus ordering is consistent:                                                                                                                          | yes                          |      |
| DFF/DLAT not compared due to disabled clock port(s):                                                                                                                    | 0                            |      |
| Always X compared point is detected:                                                                                                                                    | not checked                  |      |
| 6. Compare Results:                                                                                                                                                     |                              | PASS |
| Number of EQ compare points:                                                                                                                                            | 2346                         | 1733 |
| Number of NON-EQ compare points:                                                                                                                                        | 0                            |      |
| Number of Aborted compare points:                                                                                                                                       | 0                            |      |
| Number of Uncompared compare points :                                                                                                                                   | 9                            |      |
|                                                                                                                                                                         |                              |      |
|                                                                                                                                                                         |                              |      |

Figure 44: Άσκηση 7 Βήμα 1-7 RTLvsMAP LEC.

// Command: report\_statistics
Mapping and compare statistics

|                                                                               | Compare   | Result      | Golden                           | Revised                |
|-------------------------------------------------------------------------------|-----------|-------------|----------------------------------|------------------------|
| Root module name                                                              |           |             | picorv32                         | picorv32               |
| Primary inputs<br>Mapped                                                      |           |             | 102<br>102                       | 102<br>102             |
| Primary outputs<br>Mapped<br>Equivalent                                       |           | 307         | 307<br>307                       | 307<br>307             |
| State key points<br>Mapped<br>Equivalent<br>Unmapped<br>Unreachable<br>Merged |           | 1961        | 2090<br>1961<br>117<br>117<br>12 | 1961<br>1961<br>0<br>0 |
| Compare results of                                                            | merged co | ompare poin | <br>ts                           |                        |
| Compared points                                                               | DFF       | Total       |                                  |                        |
| Equivalent                                                                    | 11        | 11          |                                  |                        |
| Compare results of                                                            | instance/ | output/pin/ | equivalences an                  | d/or sequential merge  |
| Compared points                                                               | DFF       | Total       |                                  |                        |
| Equivalent                                                                    | 67        | 67          |                                  |                        |

Figure 45: Άσκηση 7 Βήμα 1-7 RTLvsMAP statistics.

| Compared points | P0  | DFF  | BBOX | Total |
|-----------------|-----|------|------|-------|
| Equivalent      | 307 | 1753 | 2    | 2062  |

Figure 46: Άσκηση 7 Βήμα 1-7 Equivalent Points.

Και στις 2 αναλύσεις των στιγμιότυπων μετά το elaborate και το syn\_map, τα αποτελέσματα της σύγκρισης (compare results) είναι PASS, οπότε επιβεβαιώνεται ότι το κύκλωμα κατά τη σύνθεση μέσω του genus δεν αλλοιώθηκε σε επίπεδο λειτουργικότητας (synthesized netlist) σε σχέση με την αρχική μορφή του κώδικα RTL.

### Άσκηση 8

#### Βήμα 8-15

Αφού εκτελέστηκε το pads.py script, τροποποιείται σύμφωνα με το εγχειρίδιο το αρχείο genus.v. Εισήχθησαν έπειτα τα αρχεία στο innovus και αρχικοποιήθηκε το design. Για αυτό το βήμα χρησιμοποιήθηκαν τα αρχεία .lef, .lib και .tch που χρησιμοποιήθηκαν στην Άσκηση 1 αλλά και το αρχείο giolib045.lef το οποίο περιέχει περιγραφές για διαφορετικά pads corners. Προκειμένου να οριστούν οι θέσεις των Corners με σωστό τρόπο το Innovus μας παρέχει ένα αρχείο με κατάληξη .io το οποίο αποθηκεύουμε, τροποποιούμε και στη συνέχεια το ξαναφορτώνουμε στο εργαλείο.

Αφού εκτελέσουμε και το βήμα 15 παίρνουμε τον παρακάτω πίνακα αποτελεσμάτων και ένα στιγμιότυπο του κυκλώματος.

|                       | Total Power    | Internal Power | Switching Power | Leakage Power | Slack     | Area        |
|-----------------------|----------------|----------------|-----------------|---------------|-----------|-------------|
| 1 <sup>η</sup> Άσκηση | 1.15392437W    | 0.70019195W    | 0.45305455W     | 0.00067787W   | 2.340ns   | 31904.838   |
| 8 <sup>η</sup> Άσκηση | 104.69360634 W | 80.11605381W   | 1.14243577W     | 23.43511676 W | -30.400ns | 6191672.094 |
|                       | Αυξήθηκε       | Αυξήθηκε       | Αυξήθηκε        | Μειώθηκε      | Μειώθηκε  | Αυξήθηκε    |

Table 27: Άσκηση 8 Βήμα 8-15 PPA.8-15 PPA.

| Hinst Name               | Module Name   | Inst Count     | Total Area               |
|--------------------------|---------------|----------------|--------------------------|
| picorv32_chip<br>example | picorv32      | 16193<br>14364 | 6191672.094<br>39671.658 |
| iopads                   | picorv32 pads | 1825           | 6151972.                 |

Figure 47: Άσκηση 8 Βήμα 8-15 Area.

Όπως ήταν αναμενόμενο η επιφάνεια με τα pads είναι πολύ μεγαλύτερη από την επιφάνεια του πυρήνα. Γενικά η προσθήκη των pads κάνει το design πολύ μεγάλο σε μέγεθος και μικρό από πλευράς utilization (γιατί ο αριθμός των κελιών του δεν αλλάζει). Όμως δεν σημαίνει ότι είναι καλό το Innovus να απλώσει το design για να εκμεταλλευτεί τον χώρο, για τον λόγο ότι η αντίσταση των διασυνδέσεων αυξάνεται στην περίπτωση που αυξηθεί η απόσταση από το ένα κελί στο άλλο, για αυτό έχουμε και μια πολύ μεγάλη αύξηση στην ισχύ. Οπότε το Innovus μαζεύει όλο το design σε ένα συγκεκριμένο μέρος πάνω στον core. Παρατηρείται, επίσης ένα πολύ κακό slack το οποίο ευθύνεται στην προσθήκη των Pads και δεν μπορεί να γίνει κάτι για να διορθωθεί.

Μόλις τελειώσουμε και την βελτιστοποίηση του Placement έχουμε το εξής στιγμιότυπο.



Figure 48: Άσκηση 8 Βήμα 8-15 Chip.

Παρατηρούμε ότι υπάρχουν κάποια Violations. Τα οποία βλέπουμε στην εικόνα παρακάτω ότι είναι antenna violations και οφείλονται στο τεράστιο area του chip και τα μεγάλα wirelengths.



Figure 49: Άσκηση 8 Βήμα 8-15 Antenna Violations.

Για να προσπαθήσουμε να το διορθώσουμε αυτό τρέχουμε τις εξής εντολές, τις οποίες τις συμβουλεύτηκα από τον Αριστοτέλη.

setNanoRouteMode -routeAntennaCellName ANTENNA setNanoRouteMode -drouteFixAntenna true setNanoRouteMode -routeInsertAntennaDiode true globalDetailRoute

Πάρα την προσπάθεια δεν υπήρχε κάποια βελτίωση.



Figure 50: Άσκηση 8 Βήμα 8-15 Violations after fix.

## Άσκηση 9

#### Βήμα 1-6

Σε αυτήν την άσκηση εκτελέστηκαν τα βήματα 1-6 της άσκησης 1. Στην άσκηση αυτή έπρεπε να εξοικειωθούμε με το βήμα που μετατρέπει ένα κύκλωμα σε «ικανό προς δοκιμή» κύκλωμα (DFT) «Design For Testability». Για τις δοκιμές αυτές απαιτείται επιπλέον λογική που καθιστά το κύκλωμα κατάλληλο για δοκιμή (test). Η λογική αυτή εισάχθηκε με κάποιες νέες εντολές στο αρχείο .tcl που τρέχουμε στο Genus. Οι νέες εντολές τοποθετήθηκαν μετά το βήμα του elaborate και ήταν οι παρακάτω.

```
#DFT
set_db / .dft_scan_style muxed_scan
set_db / .dft_prefix DFT_
set_db / .dft_identify_top_level_test_clocks true
set_db / .dft_identify_test_signals true
```

```
set_db / .dft_identify_internal_test_clocks false

set_db / .use_scan_seqs_for_non_dft false

set_db "design:picorv32" .dft_scan_map_mode tdrc_pass

set_db "design:picorv32" .dft_connect_shift_enable_during_mapping tie_off

set_db "design:picorv32" .dft_connect_scan_data_pins_during_mapping loopback

set_db "design:picorv32" .dft_scan_output_preference auto

set_db "design:picorv32" .dft_lockup_element_type preferred_level_sensitive

set_db "design:picorv32" .dft_mix_clock_edges_in_scan_chains true

define_test_clock -name scanclk -period 20000 clk

define_shift_enable -name se -active high -create_port se

define_test_mode -name test_mode -active high -create_port test_mode

define_scan_chain -name top_chain -sdi scan_in -sdo scan_out -shift_enable se -create_ports
```

Έπειτα μέσω τον επόμενων εντολών ελέγχουμε για τυχόν παραβάσεις των κανόνων DFT. Στις παρακάτω εικόνες βλέπουμε τα αποτελέσματα των ελέγχων, όπου μπορεί γίνεται αντιληπτό ότι δεν υπάρχουν παραβάσεις DFT.

#### **#DFT CHECKS**

connect scan chains -auto create chains

```
check_dft_rules > Desktop/VLSI/Exercises/Ex9/Step1-7/v3/Checks_DFT/Before_Gen/Ex9_Step1-7_v3_DFT_rules.txt

report_scan_registers > Desktop/VLSI/Exercises/Ex9/Step1-
7/v3/Reports_DFT/Before_Gen/Ex9_Step1-7_v3_DFT_scan_registers.txt

report_scan_setup > Desktop/VLSI/Exercises/Ex9/Step1-
7/v3/Reports_DFT/Before_Gen/Ex9_Step1-7_v3_DFT_scan_setup.txt

check_dft_rules -advanced > Desktop/VLSI/Exercises/Ex9/Step1-
7/v3/Checks_DFT/Before_Gen/Ex9_Step1-7_v3_DFT_rules_advanced.txt
```

### report\_scan\_chains > Desktop/VLSI/Exercises/Ex9/Step1-7/v3/Reports DFT/Before Gen/Ex9 Step1-7 v3 DFT scan chains.txt

```
Detected 0 DFT rule violation(s)
         Summary of check_dft_rules
        Number of usable scan cells: 48
Clock Rule Violations:
           Internally driven clock net: 0
               Tied constant clock net: 0
        Misc. clock net: 0
Async. set/reset Rule Violations:
         Internally driven async net: 0
                Tied active async net: 0
Undriven async net: 0
                      Misc. async net: 0
Advanced DFT Rule Violations:
          Tristate net contention violation: 0
         Potential race condition violation: \theta
                           X-source violation: 0
Warning: There are a total of 1 undriven pins which may act as x-source generators. For the list of pins, use the command 'check design -
undriven -report_scan_pins'.
   Total number of DFT violations: \theta
Total number of Test Clock Domains: 1
DFT Test Clock Domain: scanclk
Test Clock 'scanclk' (Positive edge) has 2090 registers
Number of user specified non-Scan registers: 0
    Number of registers that fail DFT rules: 0
Number of registers that pass DFT rules: 2090
Percentage of total registers that are scannable: 100%
```

Figure 51: Άσκηση 9 Βήμα 1-6 Check DFT before synthesis.

```
Reporting registers that fail DFT rules
Reporting registers that are preserved or marked dont-scan
Reporting registers that are marked Abstract Segment Dont Scan
Reporting registers that are part of shift register segments
Reporting registers that are identified as lockup elements
Reporting registers that are level-sensitive elements
Reporting misc. non-scan registers
Summary:
Total registers that pass DFT rules: 2090
Total registers that fail DFT rules: 0
Total registers that are marked preserved or dont-scan: 0
Total registers that are marked Abstract Segment dont-scan: 0
Total registers that are part of shift register segments: 0
Total registers that are lockup elements: 0
Total registers that are level-sensitive: 0
Total registers that are misc. non-scan: 0
```

Figure 52: Άσκηση 9 Βήμα 1-6 Report Scan Registers.

Βλέπουμε ότι περιορισμοί είναι επαρκείς. Μέσω της εντολής: check\_timing\_intent ελέγχεται ο χρονισμός, ο οποίος λειτουργεί σωστά.

| Lint summary                                        |   |
|-----------------------------------------------------|---|
| Unconnected/logic driven clocks                     | 0 |
| Sequential data pins driven by a clock signal       | 0 |
| Sequential clock pins without clock waveform        | 0 |
| Sequential clock pins with multiple clock waveforms | 0 |
| Generated clocks without clock waveform             | 0 |
| Generated clocks with incompatible options          | 0 |
| Generated clocks with multi-master clock            | 0 |
| Paths constrained with different clocks             | 0 |
| Loop-breaking cells for combinational feedback      | 0 |
| Nets with multiple drivers                          | 0 |
| Timing exceptions with no effect                    | 0 |
| Suspicious multi_cycle exceptions                   | 0 |
| Pins/ports with conflicting case constants          | 0 |
| Inputs without clocked external delays              | 0 |
| Outputs without clocked external delays             | 0 |
| Inputs without external driver/transition           | 0 |
| Outputs without external load                       | 0 |
| Exceptions with invalid timing start-/endpoints     | 0 |
| Total:                                              | 0 |

Figure 53: Άσκηση 9 Βήμα 1-6 Check Timing Intent.

|                       | Area      | Gates | Slack  | Power        | Clock |
|-----------------------|-----------|-------|--------|--------------|-------|
| 1 <sup>η</sup> Άσκηση | 44134.990 | 9104  | 29ps   | 9.21632e-04W | 10ns  |
|                       |           |       |        |              |       |
| 9 <sup>η</sup> Άσκηση | 84325.030 | 26618 | 3736ps | 3.30906e-04W | 10ns  |
| Syn gen.              |           |       |        |              |       |
| 9 <sup>η</sup> Άσκηση | 49635.264 | 10553 | 696ps  | 9.58424e-04W | 10ns  |
| Syn map.              |           |       |        |              |       |
| 9 <sup>η</sup> Άσκηση | 49289.349 | 10401 | 8ps    | 9.46108e-04W | 10ns  |
| Syn opt.              |           |       |        |              |       |

Table 28: Άσκηση 9 Βήμα 1-6 PPA.

Επίσης στην εικόνα παρακάτω βλέπουμε και το area των dft Instances.

| picorv32                      |                                 | 26618 | 84154.624 | 170.407 | 84325.030 |
|-------------------------------|---------------------------------|-------|-----------|---------|-----------|
| ADD_UNS_OP                    | add_unsigned_1100_5_1154        | 286   | 763.828   | 0.000   | 763.828   |
| add_1312_30                   | add_unsigned_963                | 152   | 405.951   | 0.000   | 405.951   |
| add 1801 23                   | add unsigned 1100 5             | 291   | 777.182   | 0.000   | 777.182   |
| add 1864 26                   | add unsigned 1100 5 1153        | 308   | 822.584   | 0.000   | 822.584   |
| ■genblk1.pcpi mul mul 2366 47 | mult signed                     | 8951  | 23904.346 | 0.000   | 23904.346 |
| genblk2.pcpi_div              | picorv32_pcpi_div               | 2248  | 7336.488  | 0.000   | 7336.488  |
| lte_2493_1 <del>6</del>       | leq_unsigned_rtlopto_model_2151 | 187   | 499.426   | 0.000   | 499.426   |
| minus_2469_59                 | sub_unsigned_974                | 147   | 392.597   | 0.000   | 392.597   |
| minus_2470_59_Y_sub_2494_26   | sub_unsigned_982_1              | 304   | 811.901   | 0.000   | 811.901   |
| minus 2488 26 Y minus 2490 26 | sub_unsigned_974_1157           | 149   | 397.938   | 0.000   | 397.938   |
| inc_add_382_74                | increment_unsigned_99_1807      | 145   | 387.255   | 0.000   | 387.255   |
| inc_add_1428_40               | increment_unsigned_284_1808_975 | 293   | 782.523   | 0.000   | 782.523   |
| inc_add_1559_34               | increment_unsigned_284_1808     | 294   | 785.194   | 0.000   | 785.194   |
| sub_1235_38_Y_add_1235_58     | addsub_unsigned_114             | 410   | 1094.998  | 0.000   | 1094.998  |

Figure 54: Άσκηση 9 Βήμα 1-6 Syn Gen Total Area.

Ήταν αναμενόμενη η αύξηση του αριθμού κελιών, της επιφάνειας και της ισχύος (μικρή αύξηση ισχύος) σε σχέση με την άσκηση 1, αφού σε αυτό το βήμα προστίθεται επιπλέον λογική για την δοκιμή του κυκλώματος. Επιπλέον γίνεται αντιληπτό ότι τα αποτελέσματα μετά το syn\_opt έχουν βελτιωθεί συγκριτικά με το syn\_map (κάτι που είναι αναμενόμενο αφού το syn\_opt κάνει βελτιστοποίηση του design).

Έπειτα ξαναελέγχεται το κύκλωμα με τις παρακάτω εντολές ελέγχου:

```
#DFT Checks after synthesis
```

```
check\_dft\_rules > Desktop/VLSI/Exercises/Ex9/Step1-7/v3/Checks\_DFT/After\_Gen/Ex9\_Step1-7\_v3\_DFT\_rules.txt
```

```
report_scan_registers > Desktop/VLSI/Exercises/Ex9/Step1-
7/v3/Reports_DFT/After_Gen/Ex9_Step1-7_v3_DFT_scan_registers.txt
```

report\_scan\_setup > Desktop/VLSI/Exercises/Ex9/Step1-7/v3/Reports\_DFT/After\_Gen/Ex9\_Step1-7\_v3\_DFT\_scan\_setup.txt

```
check_dft_rules -advanced > Desktop/VLSI/Exercises/Ex9/Step1-
7/v3/Checks_DFT/After_Gen/Ex9_Step1-7_v3_DFT_rules_advanced.txt
```

connect\_scan\_chains -auto\_create\_chains

report\_scan\_chains > Desktop/VLSI/Exercises/Ex9/Step1-7/v3/Reports\_DFT/After\_Gen/Ex9\_Step1-7\_v3\_DFT\_scan\_chains.txt

```
Detected 0 DFT rule violation(s)
         Summary of check_dft_rules
         Number of usable scan cells: 48
Clock Rule Violations:
           Internally driven clock net: 0
                Tied constant clock net: 0
                     Undriven clock net: 0
         Conflicting async & clock net: 0
                         Misc. clock net: 0
Async. set/reset Rule Violations:
         Internally driven async net: \theta
                Tied active async net: 0
                   Undriven async net: 0
                       Misc. async net: 0
Advanced DFT Rule Violations:
          Tristate net contention violation: \theta
         Potential race condition violation: 0 $X{\mbox{-}source}$ violation: 0
Warning: There are a total of 1 undriven pins which may act as x-source generators. For the list of pins, use the command 'check design -
undriven -report_scan_pins'
   Total number of DFT violations: \theta
Total number of Test Clock Domains: 1
  DFT Test Clock Domain: scanclk
Test Clock 'scanclk' (Positive edge) has 1961 registers
Number of user specified non-Scan registers: 0
Number of registers that fail DFT rules: 0
Number of registers that pass DFT rules: 1961
Percentage of total registers that are scannable: 100%
```

Figure 55: Άσκηση 9 Βήμα 1-6 Check DFT after synthesis.

```
Summary:
Total registers that pass DFT rules: 1961
Total registers that fail DFT rules: 0
Total registers that are marked preserved or dont-scan: 0
Total registers that are marked Abstract Segment dont-scan: 0
Total registers that are part of shift register segments: 0
Total registers that are lockup elements: 0
Total registers that are level-sensitive: 0
Total registers that are misc. non-scan: 0
```

Figure 56: Άσκηση Βήμα 1-6 Report Scan Registers.

Παρατηρούμε , ότι το μόνο πρόβλημα που φαίνεται να υπάρχει είναι ότι υπάρχει ένα undriven pin. Το pin αυτό είναι το scan\_out που προστέθηκε για την δοκιμή του κυκλώματος.

Μέσω της εντολής connect\_scan\_chains -auto\_create\_chains συνδέονται όλες οι αλυσίδες ανίχνευσης.

# Παρατηρήσεις – Σημειώσεις

Με το τέλος της παρούσας εργασίας είδαμε αναλυτικά όλα τα βήματα της σύνθεσης και της φυσικής σχεδίασης, καθώς και τι επιλογές μπορούμε να κάνουμε για να πετύχουμε κάποια επιθυμητά PPA χαρακτηριστικά.

Η εργασία οργανώθηκε με πολύ καλό τρόπο και μαζί με το εγχειρίδιο ήταν πολύ κατανοητή ως προς τα βήματα που έπρεπε να εκτελεστούν. Σημαντική ήταν επίσης η συνεισφορά του Αριστοτέλη ο οποίος μας έλυσε κάθε απορία.

Όσον αφορά τώρα τις επιμέρους ασκήσεις της εργασίας από αυτές η άσκηση 8 ήταν η πιο απαιτητική και χρονοβόρα. Υπήρχε επίσης μια σύγχυση όσον αφορά το pads.py script διότι υπήρχε αρχικό λάθος στο script και έπειτα από παρέμβαση του Αριστοτέλη διορθώθηκε.

## Βιβλιογραφία - Πηγές

Υλικό Μαθήματος Ψηφιακά Ολοκληρωμένα Κυκλώματα VLSI-ASIC Μεγάλης Κλίμακας, Β.
 Παυλίδης, ΤΗΜΜΥ ΑΠΘ