

# Université de Technologie de Compiègne ${\bf MI01}$

### Rapport de TP

# 3 - VHDL séquentiel, comptage du temps

#### Automne 2014

| Ro | main PELLERIN - Kyâne PICHOU |
|----|------------------------------|
|    | Groupe 1                     |
|    | 19 octobre 2014              |

# Table des matières

| 1 | Intr | oducti    | ion                                            |   |
|---|------|-----------|------------------------------------------------|---|
| 2 | Exe  | rcices    |                                                |   |
|   | 2.1  | Exerci    | ice 1. Exercice Préliminaire                   |   |
|   | 2.2  | Exerci    | ice 2. Feu de circulation                      |   |
|   |      | 2.2.1     | Spécifications                                 |   |
|   |      | 2.2.2     | VHDL                                           |   |
|   |      | 2.2.3     | Simulation                                     |   |
|   |      | 2.2.4     | Ajout d'une fonction reset                     |   |
|   | 2.3  | Exerci    | ice 3. Prise en compte d'un capteur de voiture |   |
|   |      | 2.3.1     | Spécifications                                 |   |
|   |      | 2.3.2     | VHDL                                           |   |
|   |      | $2\ 3\ 3$ | Simulations                                    | 1 |

## 1 Introduction

Ce TP est la suite directe de ce qui a été vu lors du TP précédent. L'objectif est de compléter l'étude de l'utilité d'une machine à états par l'application d'une machine à états au comptage du temps, avec ou sans prise en compte d'entrées extérieures (hormis l'horloge). Le but ultime est de réaliser un contrôleur d'un feu de circulation simple mettant en œuvre un carrefour à 2 axes principaux. Il y aura donc 4 feux tricolores. On pourra par la suite prendre en compte un capteur de voiture sur les deux axes.

### 2 Exercices

#### 2.1 Exercice 1. Exercice Préliminaire

Nous allons utiliser dans ce TP une horloge cadencée à 100MHz. Il est cependant utile de générer un signal interne d'horloge à une fréquence de 1Hz (un signal par seconde) pour la suite du TP. Pour cela, un code VHDL nous a été fourni. Il allume et éteint une LED toutes les 1 seconde. Nous avons expliqué son fonctionnement avec des commentaires.

VHDL

```
entity blinker is
 -- Clk100MHz est l'horloge cadencée à 100MHz
 -- PB_O est le bouton poissoir qui sert à réinitialiser l'horloge
 -- Le signal est affiché sur LED_0
 port(Clk100MHz, PB_0 : in bit; LED_0 : out bit);
end blinker;
architecture Behavioral of blinker is
 alias reset is PB_0;
                           -- alias pour le signal de réinitialisation
 signal clk_out : bit := '0'; -- signal d'horloge après division
 -- Constante de division, ici pour une sortie à 1Hz (on souhaite passer de
     100000000 signaux par seconde à 1)
 constant clock_divisor : integer := 100000000;
begin
 -- Ce process est un diviseur de fréquence : il divise la fréquence du signal
     Clk100MHz par clock_div.
 clock_divider : process(Clk100Mhz, reset)
   -- Variable local (compteur) qui va de 1 a (100 million - 1). Puisque notre
      horloge est cadencée a 100MHz, en une seconde on aura eu 100 millions de
       Hertz. On utilise donc cette variable pour savoir à chaque fois qu'une
       seconde est écoulée
   variable c : integer range 0 to clock_divisor - 1 := 0;
   -- Dès que le bouton poussoir est enclenché, on réinitialise le compteur
   if reset = '1' then
     c := 0; -- Reset du compte
     clk_out <= '0'; -- On eteint la LED puisqu'on repart "de zéro"
   -- Sinon, a chaque "hertz reçu"
   elsif Clk100MHz'event and Clk100MHz = '1' then
     -- Avant d'atteindre la moitié d'une seconde, on incrémente le compteur et
         on éteint la LED
     if c < (clock_divisor - 1) / 2 then
       c := c + 1;
       clk_out <= '0';
     -- Au bout d'une seconde complète, on réinitialise le compteur et éteint la
```

```
elsif c = (clock_divisor - 1) then
    c := 0;
    clk_out <= '0';
    -- Ici, on est entre 0.5s et 1s donc on incrémente le compteur et allume la
        LED
    else
        c := c + 1;
        clk_out <= '1';
    end if;
    end if;
end process;
    -- Sortie sur la LED
    LED_0 <= clk_out; -- La LED s'allume ou s'éteint réellement ici
end Behavioral;</pre>
```

On veut avoir un fonctionnement séquentiel synchrone, on utilise donc **PROCESS**. Avec un tel code VHDL, nous avons donc maintenant un signal d'horloge toutes les 1 seconde.

#### 2.2 Exercice 2. Feu de circulation

#### 2.2.1 Spécifications

La durée de la phase rouge est de 10s, orange 2s et verte 8s. Nous avons décidé d'utiliser une machine à 4 états :

- -0: Les feux de l'axe 1 sont au rouge, ceux de l'axe 2 au vert (durée = 8s)
- --1: Les feux de l'axe 1 sont au rouge, ceux de l'axe 2 au orange (durée =2s)
- -2: Les feux de l'axe 1 sont au vert, ceux de l'axe 2 au rouge (durée =8s)
- -3: Les feux de l'axe 1 sont au orange, ceux de l'axe 2 au rouge (durée =2s)

Les états seront donc successivement 0, 1, 2, 3, 0, 1, etc.

Nous allons également réutiliser le **blinker** fourni (cf. section 2.1), qui permet d'avoir un signal à chaque seconde, en tant que *component*.

Pour obtenir un résultat visuel, nous utilisons des LEDs (2 vecteurs de 4 LEDs). Nous utilisons uniquement les 3 LEDs de poids fort. Pour chaque axe la convention suivante sera prise :

```
— Feu vert = 0010 = 2 en décimal
```

- Feu orange = 0100 = 4 en décimal
- Feu rouge = 1000 = 8 en décimal

#### 2.2.2 VHDL

On propose le code VHDL suivant :

VHDL

```
entity circu is
   port(LED_3210, LED_7654 : out integer range 0 to 15;
        PB_0, Clk100MHz : in bit);
end circu;

architecture Behavioral of circu is
   alias reset is PB_0; -- alias pour le signal de réinitialisation
```

```
signal clk : bit; -- signal d'horloge
component blinker port(Clk100MHz,PB_0 : in bit; LED_0 : out bit);
end component blinker;
begin
C1 : blinker port map(Clk100MHz,PB_0,clk);
process(clk,reset)
   variable state : integer range 0 to 3 := 0; -- Machine à états
   variable i : integer range 0 to 7 := 0; -- Compteur de temps utilisé pour
        compter la durée de chaque phase (rouge, orange, vert)
   variable a1 : integer range 0 to 16 := 8; -- Feux de l'axe 1 initialisés
       au rouge
   variable a2 : integer range 0 to 16 := 2; -- Feux de l'axe 2 initialisés
begin
if (clk'event and clk='1') then -- A chaque seconde
       case state is
       when 0 \Rightarrow
           if(i/=7) then -- Tant que l'état 0 n'a pas duré 8 secondes ((7-0)
               i:=i+1; -- On incrémente le compteur de temps
           else -- État 0 au bout de 8 secondes, on passe à l'état 1
               state:=1;
               a1:=8; -- Toujours rouge
               a2:=4; -- Orange
               i:=0;
           end if;
       when 1 \Rightarrow
           if(i/=1) then -- L'axe 2 doit rester au orange pendant 2s ((1-0)
               +1)
               i:=i+1;
           else
               state:=2;
               a1:=2; -- Vert
               a2:=8; -- Rouge
               i:=0;
           end if;
       when 2 \Rightarrow
           if(i/=7) then
               i:=i+1;
           else
               state:=3;
               a1:=4; -- Orange
               a2:=8; -- Toujours rouge
               i:=0;
           end if;
       when 3 \Rightarrow
           if(i/=1) then
               i:=i+1;
```

```
else
state:=0;
a1:=8; -- Rouge
a2:=2; -- Vert
i:=0;
end if;
end case;
end if;
LED_3210<=a1; -- Affichage réel
LED_7654<=a2; -- Affichage réel
end process;
end Behavioral;
```

#### 2.2.3 Simulation

On simule tout d'abord sans effectuer de reset :



Figure 2.1 – Simulation sans reset

On constate le bon fonctionnement de notre programme. L'alternance de feu s'effectue de la manière souhaitée.

#### 2.2.4 Ajout d'une fonction reset

On réfléchit maintenant à l'intégration du reset dans notre code. Nous choisissons de le faire de manière synchrone. Poue cela on modifie le code ci-dessus en insérant **une structure if...elsif** plutôt qu'un simple **if** détecteur d'horloge.

```
[...]

process(clk,reset)

[...]

begin

if reset = '1' then

state := 0;

i:=0;

a1:=8;

a2:=2;

elsif (clk'event and clk='1') then

case state is

when 0 =>

[...]
```

On simule notre reset : on constate bien que lorsque le reset est activé, notre signalisation est remise à son état initial (état 0) et maintenue dans cet état tant que le bouton est enfoncé.



FIGURE 2.2 – Simulation avec reset

#### 2.3 Exercice 3. Prise en compte d'un capteur de voiture.

#### 2.3.1 Spécifications

Par rapport à l'exercice précédent, nous avons rajouté deux états intermédiaires d'attente de véhicule.

- État 0 : Les feux de l'axe 1 sont au rouge, ceux de l'axe 2 au vert. Rien ne se passe et on attend la détection d'un véhicule sur l'axe 1.
- État 1 : Un véhicule est détecté sur l'axe 1. On laisse les feux dans le même état pendant 8 secondes
- État 2 : Les feux de l'axe 1 sont au rouge, ceux de l'axe 2 au orange
- État 3 : Les feux de l'axe 1 sont au vert, ceux de l'axe 2 au rouge. Rien ne se passe et on attend la détection d'un véhicule sur l'axe 2.
- État 4 : Un véhicule est détecté sur l'axe 1. On laisse les feux dans le même état pendant 8 secondes
- État 5 : Les feux de l'axe 1 sont au vert, ceux de l'axe 2 au orange

#### 2.3.2 VHDL

On propose le code VHDL suivant :

```
VHDL
entity circu is
    port(LED_3210, LED_7654 : out integer range 0 to 15;
          PB_0, PB_2, PB_3, Clk100MHz : in bit);
end circu;
architecture Behavioral of circu is
   alias reset is PB_0; -- alias pour le signal de réinitialisation
   alias detect1 is PB_2; -- alias pour la détection axe 1
   alias detect2 is PB_3; -- alias pour la détection axe 2
   signal clk : bit;
   component blinker port(Clk100MHz,PB_0 : in bit; LED_0 : out bit);
   end component blinker;
   begin
   C1 : blinker port map(Clk100MHz,PB_0,clk);
   process(clk,reset)
       variable state : integer range 0 to 5 := 0;
       variable i : integer range 0 to 7 := 0;
       variable a1 : integer range 0 to 16 := 8;
       variable a2 : integer range 0 to 16 := 2;
```

```
begin
if(clk'event and clk='1') then
   case state is
       when 0=> --Attente de détection sur l'axe 1
           if(detect1='1')then
               state:=1;
               a1:=8;
               a2:=2;
               i:=1;
           end if;
       when 1 => --On lance le temps de 8s de feu vert et on passe à l'
           orange
           if(i/=7) then
               i:=i+1;
           else
               state:=2;
               a1:=8;
               a2:=4;
               i:=0;
           end if;
       when 2 => --On attend 2s à l'orange puis on passe au rouge
           if(i/=1) then
               i:=i+1;
           else
               state:=3;
               a1:=2;
               a2:=8;
               i:=0;
           end if;
       when 3=> -- Attente de détection sur l'axe 2
           if(detect2='1')then
               state:=4;
               a1:=2;
               a2:=8;
               i:=1;
           end if;
       when 4 \Rightarrow
           if(i/=7) then
               i:=i+1;
           else
               state:=5;
               a1:=4;
               a2:=8;
               i:=0;
           end if;
       when 5 =>
           if(i/=1) then
               i:=i+1;
           else
               state:=0;
               a1:=8;
```

```
a2:=2;

i:=0;

end if;

end case;

end if;

LED_3210<=a1;

LED_7654<=a2;

end process;

end Behavioral;
```

#### 2.3.3 Simulations

On simule tout d'abord sans effectuer de reset :



FIGURE 2.3 – Simulation sans reset

On constate le bon fonctionnement de notre programme. Il y a bien une attente de détection sur un axe pour changer l'état de la signalisation, après les 8 secondes de feu vert prévues.

On réfléchit maintenant à l'intégration du reset dans notre code. Nous choisissons de le faire de manière **synchrone** car plus sûr et plus simple. Pour cela on modifie le code ci-dessus en insérant **une structure if...elsif** plutôt qu'un simple **if** détecteur d'horloge.

```
begin
if reset = '1' then -- Reset synchrone
   state := 0;
   i:=0;
   a1:=8;
   a2:=2;
elsif(clk'event and clk='1') then
   case state is
   when 0=> -- Attente de détection sur l'axe 1
   [...]
```

On simule avec reset:



Figure 2.4 – Simulation avec reset

On constate le bon fonctionnement du signal de reset.