



# Entrada e saída Arquitetura de Computadores

Bruno Prado

Departamento de Computação / UFS

- Qual é a importância da entrada e saída (E/S)?
  - ► Comunicação sistema × mundo



COMO SERIA UTILIZAR UM SISTEMA SEM E/S?

- Qual é a importância da entrada e saída (E/S)?
  - ► Comunicação sistema × mundo



INTERAÇÃO COM O USUÁRIO (HUMANO)

- Qual é a importância da entrada e saída (E/S)?
  - ► Comunicação sistema × mundo



INTERFACE COM OUTROS SISTEMAS (COMPUTACIONAL)

#### Classificação dos dispositivos de E/S

| Dispositivo   | COMPORTAMENTO | INTERFACE | Taxa de dados<br>(Mbit/s) |
|---------------|---------------|-----------|---------------------------|
| TECLADO       | ENTRADA       | HUMANO    | 0,0001                    |
| TELA          | Saída         | HUMANO    | 800 - 8000                |
| PLACA DE REDE | Entrada/Saída | SISTEMA   | 100 - 1000                |
| Disco Rígido  | Entrada/Saída | SISTEMA   | 30 - 3500                 |

#### Classificação dos dispositivos de E/S

| Dispositivo   | COMPORTAMENTO | INTERFACE | Taxa de dados<br>(Mbit/s) |
|---------------|---------------|-----------|---------------------------|
| TECLADO       | ENTRADA       | HUMANO    | 0,0001                    |
| TELA          | Saída         | HUMANO    | 800 - 8000                |
| PLACA DE REDE | Entrada/Saída | SISTEMA   | 100 - 1000                |
| Disco Rígido  | Entrada/Saída | Sistema   | 30 - 3500                 |

Para armazenamento e transmissão de dados É adotada a notação em base decimal (SI)

1 MB =  $1.000.000 (10^6)$  BYTES < 1 MB =  $1.048.576 (2^{20})$  BYTES

- ► Tipos de operações de entrada e saída
  - Programada
  - Por interrupção
  - Acesso direto à memória (DMA)

 As operações de E/S são realizadas pelo processador utilizando um gerenciador de dispositivo (driver)



 As operações de E/S são realizadas pelo processador utilizando um gerenciador de dispositivo (driver)



INICIALIZAÇÃO OU PREPARAÇÃO DO DISPOSITIVO PARA OPERAÇÃO DE E/S

 As operações de E/S são realizadas pelo processador utilizando um gerenciador de dispositivo (driver)



O processador É mais rápido (GERALMENTE)

DO QUE O DISPOSITIVO (O CONTROLE PRECISA ESPERAR POR PENDÊNCIAS)

 As operações de E/S são realizadas pelo processador utilizando um gerenciador de dispositivo (driver)



Tanto o software como o Hardware se preparam para realizar a transferência dos dados

 As operações de E/S são realizadas pelo processador utilizando um gerenciador de dispositivo (driver)



Os dados são transferidos entre a memória de dados do software e os registradores do dispositivo

► E/S por mapeamento em memória



As operações de E/S são realizadas atravÉs de instruções de acesso à memória

► E/S por mapeamento em memória



É PRECISO ALOCAR OU MAPEAR ENDEREÇOS NO ESPAÇO DE MEMÓRIA PARA CADA DISPOSITIVO

► E/S por instruções especializadas



As operações de E/S são realizadas através de instruções especializadas

► E/S por instruções especializadas



COM BARRAMENTOS SEPARADOS NA PLATAFORMA, É POSSÍVEL O ENDERECAMENTO DEDICADO PARA E/S

 Realizando E/S programa do teclado mapeado em memória no endereço 0x1000000

```
# Função principal
54
   .global main
55
   main:
56
        # Carregando endereço do teclado
60
        li a0, 0x10000000
61
       # Leitura da tecla
62
63
       espera:
            1b t0, 0(a0)
64
            beq t0, zero, espera
65
        # Ajustando valor de retorno para zero (sucesso)
77
       mv a0, zero
78
       # Retornando da chamada
79
       ret
80
```

Leitura do teclado com E/S programada



O TECLADO É CAPAZ DE ENVIAR 1 BYTE A CADA Ø,1 SEGUNDO (VELOCIDADE MAXIMA)

► Leitura do teclado com E/S programada



Durante esta espera de Ø,1 segundo, o processador poderia ter executado 400 milhões de instruções

► A E/S programada pode impor ao processador uma longa espera durante a transferência de dados



► A E/S programada pode impor ao processador uma longa espera durante a transferência de dados



ACESSO BLOQUEANTE POR POLLING

 O processador faz a requisição de operação de E/S para o dispositivo, sem bloquear o fluxo de execução do software



 O processador faz a requisição de operação de E/S para o dispositivo, sem bloquear o fluxo de execução do software



Quando a requisição está pronta, É gerado um evento de interrupção (trap) para executar as operações de E/S













- ✓ Elimina o processo de espera do processador
- √ Reduz a quantidade de informação transmitida



- X Processo de entrada e saída mais complexo
- X Necessidade de um controlador de interrupção

#### ► UART 16550



#### Função principal

```
106
    # Função principal
    .global main
107
    main:
108
        # Ajustando endereço da UART
112
        li a0, 0x10000000
113
        # Ajustando endereços de prioridade, pendência,
114
            habilitação e limiar/reinvidicação/finalização
            do PLIC
        li a1, 0x0c000000
115
        li a2, 0x0c001000
116
        li a3, 0x0c002000
117
        li a4, 0x0c200000
118
119
        # Obtendo ponteiro da string de números
        la a5, numbers
120
         . . .
```

#### Configuração da UART 16550

```
# Configuração da UART
96
    uart_configuration:
97
        # Checando status de interrupção
98
        1b t0, 2(a0)
99
        # Habilitando interrupção de transmissão
100
        li t0, 2
101
        sb t0, 1(a0)
102
        # Retornando da chamada
103
        ret
104
```

#### Configuração do PLIC

```
# Configuração do PLIC
48
   plic_configuration:
49
       # Ajustando prioridade da UART para 1 (fonte 10)
50
       li t0, 1
51
       sw t0, 40(a1)
52
       # Checando interrupção pendente do PLIC UART (bit
53
           10)
       lw t0, 0(a2)
54
       # Habilitando a interrupção do PLIC UART (bit 10)
55
       li t0, 0x400
56
       sw t0, 0(a3)
57
       # Checando o limiar de prioridade do contexto 0 do
58
           PLIC
       lw t0, 0(a4)
59
       # Retornando da chamada
60
       ret
61
```

Envio de dados pela UART

```
# Fnviar dados
63
   send_data:
64
       # Laço de envio de dados
65
       send_data_loop:
66
            # Lendo byte da string
67
            1b t0, 0(a5)
68
            # Enviando byte para UART
69
            sb t0, 0(a0)
70
            # Verificando se tem dado disponível
71
           1b t0, 5(a0)
72
73
            andi t0, t0, 1
74
            # Checando se string terminou
            bne t0, zero, send_data_loop
75
       # Final do envio de dados
76
       send_data_end:
77
            # Retorno da chamada
78
            ret
79
```

Rotina de tratamento da interrupção externa

```
# Tratamento da interrupção externa
24
   .global external_interruption_handler
25
   external_interruption_handler:
26
       # Obtendo causa do evento
32
       csrr a0, mcause
33
       # Reivindicando interrupção pendente
34
       lw t0, 4(a4)
35
       # Incrementando índice da string
36
       addi a5, a5, 1
37
       # Finalizando interrupção pendente
38
       sw t0, 4(a4)
39
        . . .
       # Retornando do evento
45
       mret
46
```

Mesmo com a utilização de E/S por interrupção, o processador ainda é responsável pela transferência dos dados entre os dispositivos e a memória

Mesmo com a utilização de E/S por interrupção, o processador ainda é responsável pela transferência dos dados entre os dispositivos e a memória

X A velocidade de transferência depende do dispositivo

X Todo o processo é gerenciado pelo processador

- Para a transferência de grandes quantidades de dados, a técnica de acesso direto à memória ou Direct Memory Access (DMA) é a mais eficiente
  - O processador configura o DMA com informações sobre os endereços de origem e de destino, além da quantidade de dados que será transferida

- Para a transferência de grandes quantidades de dados, a técnica de acesso direto à memória ou Direct Memory Access (DMA) é a mais eficiente
  - O processador configura o DMA com informações sobre os endereços de origem e de destino, além da quantidade de dados que será transferida
    - ✓ É dedicado para controle e transferência de dados
  - √ A transferência não depende do processador

Configuração do DMA



Configuração do DMA



Configuração do DMA



Configuração do DMA



Transferência dos dados, SEM OCUPAR O PROCESSADOR

► Análise comparativa de desempenho de E/S

| TIPO DE E/S     | POLLING | Таманно | CONTROLADA       |
|-----------------|---------|---------|------------------|
| 1170 VE L/3     |         |         | PELO PROCESSADOR |
| Programada      | SIM     | PALAVRA | SIM              |
| POR INTERRUPÇÃO | Não     | PALAVRA | SIM              |
| DMA             | Não     | BLOCO   | Não              |

#### Exercício

- Implemente os seguintes dispositivos de E/S mapeados em memória, com suporte para interrupção
  - Core Local INTerruptor (CLINT)
  - Platform-Level Interrupt Controller (PLIC)
  - Universal Asynchronous Receiver/Transmitter (UART)



#### Exercício

- Implemente um software em linguagem de montagem (assembly) que realize a ordenação crescente de uma sequência de números com sinal e tamanho de 32 bits
  - Os dados serão lidos e escritos byte por byte em codificação ASCII, através de operações de E/S no dispositivo de comunicação serial (UART)
  - No primeiro campo será informada a quantidade de números que serão ordenados no vetor, com um valor máximo de 1000 e os números separados por espaço

