# 硬件编程语言Verilog

齐悦 qiyuee@ustb.edu.cn

#### 什么是硬件描述语言HDL

- 具有特殊结构能够对硬件逻辑电路的功能进行描述的 一种高级编程语言
- 这种特殊结构能够:
  - 描述电路的连接
  - 描述电路的功能
  - 在不同抽象级上描述电路
  - 描述电路的时序
  - 表达具有并行性
- HDL主要有两种: Verilog和VHDL
  - 都是IEEE标准
  - 都被ASIC和FPGA综合工具支持

### Verilog的历史

- 1983年, GDA(GateWay Design Automation)公司的Phil Moorby 创立Verilog HDL。Phi Moorby后来成为Verilog-XL的主要设计者和Cadence公司的第一个合伙人。
- 1990年, Cadence公司收购了GDA公司
- 1991年, Cadence公司公开发表Verilog语言,成立了OVI(Open Verilog International)组织来负责Verilog HDL语言的发展。
- 1995年制定了Verilog HDL的IEEE标准,即IEEE1364。
- 2001年, Verilog标准进一步完善, 形成1364-2001即目前主流版本。
- 2005年,出现修正版本1364-2005。

# Verilog的特点

- 描述电路的行为
- 依靠EDA工具综合出具体的电路
- 优点
  - 工艺无关性
  - 可移植性
  - 易于维护

### Verilog的抽象层次

- Verilog模型可以是实际电路的不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种
  - 系统级(system): 用高级语言结构实现设计模块的外部性能的 模型
  - 算法级(algorithmic): 用高级语言结构实现设计算法的模型
  - RTL级(Register Transfer Level): 描述数据在寄存器之间流动和如何处理这些数据的模型
  - 门级(gate-level):描述逻辑门以及逻辑门之间的连接的模型
  - 开关级(switch-level): 描述器件中三极管和储存节点及其之间 连接的模型

# Verilog HDL与C语言比较

■ Verilog HDL与C语言在很多地方非常相似。

C语言的各函数之间是串行的,而 Verilog的各个模块间是并行的

| C语言 | Verilog | 功能  | C语言             | Verilog         | 功能   |
|-----|---------|-----|-----------------|-----------------|------|
| +   | +       | 加   | >=              | >=              | 大于等于 |
| _   | _       | 减   | <=              | <=              | 小于等于 |
| *   | *       | 乘   | ==              | ==              | 等于   |
| /   | /       | 除   | !=              | !=              | 不等于  |
| %   | %       | 取模  | ~               | ~               | 取反   |
| !   | !       | 逻辑非 | &               | &               | 按位与  |
| &&  | &&      | 逻辑与 |                 |                 | 按位或  |
|     |         | 逻辑或 | <b>`</b>        | ^               | 按位异或 |
| >   | >       | 大于  | <<              | <<              | 左移   |
| <   | <       | 小于  | <b>&gt;&gt;</b> | <b>&gt;&gt;</b> | 右移   |

## 设计实例一初探Verilog

```
module Add_half ( sum, c_out, a, b );
input a, b;
output sum, c_out;

a Add_half

xor (sum, a, b);
and (c_out, a, b);
endmodule
Sum
```

■ 一个复杂电路的完整Verilog HDL模型是由若干个Verilog HDL模块构成的,每一个模块又可以由若干个子模块构成

### 设计实例一初探Verilog

```
Module name
module Add_half ( sum, c_out, a, b );
  input
              a, b; •
                                Declaration of port modes
  output sum, c_out;
  wire
              c_out_bar; ← Declaration of internal signal
                                 Instantiation of primitive gates
  xor (sum, a, b);
  nand (c_out_bar, a, b);
                                                       sum
  not (c_out, c_out_bar);
                                              out_bar
endmodule
Verilog keywords
```

#### 语言的主要特点一module模块



Module Name & Port List 数据类型定义 wire/reg 逻辑功能描述



- module能够表示:
  - 物理块,如IC或ASIC单元
  - 逻辑块,如一个CPU设计的ALU部分
  - 整个系统



后的括号中列出

端口等价于硬件 的引脚(pin)





- 注意模块的名称DFF,端口列表及说明
- 模块通过端口与外部通信

# Verilog

- ■面向RTL的Verilog语法
  - ■面向综合的Verilog语法子集
  - ■面向测试的Verilog语法子集



#### Verilog语言要素

- 空格和注释
- 操作符
- 数
- ■标识符
- 关键词
- ■常用数据类型

#### 空格和注释

- Verilog 格式比较自由,代码可跨行、也可多条语句写在一行
- 空格只起分隔符的作用
- 注释:

# Verilog运算符 (4.6.5节自学)

- 算术操作: +, -, \*, /, % (取模)
- 关系操作: >, <, >=, <=, ==(相等),!=(不等)</li>
- 逻辑操作: &&, | |,!,
- 位操作: ~(非),&, |, ^(异或), ~^(同或)
- 归约操作: &, ~&, |, ~|, ^, ~^
- 移位操作: <<,>>
- 条件操作: **?**:
- 连接和复制: { , }

# 数的表示方

X可以用来定义十六进制数的4位二进制状态,八进制数的3位,二进制数的1位。Z的表示方法同X类似。

- <size>'<base><value>
  - Size: 以bit为单位
  - Base: b(二进制),o(八进制),d(十进制),h(16进制)
  - Value:和进制相应的数值,x,z,? (x,z不区分大小写)
- 例

默认32位十进制数

- **16**
- 8'd16
- 8'h10
- 8'b0001\_0010

32′bx

2'b?

下划线 "**\_"**是为 了增加可读性

//32位x

//?、z、Z都表示高阻



■ 如果定义的长度比为常量指定的长度长,通常在左边填O补位。但是如果数最左边一位为x或z,就相应地用x或z在左边补位。

10'b10 左边添0补齐, 0000000010 10'bx0x1 左边添x补齐, xxxxxxxx0x1

如果定义的位宽比实际的位数小,那么最左边的位相 应地被截断;

> 3'b1001\_0011 //与3'b011相等 5'h0FFF //与5'h1F相等



- 用""括起来的字符,必须在一行内写完
- 在字符串中可以用 C 语言中的各种格式控制符, 如\t,\",\\...
- 字符串的定义

```
initial begin
```

stringvar = " Hello World!";

reg [8\*12:1] stringvar;

end

#### 标识符

- 标识符就是用户为程序中的Verilog 对象所起的名字
- a-z, A-Z, 0-9, \_, \$
- 标识符必须以字母或者下横线开头
- 标识符最长可以达到1023个字符
- Verilog语言是大小写敏感的

```
module adder(a,b,cin,s,cout);
input a,b,cin;
output s,cout;
…
endmodule
```

2019/10/9 19/71

## 关键词

- Verilog 中大小写敏感
- 所有的Verilog 关键词都是小写的

| always      | and          | assign     | begin    | buf         |
|-------------|--------------|------------|----------|-------------|
| bufif0      | bufif1       | case       | casex    | casez       |
| cmos        | deassign     | default    | defparam | disable     |
| edge        | else         | end        | endcase  | endfunction |
| endmodule   | endprimitive | endspecify | endtable | endtask     |
| event       | for          | force      | forever  | fork        |
| function    | highz0       | highz1     | if       | initial     |
| inout       | input        | integer    | join     | large       |
| macromodule | medium       | module     | nand     | negedge     |
| nmos        | nor          | not        | notif0   | notif1      |
| pull0       | pull1        | pulldown   | pullup   | rcmos       |
| reg         | release      | repeat     | rnmos    | rpmos       |
| rtran       | rtranif0     | rtranif1   | scalared | small       |
| specify     | specparam    | strong0    | strong1  | supply0     |
| supply1     | table        | task       | time     | tran        |
| tranif0     | tranif1      | tri        | tri0     | tri1        |
| triand      | trior        | vectored   | wait     | wand        |
| weak0       | weak1        | while      | wire     | wor         |
| xnor        | xor          |            |          |             |
|             |              |            |          |             |

#### 常用数据类型

- wire (线网net)
  - 表示元件之间的物理连接
  - wire a,b;
  - wire [3:0] address;
  - wire的缺省值是z
- reg(寄存器register)
  - always/initial过程的输出
  - reg [5:1] state, newstate;
  - reg的缺省值是x
- 除了应该定义为reg的都定义为wire





### 信号的声明格式

wire型变量的声明格式:

wire [n-1:0] 数据名1,数据名2,.....,数据名m;

reg型变量的声明格式:

reg [n-1:0] 数据名1,数据名2, .....,数据名m;



#### net和register声明举例

wire [35: 4] abus, bbus;

# 例

- 多位wire 型数据可按下面方法使用 wire[7:0] in, out; //定义两个8位wire型向量 assign out=in; // assign 持续赋值语句
- 使用多位数据中的几位

```
wire[7:0] out;
wire[3:0] in;
wire a;
assign out[5:2]=in;
assign out[7]=a;
```



## 存储器(memory)

在Verilog中可以说明一个寄存器数组。
 integer NUMS [7: 0]; // 包含8个整数数组变量

■ reg类型的数组通常用于描述存储器

```
其语法为: reg [MSB:LSB] <memory_name> [first_addr:last_addr]; [MSB:LSB] 定义存储器字的位数 [first_addr:last_addr] 定义存储器的深度 例如: reg [15:0] MEM [0:1023]; // 1K x 16存储器 reg [7:0] PREP ['hFFFE: 'hFFFF]; // 2 x 8存储器
```

■ 描述存储器

reg [15: 0] MEM3 [1023: 0];

#### 存储器寻址

endmodule

■ 存储器元素可以通过存储器索引(index)寻址,也就是给出元素在存储器的位置来寻址。

```
mem name [addr expr]
```

■ Verilog不支持多维数组。也就是说只能对存储器字进行寻址,而不能对存储器中一个字的位寻址。

```
module mems;
reg [8: 1] mema [0: 255]; // declare memory called mema
reg [8: 1] mem_word; // temp register called mem_word
...
initial
begin
$displayb( mema[5]); // 显示存储器中第6个字的内容
mem_word = mema[5];
$displayb( mem_word[8]); // 显示第6个字的最高有效位
end
```

# 说明

寄存器赋值可以在一条赋值语句中完成,但是存储器 不可以。因此在存储器被赋值时,需要定义一个索引。

```
reg [5:1] Dig; // Dig为5位寄存器。
...
Dig = 5'b11011; // 赋值正确
```

```
reg Bog[5:1]; // Bog为5个1位寄存器组成的的存储器组
...
Bog = 5'b11011; // 赋值不正确
```



#### 编译预处理

- 符号说明一个编译预处理
- 这些编译预处理使仿真编译器进行一些特殊的操作
- 编译预处理一直保持有效直到被覆盖或解除

#### 宏定义- `define

■ 提供了一种简单的文本替换的功能

```
`define <macro_name> <macro_text>
```

在编译时<macro\_text>替换<macro\_name>。可提高描述的可读性。

```
`define not_delay #1

`define and_delay #2

`define or_delay #1

module MUX2_1 (out, a, b, sel);
output out;
input a, b, sel;
not `not_delay not1( sel_, sel);
and `and_delay and1( a1, a, sel_);
and `and_delay and2( b1, b, sel);
or `or_delay or1( out, a1, b1);
endmodule
```

#### 文本包含-`include

■ 在当前内容中插入一个文件

```
格式: `include "<file_name>"
如 `include "global.v"
include "parts/count.v"
include "../../library/mux.v"
```

- 说明
  - include保存文件中的全局的或经常用到的一些定义,如文本宏
  - 一个`include命令只能指定一个被包含的文件
  - 文件包含是可以嵌套的



#### VERILOG电路描述

#### 电路描述手段

- Verilog电路描述
  - 连续赋值语句 (assign)
  - 过程 (always)
    - 阻塞赋值(=)
    - 非阻塞赋值(<=)
    - if语句
    - case语句
  - 元件例化

# 4

### 连续赋值语句 (assign)

• 实现组合逻辑电路

```
module test(out2,out1,in);
output out2,out1;
input in;
...
wire a=b&c; //declare and assign

assign out2 = ~ in;
assign out1 = sel? i1:i0;
endmodule
```

可以是复杂的布尔函数

二选一MUX

sel为'1'时选择i1; 否则i0

### 元件例化

AND u1(a,b,and\_out); AND u1(.a(a), .b(b), .o(and\_out));

- 格式:
  - 模块名 〈实例名〉 (〈端口列表〉);
- 端口列表有两种表示方式
  - 端口名字关联:
  - (. 端口名(信号值表达式), . 端口名(信号值表达式), ……)
  - 位置关联: 隐式给出端口与信号之间的关系

(信号值表达式,信号值表达式,……)

例化的端口列表中信号的顺序要与该模块定义的端口列表中端口顺序严格一致

# 元件例化





### 元件例化



```
module DFF (d, clk, clr, q, qb);
endmodule
module REG4( d, clk, clr, q, qb);
  output [3: 0] q, qb;
  input [3: 0] d;
  input clk, clr;
  DFF d0 (d[0], clk, clr, q[0], qb[ 0]);
  DFF d1 (d[1], clk, clr, q[1], qb[ 1]);
  DFF d2 (d[2], clk, clr, q[2], qb[ 2]);
  DFF d3 (d[3], clk, clr, q[3], qb[ 3]);
endmodule
```

# 过程语句

任意边沿:由输入信号 中任意一个电平发生变 化所引起

- 过程 (always)
  - 阻塞赋值(=)
  - 非阻塞赋值(<=)
  - if语句
  - case语句

```
always @(a or b or c or ...)
begin
语句块(=, if, case)
```

end

### always @(posedge/negedge sig or...) begin

语句块(<=, if, case)

end

由单个跳变沿 <del>所引起</del>

- 两个或更多always模块是同时执行的
- always 模块描述组合逻辑电路时,用阻塞赋值语句
- always 模块描述时序逻辑电路时,用非阻塞赋值语句

## if语句

```
if(表达式)
语句
else
语句
```

```
if(表达式)
语句
else if(表达式)
语句
else
语句
```

```
if ( a > b )
    res = 1;
else if ( a < c )
    begin
    res = 2;
    out = 4;
    end
else
    res = 3;</pre>
```

- 可以多层嵌套。在嵌套iff序列中,else和前面最近的if相配对。
- 为确保正确关联,使用begin...end块语句指定其作用域。

### case语句

```
`define OP_LOAD 2'b00
`define OP_ADD 2'b01
`define OP_SUB 2'b10

always @(op) begin
  case ( op )
   `OP_LOAD : out = din;
  `OP_SUB : out = a - b;
    default : out = a + b;
  endcase
end
```

- **default**语句可选,在没 有任何条件成立时执行
- 如果未说明default,Verilog不执行任何动作
- 多个default语句非法



#### 阻塞赋值和非阻塞赋值



阻塞过程赋值执行完成后再执行在顺序 块内下一条语句。

- 在同一个always/initial块里不要混用两种赋值语句
- 同一个变量,既进行阻塞赋值,又进行非阻塞赋值,综合时会出错
- 尽量不要在多个不同的always块中对同一变量赋值

```
always #5 clk = ~clk;
always @( posedge clk)
begin
a <= b; // 非阻塞过程赋值
b <= a; // 交换a和b值
end
endmodule
```

保存结果,并进行调度在时序控制指定时间的赋值。

 在经过相应的延迟后,仿真器通过 将保存的值赋给左端表达式完成赋值。

#### 电路功能描述例

module Add\_half ( sum, c\_out, a, b );

**input** a, b;

output sum, c\_out;

wire c\_out\_bar;

xor (sum, a, b);
nand (c\_out\_bar, a, b);
not (c\_out, c\_out\_bar);

endmodule

结构描述

数据流描述



#### 行为描述

```
reg sum, c_out;
always @ ( a or b ) begin
  sum = a ^ b;
  c_out = a & b;
end
```

assign sum = a ^ b; assign c\_out = a & b;

# Verilog

- ■面向RTL的Verilog语法
  - ■面向综合的Verilog语法子集
  - ■面向测试的Verilog语法子集



#### 被测模块DUT(divece under test)

```
module counter (out, clk, rst);
  output reg [3:0] out;
  input clk, rst;
  wire clk, rst;
  always @ (negedge rst or posedge clk) begin
    if(!rst)
       out<=0;
    else
       out<=out+1;
  end
endmodule
```

■ 测试模块可以通过模块名及端口说明使用被测模块。实例化时不需要知道其实现细节。这正是自上而下设计方法的一个重要特点



### 测试模块(tb.v)

`timescale 10ns/1ns module top; // Data type declaration // Instantiate modules // Apply stimulus // Display results endmodule



由于top已经是最顶层模块, 不会被其它模块实例化。因 此不需要有端口。

#### 测试模块

```
module top;
  // Data type declaration
  // Instantiate modules
  counter cnt (dout, clk, rst);
  // Apply stimulus
  // Display results
endmodule
```

实例化语句



#### 测试模块一过程

• 过程语句有两种:

- *initial* : 只执行一次

- always: 循环执行

|   | initial                                        |   |
|---|------------------------------------------------|---|
|   | + +                                            |   |
|   | <u>80                                     </u> | _ |
|   | <del></del>                                    |   |
|   | <u></u>                                        |   |
|   |                                                |   |
|   | *                                              |   |
| 8 | <del>3</del>                                   |   |

| -1 | always      |
|----|-------------|
|    | <u>Vic</u>  |
|    | <u>8</u>    |
|    | <u>2</u>    |
|    |             |
|    |             |
|    | <del></del> |

通常采用过程语句进行行为级描述 激励信号在过程语句中描述 过程之间是并行执行的



#### 测试模块 - 激励描述

```
module top;
// Data type declaration
  reg clk, rst;
  wire [3:0] dout;
// counter instance
  counter cnt (dout, clk, rst);
// Apply stimulus
  initial begin
      clk = 0:
      rst = 1;
      #15 rst = 0;
      #10 rst = 1;
      #55 $finish;
  end
```

只有always/initial过程的 输出才需要定义为reg

端口信号的缺省类型是wire,可以省略

```
always
    #10 clk = ~clk;
// Display results
initial begin
    $monitor($time,,"%b %b %b",
        rst,clk,dout);
end
endmodule
```

## 特殊符号"#"

- 特殊符号"#"表示延迟
- 过程赋值语句里的延迟 initial begin #10 rst=1; end
- 门级实例引用的延迟 not #1 not1(nsel, sel);

2019/10/9 50/71

# 系统日

#### 系统任务和函数

- \$<identifier>
- \$符号指示这是系统任务或函数,如:
  - 返回当前仿真时间\$time
  - 显示/监视信号值(\$display, \$monitor)
  - 停止仿真**\$stop**
  - 结束仿真\$finish

monitor(time, a = b, b = h'', a, b);

当信号a或b的值发生变化时,系统任务\$monitor显示当前仿真时间、信号a值(二进制格式)、信号b值(16进制格式)

## 测试模块一响应输出

- Verilog的测试模块指中经常会用到的:
  - *\$time* 系统函数,给出当前仿真时间
  - *\$monitor* 系统任务,若参数列表中的参数值发生变化,则在时间单位末显示参数值
  - *\$display* 系统任务,在当前时间显示参数值

#### 例如:

```
$monitor($time, o, in1, in2);
$monitor($time, , out, , a, , b, , sel);
$monitor($time, "%b %h %d %o", sig1, sig2, sig3, sig4);
```



### 总结initial+always

- initial只执行一次,always循环执行
- initial的用处:
  - 赋初值
  - 产生激励信号
  - 检查输出结果

#### initial赋初值

```
reg [3:0] out;

always @(negedge rst
or posedge clk)

begin
if (!rst)
out <= 0;
else
out <= out + 1;
end
```

```
reg [3:0] out;

initial out = 0;

always @(posedge clk)
begin
out <= out + 1;
end
```

- 如果不给信号赋初值?
- 为了仿真,怎么给初值?
  - 初值的各种情况、状态机的各种情况

#### 产生激励信号

#### ■ 时钟信号

```
always #10 clk = ~clk;
```

```
initial begin
    clk = 0;
    forever
        #10 clk = ~clk;
end
```

#### 复位信号

```
initial begin

rst = 1;

#15 rst = 0;

#10 rst = 1;

#55 $finish;

end
```

```
initial begin
    rst <= 1;
    #15 rst <= 0;
    #25 rst <= 1;
    #80 $finish;
end
```

```
initial fork

rst = 1;

#15 rst = 0;

#25 rst = 1;

#80 $finish;

join
```

#### 检查输出信号

```
`timescale 1ns/1ns
module top;
reg in;
wire out;
assign #1 out=~in;
initial begin
 $monitor($time,,
  "out=%b in=%b",out,in);
end
                        0 \text{ out=x in=0}
initial begin
                        1 out=1 in=0
  in = 0;
                        10 out=1 in=1
  #10 in = 1;
                        11 out=0 in=1
  #10 in = 0;
                        20 out=0 in=0
end
                        21 out=1 in=0
endmodule
```

```
`timescale 1ns/1ns
module top;
reg in;
wire out;
assign #1 out=~in;
initial begin
 $display($time,,
  "out=%b in=%b",out,in);
end
                             0 \text{ out=x in=x}
initial begin
  in = 0;
  #10 in = 1;
  #10 in = 0;
end
endmodule
```

## 说明

- wire 型变量常用来表示以assign语句赋值的组合逻辑信号。
- 输入/输出信号缺省时自动定义为wire 型。
- 对综合器而言, wire 型信号的每一位可以取**0**,**1**,**X**或**Z**中的任意值。
- reg型数据常用来表示"always"模块内的指定信号。在 "always"模块内被赋值的每一个信号都必须定义成reg型。
- 若reg型数据未初始化(即缺省),则初始值为不定状态X。

#### 时间尺度-timescale

`timescale 说明时间单位及精度

```
格式: `timescale <time_unit> / <time_precision>如: `timescale 1 ns / 100 ps
time_unit: 延时或时间的测量单位
time_precision: 延时值超出精度要先舍入后使用
```

timescale必须在模块之前出现

```
'timescale 1 ns / 10 ps

// All time units are in multiples of 1 nanosecond
module MUX2_1 (out, a, b, sel);
output out;
input a, b, sel;
not #1 not1( sel_, sel);
and #2 and1( a1, a, sel_);
and #2 and2( b1, b, sel);
or #1 or1( out, a1, b1);
endmodule
```

#### 时间尺度

- time\_precision不能大于time\_unit
- time\_precision和time\_unit的表示方法: integer unit\_string
  - integer:可以是1,10,100
  - unit\_string: 可以是s(second), ms(millisecond), us(microsecond), ns(nanosecond), ps(picosecond), fs(femtosecond)
  - 以上integer和unit\_string可任意组合
- 尽可能地使精度与时间单位接近,只要满足设计的实际需要就行
  - precision是仿真器的仿真时间步长
  - 若time\_unit与precision\_unit差别很大将严重影响仿真速度。
  - 如说明一个`timescale 1s / 1ps,则仿真器在1秒内要扫描其事件序列 10<sup>12</sup>次;而`timescale 1s/100ms则只需扫描10次。

#### 时间尺度

■ 所有timescale中的最小值决定仿真时的最小时间单位。因为仿 真器必须对整个设计进行精确仿真

```
'timescale 10ns/ 1ns
module1 (...);
#1.23 // 12ns
...
endmodule
'timescale 100ns/ 1ns
module2 (...);
#1.23 // 123ns
...
endmodule
'timescale 1ps/ 100fs
module3 (...);
#1.23 // 1.23ps
...
endmodule
```

#### 连续赋值和过程赋值的比较

```
module assignment_test;
 reg [3:0] r1, r2;
 reg [4:0] sum2;
                                          continuous assignment
 wire [4:0] sum1;
 assign sum1 = r1 + r2;
 initial begin
   r1=4;b0010; r2=4'b1001;
                                           procedural assignment
   sum2 = r1 + r2;
   $display(" r1 r2 sum1 sum2");
                                                         Result
   $monitorb(r1, r2, sum1, sum2);
                                                                       sum1 sum2
   #10 \text{ r1} = 4\text{'b0011};
                                                          0010 1001 01011 01011
   end
                                                          0011 1001 01100 01011
endmodule
```