### Arquitectura de Computadores Licenciatura em Engenharia Informática Luís Paulo Peixoto dos Santos Dep.de Informática - Universidade do Minho

#### Exercícios Propostos Novembro, 2021

### 1 – Desempenho

- 1. Considere três processadores, CPU1, CPU2 e CPU3, que executam o mesmo *instruction set*, e que para um determinado programa P, apresentam as seguintes características:
  - CPU1 tem uma frequência de 3 GHz e um CPI = 1.5;
  - CPU2 tem uma frequência de 2.5 GHz e um CPI = 1.0;
  - CPU3 tem uma frequência de 4.0 GHz e um CPI = 2.2.
  - a) Qual o processador que exibe melhor desempenho medido em milhões de instruções por segundo (MIPS
  - b) Se o processador CPU1 executa o programa P em 10 segundos, qual o número de instruções deste programa?
  - c) Indique, **justificando**, qual o processador que executa em menor tempo o programa P.
- 2. Justifique as duas seguintes afirmações:
  - a) "O aumento da frequência de um processador, sem qualquer outra alteração na sua organização, resulta num aumento do CPI".
  - b) "Considere que um programa expresso numa linguagem de alto nível é compilado 2 vezes, com e sem optimização. Se a versão sem optimização (P-O0) implicar a execução de mais instruções do que a versão optimizada (P-O2) então, na generalidade dos casos, a versão p-O0 apresenta menor CPI do que P-O2"

## 2 - Pipeline

 Considere que a lógica combinatória dos diversos estágios do datapath estudado nas aulas (4 estágios: F – fetch; D – decode; E – execute; W – writeback) têm as seguintes latências apresentadas na tabela abaixo. Os registos a utilizar têm uma latência de 50 ps.

| F      | D      | Е      | W      |
|--------|--------|--------|--------|
| 200 ps | 250 ps | 150 ps | 350 ps |

- a) Indique, **justificando**, quais as máximas frequências para um processador sem *pipeline* e um processador com *pipeline*;
- b) Como relaciona o ganho de desempenho com o *pipelining* com o número máximo de estágios que podem ser usados? Quais os factores que determinam que o ganho possa ser diferente do número de estágios?
- c) A versão sem pipeline tem um CPI=1. Já na versão com pipeline e para um programa genérico, 12.5% das instruções resultam em dependências de dados ou controlo que exigem em média 2 ciclos adicionais. Qual o ganho obtido com a versão com pipeline para este programa?
- 2. Considere um processador com 5 estágios: F fetch; D decode; E1 execute1; E2 execute2; W writeback. Basicamente, a execução das instruções, associada à utilização da ALU ou de uma qualquer unidade funcional, está dividida em 2 estágios. O resultado a calcular pela unidade funcional só está disponível no final do estágio E2 (exemplo: se a instrução é add %eax, %ebx o resultado da adição só está disponível no fim de E2).

Considere o programa:

- add %esi, %edx
- novl %edx, %eax
- a) Considere que este processador resolve as dependências de dados através do stalling, isto é, injecta NOPs no estágio E1, mantendo a instrução dependente no estágio de *Decode* até que a dependência esteja resolvida. Preencha a tabela abaixo, indicando para cada ciclo do relógio qual a instrução ou bolha (NOP) que se encontra em cada estágio.

|    | C1 | C2         | C3 | C4 | C5 | C6                                          | <b>C7</b> | C8           | <b>C</b> 9 | C10 |
|----|----|------------|----|----|----|---------------------------------------------|-----------|--------------|------------|-----|
| 1  | +  | $\bigcirc$ | 囙  | ΕL | 3( |                                             |           |              |            |     |
| B1 |    |            | 1  | ED |    | $(\c \c \$ |           |              |            |     |
| B2 |    |            |    |    |    | EZ                                          | 3)        | )            |            |     |
| B3 |    |            |    |    | J  | EDC                                         | EZ        | $(\epsilon)$ |            |     |
| 0  |    | Ŧ          | D  | D  | D  | D                                           | ヒイ        | EL           | W          |     |
|    |    |            |    |    |    |                                             |           |              |            |     |

b) Considere que este processador resolve as dependências de dados através de data forwarding, isto é, realimenta valores do estágio E2 para o estágio D. Injectará ainda assim NOPs no estágio E1, mantendo a instrução dependente no estágio de Decode até que o data forwarding seja possível ou a dependência esteja resolvida. Preencha a tabela abaixo, indicando para cada ciclo do relógio qual a instrução ou bolha (NOP) que se encontra em cada estágio.

|            | C1 | C2 | С3 | C4 | C5 | C6  | <b>C7</b> | C8 | <b>C</b> 9 | C10 |
|------------|----|----|----|----|----|-----|-----------|----|------------|-----|
| <b>(1)</b> | 4  | (A | 上人 | Eί | W  |     |           |    |            |     |
| B1         |    |    | ک  | ED | E  | (8) |           |    |            |     |
| <b>©</b>   |    | Ŧ  | D  | D  | El | ES  | W         |    |            |     |
|            |    |    |    |    |    |     |           |    |            |     |
|            |    |    |    |    |    |     |           |    |            |     |
|            |    |    |    |    |    |     |           |    |            |     |

# 3 – Hierarquia de Memória

 A tabela abaixo apresenta o estado de uma cache com um total de 4 linhas, B=4 e m=5. A L identifica a linha (em binário). A coluna tag apresenta o valor deste campo, com 2 bits, para as linhas cujo valid bit (coluna seguinte) esteja a 1. As 4 colunas seguintes apresentam, em hexadecimal, o valor de cada um dos bytes carregados na cache.

|    |          |       |       |      | <b>⊍</b> B | ytes 🏒 |      |
|----|----------|-------|-------|------|------------|--------|------|
| L  | tag      | valid | 00    | 01   | 10         | 11     |      |
| 00 | 11 10=00 | 1     | 0x23  | 0x7B | OXFF       | 9×99   | 04   |
| 01 |          | 0,    | Ox 23 | OXBF | OXAO       | OK 05  | •    |
| 10 | 00 =00   | 1     | 0x0F  | 0xAC | 0xCD       | 0x10   | 1 /- |
| 11 | 11       | 1     | 0x12  | 0x05 | 0x8F       | 0xD0   | 1 🗀  |

A próxima tabela apresenta o conteúdo da memória:

| Addr | Val  |
|------|------|
| 00   | 0x23 |
| 01   | 0xBF |
| 02   | 0XA0 |
| 03   | 0x05 |
| 04   | 0x0F |
| 05   | 0xAC |
| 06   | 0xCD |
| 07   | 0x10 |
|      |      |

| Addr | Val  |
|------|------|
| 08   | 0x01 |
| 09   | 0x02 |
| 10   | 0xCD |
| 11   | 0xB2 |
| 12   | 0x02 |
| 13   | 0x23 |
| 14   | 0x9A |
| 15   | 0xB4 |

| Addr | Val  |
|------|------|
| 16   | 0x23 |
| 17   | 0x7B |
| 18   | 0xFF |
| 19   | 0x00 |
| 20   | 0xC1 |
| 21   | 0xD2 |
| 22   | 0xE3 |
| 23   | 0xB6 |
|      |      |

| Addr | Val  |  |
|------|------|--|
| 24   | 0x22 |  |
| 25   | 0x55 |  |
| 26   | 0xFF |  |
| 27   | 0x21 |  |
| 28   | 0x12 |  |
| 29   | 0x05 |  |
| 30   | 0x8F |  |
| 31   | 0xD0 |  |

a) Indique qual a organização desta cache (S=  $\chi$  , E= 2 , B= 4 , m=5 ).



b) Considere um algoritmo de substituição LRU, durante a sequência de leitura de endereços de memória: 05, 03 e 26 (base 10). Para cada uma preencha os quadros, apenas com as alterações ao estado anterior. Indicando se trata de um *hit, cold miss* ou colisão, indicando a linha respetiva e ainda, o conteúdo da cache, sublinhando valor do *byte* lido, após cada acesso.

| Endereço = 05 = ○○ ‹ ○ ‹ |                      |     |       |       | Ву    | tes  |      |
|--------------------------|----------------------|-----|-------|-------|-------|------|------|
| Hit/clM/coliS            | L                    | tag | valid | 00    | 01    | 10   | 11   |
| Hit                      | 10                   | 00  |       |       |       |      |      |
| Endereço = 03 = 00 € (/  |                      |     |       | Bytes |       |      |      |
| Hit/clM/coliS            | L                    | tag | valid | 00    | 01    | 10   | 11   |
| Cold miss                | 01                   | 00  | 1     | Or 23 | OXBF  | OXAD | 0,05 |
| E                        | Endereço = 26 = MOLO |     |       |       | By    | tes  |      |
| Hit/clM/coliS            | L                    | tag | valid | 00    | 01    | 10   | 11   |
| (clisao                  | 00                   | 11  | 1     | Ox 22 | OK 55 | OXFF | OKZI |

2. Uma dada máquina tem uma frequência do relógio de 2GHz e a respectiva cache apresenta uma miss rate de instruções de 2% e de dados de 5%. A miss penalty é de 20 nanosegundos. O CPI do CPU é dado pela tabela abaixo para diferentes tipos de instruções:

| Tipo instrução | CPI <sub>CPU</sub> |
|----------------|--------------------|
| Acesso memória | 1                  |
| Restantes      | 2                  |

Para um valor de %ecx = 10000 um dos excertos do programa abaixo executa em 75 microsegundos. Indique, justificando, qual.

1000 45 200

$$\begin{array}{lll}
\text{CPI}_{CPC} &= & \frac{1+24+2+2}{5} &= \frac{9}{5} &= 1,8 \\
\text{CPI}_{Mem} &= & (0,02 + 1/2 \cdot 0,05) \cdot 40 &= 1,2
\end{array}$$

$$\begin{array}{lll}
3 &= & \text{CPI}_{CPC} &= 2 & \text{CPI}_{CPC} &= 2 & \text{CPI}_{Mem} &= 0,8
\end{array}$$

$$\begin{array}{lll}
\text{CPI}_{Mem} &= & (0,02 + 1/2 \cdot 0,05) \cdot 40 &= 1,2
\end{array}$$

$$\begin{array}{lll}
\text{MP}_{T} &= & \text{20 NS} &= & 2 \times 10^{-8} \text{ S} &= 2 \times 10^{-8} \text{ S} &= 40
\end{array}$$

$$T_{\text{EXEC}} = 50'000 \cdot 3/(2 \times 10^9) = 9000075 = 7,5 \times 10^{-5} = 75 \times 10^{-5}$$

$$T_{\text{EXEC}} = 25'000 \cdot 3/(2 \times 10^9) = 3 \cdot 3/(2 \times 10^9) = 3 \cdot 3/(2 \times 10^9) = 3/(3 \times 10^9) =$$

#### 1 - Desempenho

- 1. Considere três processadores, CPU1, CPU2 e CPU3, que executam o mesmo instruction set, e que para um determinado programa P, apresentam as seguintes características:
  - CPU1 tem uma frequência de 3 GHz e um CPI = 1.5;
  - CPU2 tem uma frequência de 2.5 GHz e um CPI = 1.0;
  - CPU3 tem uma frequência de 4.0 GHz e um CPI = 2.2.
  - Qual o processador que exibe melhor desempenho medido em milhões de instruções por segundo (MIPS
  - b) Se o processador CPU1 executa o programa P em 10 segundos, qual o número de instruções deste programa?
  - c) Indique, justificando, qual o processador que executa em menor tempo o programa P.



- 2. Justifique as duas seguintes afirmações:
  - a) "O aumento da frequência de um processador, sem qualquer outra alteração na sua organização, resulta num aumento do CPI".
  - b) "Considere que um programa expresso numa linguagem de alto nível é compilado 2 vezes, com e sem optimização. Se a versão sem optimização (P-O0) implicar a execução de mais instruções do que a versão optimizada (P-O2) então, na generalidade dos casos, a versão p-O0 apresenta menor CPI do que P-O2"

OCPI tembéros cumenta

Texac = <u>CPI · #I</u> -> logo se a f comenta,



 Considere que a lógica combinatória dos diversos estágios do datapath estudado nas aulas (4 estágios: F – fetch; D – decode; E – execute; W – writeback) têm as seguintes latências apresentadas na tabela abaixo. Os registos a utilizar têm uma latência de 50 ps.

| F      | D      | Е      | W      |
|--------|--------|--------|--------|
| 200 ps | 250 ps | 150 ps | 350 ps |

- a) Indique, **justificando**, quais as máximas frequências para um processador sem *pipeline* e um processador com *pipeline*;
- b) Como relaciona o ganho de desempenho com o *pipelining* com o número máximo de estágios que podem ser usados? Quais os factores que determinam que o ganho possa ser diferente do número de estágios?
- c) A versão sem pipeline tem um CPI=1. Já na versão com pipeline e para um programa genérico, 12.5% das instruções resultam em dependências de dados ou controlo que exigem em média 2 ciclos adicionais. Qual o ganho obtido com a versão com pipeline para este programa?

  - b) Usando pipeline a 'f' awmenta em relocció do noto usar pipaline.

    Texec = CPI .#I/5, logo se 'f'aumenta, o texec climinui.

    (Explicar o fetch, etc.)
  - C) Texas comprised =  $(PI \cdot \#I)/f$  > também acmenta = 2,5.169

$$ganho = \frac{1 + 1/(1.10^3)}{(1,125.41)/(2,5.10^3)} = 2, (2) \rightarrow ganho de 122%$$

