

# UNIVERSIDADE FEDERAL DO RIO GRANDE DO NORTE CENTRO DE TECNOLOGIA DEPARTAMENTO DE ENGENHARIA DE COMPUTAÇÃO E AUTOMAÇÃO



# SIMULADOR DE CIRCUITOS DIGITAIS PROFESSOR: ADELARDO ADELINO DANTAS DE MEDEIROS

O objetivo é desenvolver em C++ um simulador de circuitos lógicos, composto por portas lógicas de 2 ou mais entradas (ou de uma entrada, no caso da NOT) dos seguintes tipos:

- NOT (NEGAÇÃO)
- AND (E), NAND (NOT AND)
- OR (OU), NOR (NOT OR)
- XOR (OU EXCLUSIVO), NXOR (NOT XOR)

As entradas e saídas do circuito e das portas devem lidar com sinais lógicos verdadeiros (T - TRUE), falsos (F - FALSE) ou indefinidos (? - UNDEF), realizando as operações lógicas básicas (AND, OR e NOT) das seguintes maneiras:

| Α | В | A AND B |
|---|---|---------|
| ? | ? | ?       |
| ? | F | F       |
| ? | Т | ?       |
| F | ? | F       |
| F | F | F       |
| F | Т | F       |
| Т | ? | ?       |
| Т | F | F       |
| Т | T | Т       |

| Α | В | A OR B |
|---|---|--------|
| ? | ? | ?      |
| ? | F | ?      |
| ? | Т | T      |
| F | ? | ٠٠     |
| F | F | F      |
| F | Т | T      |
| Т | ? | T      |
| Т | F | T      |
| Т | Т | T      |

| Α | В  | A XOR B |
|---|----|---------|
| ? | ?  | ?       |
| ? | F  | ?       |
| ? | Τ  | ?       |
| F | ٠. | ?       |
| F | F  | F       |
| F | Т  | Т       |
| Т | ٠. | ?       |
| Т | F  | Т       |
| Т | Т  | F       |

| Α | NOT A |
|---|-------|
| ? | ?     |
| F | Т     |
| Т | F     |

A simulação deve ser capaz de lidar com circuitos contendo ciclos, calculando as saídas ou informando que uma ou mais saídas ficam UNDEF quando não for possível a sua determinação (TRUE ou FALSE).

Os dados de entrada a serem fornecidos pelo usuário, via interface ou arquivo, são:

- Número de entradas e saídas do circuito.
- Número de portas lógicas do circuito.

- Para cada porta lógica:
  - o O tipo de porta (AND, NOT, etc.).
  - O nº de entradas da porta (exceto NOT).
- Para cada entrada de cada uma das portas lógicas:
  - A origem do sinal lógico: uma porta ou uma das entradas do circuito.
- Para cada saída do circuito:
  - A origem do sinal lógico: uma porta ou uma das entradas do circuito.

Tendo em vista que um dos objetivos principais do projeto é praticar a utilização do polimorfismo baseado em métodos virtuais, além de utilizar regras de boa programação, algumas regras devem ser <u>obrigatoriamente</u> seguidas:

- O aplicativo deve utilizar objetos polimórficos e métodos virtuais para modelagem e implementação das portas lógicas. NÃO deve, por exemplo, utilizar vários ifís ou um switch, para obter um comportamento variável de acordo com o tipo de porta, quando poderia utilizar um método polimórfico baseado um funções virtuais.
- As classes que representam as portas lógicas e o simulador de circuitos devem se basear e utilizar o tipo bool3s fornecido, sem modificá-lo ou ignorá-lo.
- O programa deve se basear na implementação parcial fornecida das classes das portas e da classe Circuito, sem modificar as partes fornecidas, embora possam ser feitos acréscimos. Além das funcionalidades já concluídas, devem ser desenvolvidos ou completados todos os métodos declarados na implementação parcial, incluindo:
  - Funções necessárias nas diversas classes que representam as portas.
  - Construtores, destrutores e sobrecarga de operadores na classe Circuito.
  - o Funções com implementação incompleta na classe Circuito.
  - O Geração das saídas para uma dada combinação das entradas (simular) na classe Circuito.



# UNIVERSIDADE FEDERAL DO RIO GRANDE DO NORTE CENTRO DE TECNOLOGIA DEPARTAMENTO DE ENGENHARIA DE COMPUTAÇÃO E AUTOMAÇÃO



### **ARQUIVO**



CIRCUITO 3 3 6 PORTAS 1) OR 3 2) XO 2 3) NA 2 4) NT 1 AN 2 5) 6) NO 2 CONEXOES 1) 5 -2 3 2) 5 6 3) -2 -3 4) -2 5) -1 4 6) 2 3 SAIDAS 1) 2 2) 1 3) 6

Os arquivos de leitura e escrita dos circuitos devem seguir um padrão. O formato que deve ser seguido **ao salvar**<sup>1</sup> um arquivo é o seguinte:

CIRCUITO Nin Nout Nportas
PORTAS

id\_port) type n\_in

...

id\_port) type n\_in
CONEXOES

id\_port) id\_orig\_in<sub>1</sub> ... id\_orig\_in<sub>n in</sub>

...

id\_port) id\_orig\_in<sub>1</sub> ... id\_orig\_in<sub>n\_in</sub>
SAIDAS

id\_out) id\_orig\_out

...

id\_out) id\_orig\_out

Os trechos em negrito devem estar presentes no arquivo salvo. Os trechos em *itálico* correspondem aos locais onde serão salvos no arquivo os valores correspondentes ao circuito. O significado dos valores é o seguinte:

- Nin: número de entradas do circuito
- Nout: número de saídas do circuito
- Nportas; número de portas do circuito
- id\_port: identificador da porta (1 ≤ id\_port ≤ Nportas)

- type: tipo da porta:
  - NT = porta NOT
  - AN = porta AND
  - NA = porta NAND
  - OR = porta OR
  - NO = porta NOR
  - XO = porta XOR
  - NX = porta NXOR
- n\_in: número de entradas da porta lógica (1 para NOT; 2 ou mais para as outras).
- *id\_orig\_in<sub>i</sub>*: identificador da origem do sinal lógico da i-ésima entrada da porta (compatível com o número de entradas *n in*).
  - > 0 se o sinal vem da saída de uma porta  $(1 \le id \ orig \ in \le Nportas)$
  - < 0 se o sinal vem de uma entrada do circuito  $(-1 \ge id \ orig \ in \ge -Nin)$
- id\_out: identificador da saída (1 ≤ id\_out ≤ Nout)
- *id\_orig\_out*: identificador da origem do sinal lógico da saída do circuito:
  - $\circ$  > 0 se o sinal vem da saída de uma porta (1 ≤  $id_orig_out \le Nportas$ )
  - $\circ$  < 0 se o sinal vem de uma entrada do circuito (-1 ≥ id orig out ≥ Nin)

As portas e saídas devem estar ordenadas no arquivo, de modo que as linhas correspondentes à primeira porta e à primeira saída no arquivo devem ter *id\_port* e *id\_out* iguais a 1; as últimas devem ter *id\_port* e *id\_out* iguais a *Nportas* e *Nout*, respectivamente.

<sup>&</sup>lt;sup>1</sup> Em leitura, admitem-se arquivos que não sigam exatamente esse formato, desde que as informações necessárias estejam presentes, válidas e na ordem correta.



SIMULAR CIRCUITO:

# UNIVERSIDADE FEDERAL DO RIO GRANDE DO NORTE CENTRO DE TECNOLOGIA DEPARTAMENTO DE ENGENHARIA DE COMPUTAÇÃO E AUTOMAÇÃO



### **ALGORITMOS**

## // NOTAÇÃO in circ<sub>id</sub>: valor lógico (bool3S) da entrada id **do** Circuito. out portid: valor lógico (bool3S) da saída da porta id do Circuito. out circid: valor lógico (bool3S) da saída id do Circuito. id\_in<sub>id,j</sub>: identificador da origem do sinal da j-ésima entrada da porta id do Circuito. id out<sub>id</sub>: identificador da origem do sinal da saída id do Circuito. tudo def, alguma def, id orig, in port[]: variáveis locais // INICIALIZAÇÃO Para todas as "id" das portas: | out port<sub>id</sub> $\leftarrow$ UNDEF Fim Para // ALGORITMO ITERATIVO Repita | tudo\_def ← TRUE $\mid$ alguma def $\leftarrow$ FALSE | Para todas as "id" das portas: | | Se (out\_port<sub>id</sub> == UNDEF) | | | Para todas as "j" entradas | | | // De onde vem a entrada? $| \ | \ | \ | \ id_orig \leftarrow id_in_{id,j}$ | | | | // Valor bool3S da entrada $| \ | \ | \ |$ in\_port[j] $\leftarrow$ $\begin{cases} \text{out\_port}_{\text{id\_orig}}\text{, se id\_orig}{>}0\\ \text{in\_circ}_{\text{id\_orig}}\text{ , se id\_orig}{<}0 \end{cases}$ | | | // Simula a porta "id" com | | | // entradas in port | | | simular<sub>id</sub>(in port) | | | // Calcula os critérios | | | // de parada do algoritmo $| \ | \ | \ |$ tudo def $\leftarrow$ FALSE | | | alguma def ← TRUE | | Fim Se | Fim Para Enquanto ( NÃO (tudo def) E

alguma def )

### SIMULAR PORTA:

Os operadores são associativos:

A AND B AND C = (A AND B) AND C

= A AND (B AND C)

A OR B OR C = (A OR B) OR C

= A OR (B OR C)

A XOR B XOR C = (A XOR B) XOR C

= A XOR (B XOR C)

Portanto, para simular uma porta com 2 ou mais entradas, basta inicializar o resultado com o valor da primeira entrada e, para todas as demais entradas, realizar a operação lógica entre o valor da nova entrada e o resultado anterior, que passa a ser o novo resultado.

### **GERAR TABELA VERDADE:**

```
// INICIALIZAÇÃO
Para todas as "i" entradas do
circuito:
\mid in circ<sub>i</sub> \leftarrow UNDEF
Fim Para
// GERAÇÃO DA TABELA
Repita
| simular_circuito(in_circ)
| // Qual input incrementar?
| i ← Índice da última entrada
| Enquanto (i for índice válido E
             in circ_i == TRUE)
| | in\_circ_i++^-// TRUE \rightarrow UNDEF
| | i--
| Fim Enquanto
| // Incrementa a input escolhida
| Se (i for indice válido)
| | in circ<sub>i</sub>++ // UNDEF \rightarrow FALSE
                // FALSE → TRUE
| Fim Se
Enquanto (i for índice válido)
```



# UNIVERSIDADE FEDERAL DO RIO GRANDE DO NORTE CENTRO DE TECNOLOGIA DEPARTAMENTO DE ENGENHARIA DE COMPUTAÇÃO E AUTOMAÇÃO



### SUGESTÃO DE DESENVOLVIMENTO

- Implemente todas as funcionalidades das portas. Faça um programa de teste (veja sugestão testel.cpp no SIGAA) que:
  - a) Utilize construtores com e sem parâmetros, válidos e inválidos, e use funções de consulta (getNumInputs, etc.) para testar se as portas foram criadas corretamente.
  - b) Teste se a função simular só aceita vetor de bool3s com a dimensão correta.
  - c) Verifique se a simulação está correta para todas as combinações de entrada.
  - d) Crie objetos dinâmicos e teste se os métodos virtuais (getName, simular, etc.) exibem comportamento polimórfico e correto.
- 2) Implemente as obrigatoriedades da classe Circuito (construtores, destrutor, operadores de atribuição) e as funções clear, resize e setPort. Faça um programa de teste (veja sugestão teste2.cpp) que:
  - a) Teste o construtor default.
  - b) Teste as funções resize e setPort com parâmetros válidos e inválidos.
  - c) Teste o construtor por cópia, verificando se o novo objeto e o antigo têm memórias dinâmicas independentes (alterar um deles não modifica o outro) e são idênticos.
  - d) Teste o construtor por movimento, verificando se o novo objeto tem memória válida (pode ser alterada).
  - e) Teste os operadores de atribuição por cópia e por movimento.
- 3) Implemente a função simular da classe Circuito. Teste com o programa principal da avaliação.
  - a) Confira os resultados da simulação, utilizando, por exemplo, a avaliação simulada fornecida no SIGAA.