

## Prática de Lab. de Sistemas Digital – Eng. de Computação – Belo Horizonte

Prof. Mara C. S. Coelho - DECOM

| Aluno: |  |
|--------|--|
|        |  |

## Circuito Somador Completo para números de 4 bits

## Atenção:

- ✓ o **USUÁRIO** só poderá entrar com números de 4 bits <u>sem</u> bit de sinal (o PROJETISTA pode usar quantos bits quiser dentro do projeto). Logo, os <u>port input</u> A e B só poderão ser de 4 bits.
- ✓ O USUÁRIO terá acesso a uma "Te0" de apenas 1 bit
- ✓ O resultado da soma deve aparecer nos Displays de 7 segmentos (1 display para a dezena e 1 display para a unidade)



**1ª Parte**: Projetar um circuito **somador completo** que faz adição de dois números positivos de 1 bit usando descrição por **fluxo de dados** (expressão booleanas):

 $S = A \oplus B \oplus TE$ 

Ts = AB ou ATe ou BTe

Vocês já fizeram esta parte!!!

2ª Parte: Projetar um decodificador BCD para display de 7 segmentos.

Vocês também já fizeram esta parte!!!

3º parte: Projetar um circuito somador completo que faça adição de dois números positivos de 4 bits

- a) Crie uma nova pasta para este projeto;
- b) Crie um novo PROJETO no QUARTUS.
- c) Crie um novo módulo principal (module main) para o somador de 4 bits;
  - a. Use o módulo (module) da 1ª Questão (já implementado na última aula), use estrutura hierárquica para projetar um CIRCUITO **SOMADOR COMPLETO** de dois números de 4 bits positivos.
  - b. Use o módulo decodificador BCD para display de 7-segmentos já implementado para apresentar os resultados da soma (1 display para dezena e 1 para a unidade);
- d) Compile o projeto;
- e) Mostre a Figura do circuito (esquemático) obtida na aba: Tools→Netlist Viewer→RTL
- f) Defina a pinagem para que o usuário tenha acesso as chaves para as entradas dos valores A e B e veja o resultado da soma em um display de 7-segmentos

| A A A A A                   | <b>B B B B B B B B B B</b> | Te0    | Dezena | Unidade |
|-----------------------------|----------------------------|--------|--------|---------|
| SW[17] SW[16] SW[15] SW[14] | SW[3] SW[2] SW[1] SW[0]    | SW[10] | HEX1   | HEX0    |
|                             |                            |        |        |         |

g) Embarque o projeto na FPGA e

## h) Envie no AVA.