# Sistemas Reconfiguráveis - Eng. de Computação Especificações para o primeiro projeto

1º semestre de 2024

## 1. Objetivo

Descrever em linguagem VHDL, comentar, simular o funcionamento e comentar os resultados da simulação de uma unidade lógica e aritmética (ALU na sigla em inglês), conforme especificado a seguir.

Deverá ser entregue um relatório do trabalho na forma de um documento padrão ABNT para trabalhos acadêmicos (Capa, folha de rosto, índice de figuras, etc, etc) em um arquivo no formato pdf, via Canvas. Além do relatório, deverá ser entregue um arquivo compactado (.zip ou .rar), com todos os arquivos do projeto gerados no ambiente Quartus. Obrigatoriamente deverá ser usada a versão 9.1sp2 do software Quartus. Essa versão poderá ser baixada do link:

https://1drv.ms/u/s!AvS7tfohiU-IgZJ4cWPDZ1UQexI0fw

com resultado positivo.

### 2. ALU

Faz operações lógicas e aritméticas em palavras de 8 bits. Realiza 16 funções diferentes, entre operações lógicas, aritméticas, de rotação e de deslocamento. O circuito deverá ser totalmente combinacional e deverá ser descrito usando exclusivamente código concorrente, ou seja, não tem latches nem flip-flops. Todas as entradas e saídas deverão usar o tipo STD\_LOGIC ou STD\_LOGIC\_VECTOR.

#### 2.1. **Entradas**

| a_in[70]   | Entrada "a" de dados.                                                         |
|------------|-------------------------------------------------------------------------------|
| b_in[70]   | Entrada "b" de dados. Usada nas operações que envolvem dois operandos.        |
| c_in       | Entrada de <i>carry</i> (usada em algumas operações aritméticas e de rotação) |
| op_sel[30] | Entrada de seleção da operação a ser realizada.                               |

#### 2.2. Saídas

| r_out[70] | Saída do resultado.                                                                                    |
|-----------|--------------------------------------------------------------------------------------------------------|
| c_out     | Saída de carry/borrow. Nas operações aritméticas de soma, este sinal é o carry out (vai                |
|           | um) no bit mais significativo. Nas operações de subtração, este sinal é o borrow out                   |
|           | (empréstimo). Este sinal também é usado nas operações de rotação.                                      |
| z_out     | Saída de zero. Sinaliza (z_out = '1') quando o resultado da operação é zero.                           |
| v_out     | Saída de <i>overflow</i> . Sinaliza (v_out = '1') quando há um <i>overflow</i> nas operações de soma e |
|           | subtração. Um overflow ocorre quando: soma de dois números positivos com resultado                     |
|           | negativo, soma de dois números negativos com resultado positivo, um número positivo                    |
|           | menos um negativo com resultado negativo ou um número negativo menos um positivo                       |

#### 2.3. **Operações**

| op_sel[30] | Mnemônico | Operação                                    |
|------------|-----------|---------------------------------------------|
| 0000       | AND       | AND lógico bit a bit:                       |
|            |           | r_out = a_in AND b_in                       |
|            |           | c_out = '0'                                 |
|            |           | z_out = '1' se o resultado for igual a zero |
|            |           | v_out = não interessa (don't care)          |

| 0004 | 100   | 001/ 1 1/1 1/1                                                |
|------|-------|---------------------------------------------------------------|
| 0001 | OR    | OR lógico bit a bit:                                          |
|      |       | r_out = a_in OR b_in                                          |
|      |       | c_out = '0'                                                   |
|      |       | z_out = '1' se o resultado for igual a zero                   |
|      |       | v_out = não interessa (don't care)                            |
| 0010 | XOR   | XOR lógico bit a bit:                                         |
|      |       | r_out = a_in XOR b_in                                         |
|      |       | c_out = '0'                                                   |
|      |       | z_out = '1' se o resultado for igual a zero                   |
|      |       | v_out = não interessa (don't care)                            |
| 0011 | NOT   | Complemento (inverte todos os bits)                           |
|      |       | r_out = NOT a_in                                              |
|      |       | c in = '0'                                                    |
|      |       | z_in = '1' se o resultado for igual a zero                    |
|      |       | v_out = não interessa ( <i>don't care</i> )                   |
| 0100 | ADD   | Soma sem carry in:                                            |
| 0.00 |       | r_out = a_in + b_in                                           |
|      |       | c_out = '1' se houver <i>carry</i> no bit mais significativo  |
|      |       | z_out = '1' se o resultado for igual a zero                   |
|      |       | v_out = '1' se ocorreu <i>overflow</i>                        |
| 0101 | ADDC  | Soma com <i>carry in</i> :                                    |
| 0101 | ADDO  | r_out = a_in + b_in + c_in                                    |
|      |       | c_out = '1' se houver <i>carry</i> no bit mais significativo  |
|      |       | z out = '1' se o resultado for igual a zero                   |
|      |       | v_out = '1' se ocorreu <i>overflow</i>                        |
| 0110 | SUB   |                                                               |
| 0110 | SUB   | Subtração sem <i>carry in</i> :                               |
|      |       | r_out = a_in - b_in                                           |
|      |       | c_out = '1' se houver <i>borrow</i> no bit mais significativo |
|      |       | z_out = '1' se o resultado for igual a zero                   |
|      | 01100 | v_out = '1' se ocorreu <i>overflow</i>                        |
| 0111 | SUBC  | Subtração com carry in:                                       |
|      |       | r_out = a_in - b_in - c_in                                    |
|      |       | c_out = '1' se houver <i>borrow</i> no bit mais significativo |
|      |       | z_out = '1' se o resultado for igual a zero                   |
|      |       | v_out = '1' se ocorreu <i>overflow</i>                        |
| 1000 | RL    | Rotação para esquerda:                                        |
|      |       | $r_{out} = a_{in}[60], a_{in}[7]$                             |
|      |       | c_out = a_in[7]                                               |
|      |       | z_out = '1' se o resultado for igual a zero                   |
|      |       | v_out = não interessa ( <i>don't care</i> )                   |
| 1001 | RR    | Rotação para direita:                                         |
|      |       | r_out = a_in[0], a_in[71]                                     |
|      |       | c_out = a_in[0]                                               |
|      |       | z_out = '1' se o resultado for igual a zero                   |
|      |       | v_out = não interessa ( <i>don't care</i> )                   |
| 1010 | RLC   | Rotação para esquerda através do carry:                       |
|      |       | r = a[60], c_in                                               |
|      |       | c_out = a_in[7]                                               |
|      |       | z_out = '1' se o resultado for igual a zero                   |
|      |       | v_out = não interessa ( <i>don't care</i> )                   |
| 1011 | RRC   | Rotação para direita através do <i>carry</i> :                |
|      |       | r_out = c_in, a_in[71]                                        |
|      |       | c_out = a_in[0]                                               |
|      |       | z_out = '1' se o resultado for igual a zero                   |
|      |       | v_out = não interessa (don't care)                            |
| 1100 | SLL   | Deslocamento lógico para esquerda:                            |
| 1100 | JLL   | r_out = a_in[60], '0'                                         |
|      |       | ı ı uul – a iiiiuui. U                                        |
|      |       |                                                               |
|      |       | c_out = a_in[7]                                               |
|      |       |                                                               |

| 1101 | SRL    | Deslocamento lógico para direita:  r_out = '0', a_in[71]  c_out = a_in[0]  z_out = '1' se o resultado for igual a zero  v_out = não interessa (don't care)          |
|------|--------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1110 | SRA    | Deslocamento aritmético para direita:  r_out = a_in[7], a_in[71],  c_out = a_in[0]  z_out = '1' se o resultado for igual a zero  v_out = não interessa (don't care) |
| 1111 | PASS_B | By-pass B r_out = b_in c_out = '0' z_out = '1' se o resultado for igual a zero v_out = não interessa (don't care)                                                   |