

# **至瓜科技** ZHI XIN TECHNOLOGY FPGA 培训专家 www.zxopen.com

## 目录

| 1.  | ZX_1 开发板概述            | 2  |
|-----|-----------------------|----|
| 2.  | 串口通信                  | 4  |
| 3.  | 256 色 VGA             | 4  |
| 4.  | PS2 接口                | 5  |
| 5.  |                       | 6  |
| 6.  | 流水灯                   | 6  |
| 7.  | 四位按键                  | 7  |
| 8.  | EEPROM<br>七段数码管       | 7  |
| 9.  |                       |    |
| 10. |                       |    |
| 11. |                       |    |
| 12. |                       |    |
| 13. | SDRAM                 | 12 |
| 14. |                       |    |
| 15. | 4*4 矩阵键盘              | 15 |
| 16. | 系统时钟                  | 15 |
| 17  | <b>炙</b> 绘 <b>信</b> 位 | 10 |



#### ZX\_1 开发板概述

至芯推出的 ZX\_1 开发板集成了百兆以太网、液晶屏、USB2.0 等高端外设,采用 四层黑色沉金设计,保证设计的稳定性和灵活性。功能最大化,价格最低化,让大 家用的起, 学得会。

#### 下面是各功能简介,如图 1、2:

- MM. CLOSSIM. 百兆以太网接口(DM9000A) 1.
- 2. USB2.0 接口(Cy7c68013a)
- PS2 接口 3.
- 无源蜂鸣器 4.
- 四个翠绿色流水灯 5.
- 6 位连体共阳极七段数码管 6.
- LCD12864 液晶 7.
- 8. 四位轻触按键
- 9. 系统复位按键
- 10. 重新加载按键
- 11. 串行通信接口(MAX232)
- VGA 视频显示接口(256色) 12.
- 13. AS 下载接口
- 16Mbit 串行 Flash 14.
- 15. JTAG 下载接口
- ALTERA 四代 FPGA 芯片(EP4CE10F17C8N)
- 17. 16PIN 接口(LCD1602/4\*4 矩阵键盘)
- 18. 128MByteSDRAM (HY57V281620A)
- 19. 板载 50M 有源晶振
- 20. 外接 4\*4 矩阵键盘



21. 64Kbit 串行存储芯片 EEPROM 24LC64(核心板覆盖,图中未标出)





图二



## 1. 串口通信



#### ➤ FPGA 管脚

to,location rs232\_rx, pin\_K5 rs232\_tx, pin\_K2

## 2. 256 色 VGA



#### ➤ FPGA 管脚

#### to,location

vga\_vs, pin\_A7

vga\_hs, pin\_A6

vga\_b[1], pin\_C6

vga\_b[0], pin\_B5

vga\_g[2], pin\_E5

vga\_g[1], pin\_A4

vga\_g[0], pin\_D4

vga\_r[2], pin\_C3

vga\_r[1], pin\_B1

vga\_r[0], pin \_E8

## 3. **PS2** 接口



#### ➤ FPGA 管脚

to,location

ps2\_sclk, pin\_N8

ps2\_sda, pin\_L8

## 4. 蜂鸣器



➤ FPGA 管脚 to,location Beep, pin\_p9

## 5. 流水灯



► FPGA 管脚

to,location

LED[0], pin\_T12

LED[1], pin\_P8

LED[2], pin\_M8

LED[3], pin\_M10

## 6. 四位按键



#### ▶ FPGA 管脚

to,location

key[0], pin\_L3

key[1], pin\_L1

key[2], pin\_J6

key[3], pin\_N1

## 7. EEPROM



#### ➤ FPGA 管脚

to,location

eeprom\_scl, pin\_L2

eeprom\_sda, pin\_L4



## 8. 七段数码管



#### ▶ FPGA 管脚

to,location

sel[2], pin\_L6

sel[1],pin\_N6

sel[0],pin\_M7

seg[0], pin\_T11

seg[1], pin\_T10

seg[2], pin\_T9

seg[3], pin\_T8

seg[4], pin\_T7

seg[5], pin\_T6

seg[6], pin\_T5

seg[7], pin\_T4



## 9. **CY7C68013A**



#### ▶ FPGA 管脚

to,location

u\_ifclk, pin\_A5

usb\_address[1], pin\_J2

usb\_address[0], pin\_P2

usb\_data[15], pin\_R10

usb\_data[14], pin\_R11

usb\_data[13], pin\_R12

usb\_data[12], pin\_L7

usb\_data[11], pin\_P6

usb\_data[10], pin\_M6

usb\_data[9], pin\_R3

usb\_data[8], pin\_T2

usb\_data[7], pin\_D3

usb\_data[6], pin\_A3

usb\_data[5], pin\_B3

usb\_data[4], pin\_B4

usb\_data[3], pin\_R4

usb\_data[2], pin\_R5

usb\_data[1], pin\_R6

usb\_data[0], pin\_R7

usb\_flaga, pin\_C2

usb\_flagb, pin\_N2

usb\_flagc, pin\_N3

usb\_sloe\_n, pin\_P3

usb\_slrd\_n, pin\_R9 usb\_slwr\_n, pin\_R8

## 10. LCD12864



#### ➤ FPGA 管脚

#### to,location

12864\_res, pin\_R1

12864\_cs, pin\_T3

12864\_rs , pin\_J1

12864\_scl , \_pin\_P1

12864\_sda , pin\_K6



#### 11. **DM9000A**



### FPGA 管脚

#### to,location

sd[0], pin\_C9

sd[1], pin\_B9

sd[2], pin\_E10

sd[3], pin\_A10

sd[4], pin\_B10

sd[5], pin\_E11

sd[6], pin\_B11

sd[7], pin\_D11

sd[8], pin\_B7

sd[9], pin\_E6

sd[10], pin\_A8

sd[11], pin\_D8

sd[12], pin\_B8

sd[13], pin\_E9

sd[14], pin\_D9

sd[15], pin\_A9

cmd, pin\_C8

ior, pin\_B6

iow, pin\_D6

pin\_D5 CS,



rst, pin\_A11 int, pin\_C11

## 12. SDRAM



## ➤ FPGA 管脚 to,location

| a[0],  | pin_J15  |
|--------|----------|
| a[1],  | pin_N14] |
| a[2],  | pin_P14  |
| a[3],  | pin_N13  |
| a[4],  | pin_T14  |
| a[5],  | pin_L13  |
| a[6],  | pin_L12  |
| a[7],  | pin_L14  |
| a[8],  | pin_K12  |
| a[9],  | pin_J13  |
| a[10], | pin_J16  |



| <b>主川本女</b> ZHI XIN TECHNOLOGY FDCA |          |
|-------------------------------------|----------|
| FPGA 培训专家 www.zxopen.co             | <u> </u> |
| a[11], pin_J12                      |          |
| ba[0], pin_G15                      |          |
| ba[1], pin_J14                      |          |
| dom[1], pin_F9                      |          |
| dom[0], pin_C15                     |          |
| scke, pin_K11                       |          |
| sclk, pin_J11                       |          |
| nwe , pin_D16                       |          |
| nscas, pin_F16                      |          |
| ncras, pin_F15                      |          |
| nscs , pin_G16                      |          |
| dq[0], pin_A12                      |          |
| dq[1], pin_B12                      |          |
| dq[2], pin_A13                      |          |
| dq[3], pin_A14                      |          |
| dq[4], pin_B14                      |          |
| dq[5], pin_A15                      |          |
| dq[6], pin_B16                      |          |
| dq[7], pin_C16                      |          |
| dq[8], pin_F10                      |          |
| dq[9], pin_F14                      |          |
| dq[10], pin_G11                     |          |
| dq[11], pin_F13                     |          |
| dq[12], pin_D14                     |          |
| dq[13], pin_C14                     |          |
| dq[14], pin_F11                     |          |
| dq[15], pin_D12                     |          |
|                                     |          |



## 13. LCD1602



#### ➤ FPGA 管脚

#### to,location

- d[7], pin\_R14
- d[6], pin\_T15
- d[5], pin\_R16
- d[4], pin\_P15
- d[3], pin\_P16
- d[2], pin\_N15
- d[1], pin\_N16
- d[0], pin\_L15
- e, pin\_L16
- r\_s, pin\_K16
- r\_w, pin\_K15



## 14. 4\*4 矩阵键盘



#### ➤ FPGA 管脚

to,location

col[0], pin\_L15

col[1], pin\_N15

col[2], pin\_P15

col[3], pin\_T15

row[0], pin\_R14

row[1], pin\_R16

row[2], pin\_P16

row[3], pin\_N16

## 15. 系统时钟

to,location

clk, pin\_E1

## 16. 系统复位

to,location

rst\_n, pin\_K1