# G3 Maskinarkitektur Efterår 2011

Jens Fredskov Naja Mottelson Søren Pilgård

26. oktober 2011

# Indhold

| 1 | Indledning                                                                   | 3           |
|---|------------------------------------------------------------------------------|-------------|
| 2 | Fremsendingsenhed                                                            | 3           |
| 3 | Fareafsløringsenhed                                                          | 3           |
| 4 | Jump-instruktioner4.1Jump4.2Jump and link4.3Jump register og Branch on equal | 4<br>4<br>4 |
| 5 | Hopforudsigelse                                                              | 5           |

### 1 Indledning

Denne rapport dokumenterer gruppens arbejde med tredje godkendelsesopgave i kurset Maskinarkitektur. Det udleverede afprøvningsprogram kører på vores besvarelsesarkitektur (NB! Mere om afprøvning!).

I nærværende rapport har vi valgt at fokusere på at beskrive de punkter på hvilke vores implementering adskiller sig fra det man kan finde i lærebogen - de steder hvor vi har valgt at følge bogens tilgang er derfor højst meget kort beskrevet.

Af overordnede afvigelser fra lærebogen kan nævnes vores valg mht. indeksering: Imellem hver pipeline videresender vi PC + 4 i stedet for PC. Dette sparer os for at trække 4 fra PC'en ved Hopforudsigelsestabellen.

### 2 Fremsendingsenhed

Vores implementering af kredsløbets fremsendingsenhhed (se 1) er en direkte oversættelse af den pseudokode der er at finde i lærebogen (s. 369) - dog med de rettelser der er at finde i opgaveformuleringen.

Ved undersøgelse for datafarer i MEM-stadiet undersøges der først for hvorvidt MEM/WB.RegWrite er sat, og at destinationsregistret ikke er \$0. Hvis dette er tilfældet sammenlignes destinationsregistret med hhv. rs- og rt-registrene i ID/EX (hvis en lighed findes har vi en datafare). Logikken for undersøgelse for EX-datafarer er implementeret på samme vis, og ført igennem en NOT-gate for at lede til det endegyldige udtryk.

## 3 Fareafsløringsenhed

Ligesom fremsendingsenheden er vores fareafsløringsenhed (se 2) implementeret fra pseudokoden i COD (s. 372). Det er vigtigt at bemærke at det eneste enheden foretager sig er at stalle - informationen om hvorvidt de enkelte jumpinstruktioner flusher pipeline-registre eller ej har vi flyttet ud i hver enkelt pipeline, som så modtager en flush-bit fra instruktionen.

Fareafsløringsenheden sammenligner rs- og rt-registrene i IF/ID og ID/EX. Hvis to af dem er ens og ID/EX.MemRead-bitten er høj, sender fareafsløringsenheden en stall-bit ud i systemet. Stall-bitten sendes til programtælleren, hvor den benyttes til at (disable) skrivning. Den sendes også til en or-gate hvis funktion er at flushe ID/EX-pipelinen.



Figur 1: Fremsendingsenhed

## 4 Jump-instruktioner

### 4.1 Jump

Når jump-bitten i kontrollen er sat (enten i IF/ID eller ID/EX) flusher vi instruktionerne i IF/ID, og sender jump-bitten til en MUX som vælger imellem at sende JumpAddr og den sædvanlige inkrementerede værdi til programtælleren. Denne mux modtager også input fra hopforudsigelsesenheden.

#### 4.2 Jump and link

Vi har ændret kontrollogikken for jal-instruktionen så vi, såfremt jal-bitten er sat, allerede vælger register \$31 i afkodningsstadiet - vi sender \$31 med som instruktionens rd-felt i resten af kredsløbet, hvor det bruges som signal til fremsendingsenheden. Såfremt jal-bitten er sat flusher vi også IF/ID.

#### 4.3 Jump register og Branch on equal

Logikken til håndtering af både jr- og beq-instruktionerne har vi placeret i en separat enhed ved navn Jump and Branch. Disse to instuktioners implementer-



Figur 2: Fareafsløringsenhed

ing er nærmere beskrevet under afsnittet om hopforudsigelse.

## 5 Hopforudsigelse