## **Fundamentos del Software**

## Relación de Problemas 1. Sistema de Cómputo

- **1.** El método de comunicación de E/S en el que la CPU está esperando hasta que la operación de E/S ha finalizado se conoce como:
  - (a) E/S Programada.
  - (b) E/S Dirigida por Interrupciones.
  - (c) DMA.
  - (d) E/S a Distancia.
- **2.** El método de comunicación de E/S en el que el dispositivo de E/S informa a la CPU en qué momento está preparado el dispositivo para la transferencia de datos se conoce como:
  - (a) E/S Programada.
  - (b) E/S Dirigida por Interrupciones.
  - (c) DMA.
  - (d) E/S a Distancia.
- 3. Cuál de las siguientes afirmaciones es correcta:
  - (a) En algunas computadoras un programa puede ejecutarse sin necesidad de cargarlo en la memoria principal.
  - (b) Un programa, para que se ejecute, debe estar cargado en la memoria principal.
  - (c) Un programa, para que se ejecute, basta con que esté en el disco duro.
  - (d) Un programa, para que se ejecute, si está en lenguaje máquina, puede estar en cualquier unidad.
- **4.** Dado el esquema de un computador elemental según se ha descrito en el tema, el puntero de pila (SP) indica:
  - (a) La dirección de memoria donde debe saltar el programa después de ejecutarse la instrucción de retorno correspondiente.
  - (b) La dirección de memoria donde se encuentra la dirección donde debe saltar el programa después de ejecutarse la instrucción de retorno correspondiente.
  - (c) La dirección de memoria a donde se ha producido el último salto.
  - (d) La dirección de memoria donde se encuentra la dirección a donde se ha producido la última llamada a una subrutina.
- **5.** Sea un ordenador elemental con una arquitectura tal y como se muestra en la figura, es decir, tres registros de propósito general, registro contador de programa (PC) y registro de instrucción (IR). El registro SP (Puntero de pila) contiene la dirección 35 y la pila crece hacia posiciones menores de memoria. La memoria principal dispone de 256 palabras donde cada palabra tiene la longitud necesaria para albergar la instrucción de mayor tamaño. Describa el estado final de ejecución del procesador a partir del estado actual de la CPU mostrado en la figura. Ponga todos los valores de los registros de cada ciclo de instrucción realizado por el procesador hasta llegar a dicho estado final.



| Instrucción      | Descripción                                            |  |  |
|------------------|--------------------------------------------------------|--|--|
| MOVER Orig, Dest | Copia el valor del origen<br>(Orig) al destino (Dest). |  |  |
| SUMAR Ri,Rj,Rk   | Suma el valor de Ri y Rj,                              |  |  |
|                  | depositando el resultado en                            |  |  |
|                  | Rk.                                                    |  |  |
| IN Pi, Dest      | Lee del Puerto (Pi) y lo                               |  |  |
|                  | deposita en el destino (Dest).                         |  |  |
| OUT Pi, Orig     | Escribe el contenido del                               |  |  |
|                  | origen (Orig) en el puerto Pi.                         |  |  |
| HALT             | Detiene al procesador.                                 |  |  |

PC 13: IR SUMAR R0,R1,R2

• R2 <-- 30 = 16+14

PC 14: IR MOVER R2, 23

• M(23) <-- 30

PC 15: IR IN PD, 24

• M(24) <-- PD (12)

PC 16: IR MOVER 23, R0

• R0 <-- 30

PC 17: IR MOVER 24, R1

•  $R1 \leftarrow M(24) = 12$ 

PC 18: IR SUMAR R0, R1, R2

• R2 <-- 42 = 12 + 30

PC 19: IR OUT PD, R2

• PD <-- 42

STOP

**6.** Suponiendo que el lenguaje máquina de la arquitectura anterior dispone de 14 instrucciones distintas, muestre cuántos bits serían necesarios para codificar las instrucciones SUMAR R<sub>0</sub>,R<sub>1</sub>,R<sub>2</sub> y MOVER 20,R<sub>0</sub> respectivamente.

## **SUMAR R0, R1, R2**

- 14 instrucciones:  $2^3 < 14 < 2^4 ==> 4$  bits
- 3 registros:  $2^1 < 3 < 2^2 ==> 2$  bits

1 instrucción + 1 registro + 1 registro + 1 registro

 $2^4 * 2^2 * 2^2 * 2^2 = 2^{10} ==>$  **10 bits** 

## **MOVER 20, R0**

- 14 instrucciones: 2<sup>3</sup> < 14 < 2<sup>4</sup> ==> 4 bits
- 3 registros:  $2^1 < 3 < 2^2 ==> 2$  bits
- 256 palabras: 2<sup>8</sup> ==> 8 bits

1 instrucción + 1 palabra + 1 registro

 $2^4 * 2^8 * 2^2 = 2^{14} ==>$  **14 bits** 

7. Imagina que el procesador está ejecutando el programa de usuario del ejercicio 5 y en este momento al terminar de ejecutar la instrucción actual, el procesador se da cuenta de que hay una interrupción pendiente. Escribe los pasos que se dan en el sistema y por quién (software o hardware) hasta que se resuelve el tratamiento de la interrupción y el programa finaliza, sabiendo que la rutina de tratamiento de la interrupción comienza en la dirección de memoria principal 56 y termina en la dirección de memoria principal 70.

- 1. Se genera la interrupción
- 2. El procesador acaba la instrucción que está realizando en ese momento
- 3. Indica que ha reconocido la interrupción y se guardan los estados
- 4. Se realiza el programa de la interrupción
- 5. Una vez completado, se retoman los estados anteriores y se reanudan las tareas.
- **8.** Basándonos en el ejercicio 7, ¿hay diferencias si en vez de producirse una interrupción se ha producido una excepción? Indique cuales.
- **9.** Sea un ordenador elemental con una arquitectura tal y como se muestra en la figura, es decir, tres registros de propósito general, registro contador de programa (PC), registro de instrucción (IR) y registro de pila (SP). La memoria principal dispone de 512 palabras donde cada palabra tiene la longitud necesaria para albergar la instrucción de mayor tamaño. Describa el estado final de ejecución del procesador a partir del estado actual de la CPU mostrado en la figura y tras la ejecución del programa (nótese que la instrucción de la dirección 10 ya se ha ejecutado).

| ·            |                                                                          | CPI              | ı                 |     | Memoria        | Dir |
|--------------|--------------------------------------------------------------------------|------------------|-------------------|-----|----------------|-----|
| Instrucción  | Descripción                                                              | 5,1              |                   |     | MOV M[23],R0   | 10  |
| MOV M[N],Ri  | Copia el valor de la dirección                                           | R <sub>o</sub> [ | 5                 |     | IN PD, M[26]   | 11  |
|              | de memoria N al registro Ri                                              | ALU R,           | 0                 |     | MOV M[26],R1   | 12  |
| COMP Ri,Rj   | Si <u>Ri</u> == <u>Rj</u> , activa el bit de<br>estado. En otro caso, lo | R, [             | 0                 |     | COMP RO, R1    | 13  |
|              | desactiva                                                                | -                | 11                |     | JNE 18         | 14  |
| IN Pi,M[N]   | Lee del Puerto (Pi) y lo                                                 | CU PC            | MOV M[23], R0     |     | MOV M[24],R0   | 15  |
|              | deposita en dirección de                                                 | IR<br>SP         | 30 NOV M[23], RO  |     | OUT RO, PD     | 16  |
|              | memoria N.                                                               |                  | 30                |     | HALT           | 17  |
| JNE N        | Si el bit de estado no está                                              |                  |                   |     | CALL 20        | 18  |
|              | activo, salta a la dirección de                                          | 15 0             |                   |     | HALT           | 19  |
|              | memoria N.                                                               | Dispositivo E/S  | Puerto Pue        | rto | ADD R0, R1, R2 | 20  |
| OUT Ri,Pi    | Escribe el contenido del                                                 |                  | Datos (PD) Estado |     | OUT R2, PD     | 21  |
|              | registro <u>Ri</u> en el puerto Pi.                                      |                  |                   |     | RET            | 22  |
| HALT         | Detiene al procesador                                                    |                  |                   |     | 5              | 23  |
| CALL N       | Guarda el PC en la pila y salta                                          |                  |                   |     | 0              | 24  |
|              | a la dirección de memoria N.                                             |                  |                   |     |                | 4   |
| RET          | Saca un elemento de la pila y                                            |                  |                   |     | 1              | 25  |
|              | lo almacena en PC.                                                       |                  |                   |     |                | 26  |
| ADD Ri,Rj,Rk | Rk= Ri+Rj                                                                |                  |                   |     |                |     |
|              |                                                                          |                  |                   |     |                | 30  |

PC 12: IR: IN PD,M[26]

• M[26] <-- 15 = PD

PC 13: IR MOV M[26], R1

• R1 <-- 15 = M[26]

PC 14: IR COMP R0, R1

• No ocurre nada porque R0!=R1

PC 15/18: IR JNE 18

PC 19/20: IR CALL 20

• SP <-- 19

PC 21: IR ADD R0, R1, R2

• R2 <-- 20 = 5+15

PC 22: IR OUT R2,PD

• PD <-- 20

PC 23/19: IR RET

• SP <-- 30

PC 20: IR HALT

• STOP