



# HARDWARE-BESCHREIBUNGSSPRACHEN

Hardwareentwurf mit VHDL

21. Oktober 2021 Revision: b941727 (2021-01-16 01:57:51 +0100)

### Steffen Reith

Theoretische Informatik Studienbereich Angewandte Informatik Hochschule **RheinMain** 



## HARDWAREENTWURF MIT VHDL

| Notizen |  |  |
|---------|--|--|
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
| Notizen |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |

#### WAS IST VHDL?

VHDL beschreibt Hardware (Hardwarebeschreibungssprache) und ist **keine** Programmiersprache!

VHDL steht für »VHSIC Hardware Description Language«, wobei VHSIC für »Very High Speed Integrated Circuits«. Die Entwicklung von VHDL begann ca. 1980 und wurde durch das US DoD initiiert.

VHDL wird sowohl zur **Synthese** von Schaltkreisen, als auch zu deren **Simulation** (≜ Test & Debugging) verwendet.

VHDL ein in Europa sehr verbreiteter (IEEE) Standard, der sowohl **herstellerübergreifend** als auch **herstellerunabhängig** ist. Ebenfalls verbreitet (z.B. in den USA) ist Verilog, das nach 1364-1995 standardisiert ist (Verilog-95)

Anders bei (klassischen) Programmiersprachen werden in VHDL bis auf Ausnahmen (innerhalb PROCESS, FUNCTION und PROCEDURE) alle Anweisungen parallel ausgeführt!

14

#### Hardwareentwurf mit VHDL

### HARDWAREENTWURF / GAJSKI-KUHN Y-DIAGRAMM



Notizen Notizen Hardwareentwurf mit VHDL

## DER GRUNDSÄTZLICHE WORKFLOW FÜR (C)PLD / FPGAS / ASICS



16

Hardwareentwurf mit VHDL

## EDA-TOOLS (ELECTRONIC DESIGN AUTOMATION)

Für FPGAs sind die Tools der Firma Xilinx (ISE / Vivado) bzw. der Firma Altera (Quartus II) verbreitet.

In der Vorlesung werden wir die **Vivado Suite** verwenden. Diese macht aus der Beschreibung:

```
library ieee;
   use ieee.std_logic_1164.all;
   entity Adder is
                : in std_logic;
                 : in std_logic;
           cin : in std_logic;
                : out std_logic;
            cout : out std_logic);
   end Adder;
10
11
   architecture Behavioral of Adder is
12
     s <= a xor b xor cin;
      cout <= (a and b) or (a and cin) or (b and cin);</pre>
   end Behavioral;
```

| Notizen |  |  |  |
|---------|--|--|--|
| Notizen |  |  |  |

### **ERGEBNIS DER SYNTHESE**

Eine Übersetzung in eine Netzliste und dann in "echte" Hardware ergibt folgendes Bild:





Abbildung: RTL-Level

Abbildung: Technologie-Level

18

Hardwareentwurf mit VHDL

### EINE BEISPIELHAFTE FPGA-ARCHITEKTUR

Man kann sich ein FPGA als regelmäßiges Array von Funktionsblöcken vorstellen, die flexibel verdrahtbar sind:



Das FPGA kommuniziert durch IO-Blöcken (IOB), die Configurable Logic Blocks (CLB) enthalten Logik und kleine Speicher (einzelne Flip-Flops). Weiterhin gibt es große Speicherblöcke (BRAM) und evtl. schnelle Hardwaremultiplizierer für DSP-Anwendungen.

| Notizen |  |  |  |
|---------|--|--|--|
| Notizen |  |  |  |

### EINE BEISPIELHAFTE FPGA-ARCHITEKTUR (II)

Real existierende FPGAs sind deutlich komplexer aufgebaut:



20

#### Hardwareentwurf mit VHDL

### **SIMULATION**

Bevor ein Schaltkreis gebaut werden kann, muss dieser mit Hilfe der Schaltungsbeschreibung (VHDL) **validiert / getestet** werden.

Dazu simuliert man Schaltkreise mit unterschiedlichem Detailgrad (z.B. Signallaufzeiten aufgrund der geometrischen Struktur).

Eine einfache Simulation des Addierers ergibt:



Zur Durchführung von Simulation werden **Testbenches** verwendet, die alle notwendigen Signalkombination an den (simulierten) Schaltkreis anlegen.

| Notizen |  |  |
|---------|--|--|
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
| Notizen |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |
|         |  |  |

Hardwareentwurf mit VHDL

### WELCOME TO THE REAL WORLD!



22

NIaki-aa

| Notizen |  |  |  |
|---------|--|--|--|
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
| Notizen |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |
|         |  |  |  |