# МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ

федеральное государственное автономное образовательное учреждение высшего образования «Севастопольский государственный университет»

Институт информационных технологий и управления в технических системах

«Операционные элементы»

МЕТОДИЧЕСКИЕ УКАЗАНИЯ

к циклу лабораторных работ по дисциплине «Архитектура компьютерных систем» для студентов дневной и заочной форм обучения направления 090301 – Информатика и вычислительная техника

#### УДК 681.32

Операционные элементы: методические указания к циклу лабораторных работ по дисциплине «Архитектура компьютерных систем» для студентов для студентов дневной и заочной форм обучения направления 090301 — Информатика и вычислительная техника /Сост. Ю.К. Апраксин, Т.В.Волкова. — Севастополь: СевГУ, 2017.—80 с.

Методические указания предназначены для того, чтобы облегчить выполнение лабораторных работ, включенных в цикл «Операционные элементы», углубить знания студентов в области проектирования операционных автоматов и составляющих их элементов, помочь обрести необходимые навыки сборки и управляющих дискретных вычислительных устройств. наладки И к каждой лабораторной работе содержат четкую Методические указания постановку задачи, варианты заданий, методические рекомендации к лабораторной работе, последовательность домашней подготовке выполнения на лабораторном макете и содержание отчета. Приводится описание лабораторных макетов и справочные данные употребительных из используемых в лабораторных работах интегральных схемах.

Методические указания рассмотрены и утверждены на заседании кафедры информационных технологий и компьютерных систем 25.06.2017 г., протокол No 9.

Рецензент д. т.н., профессор Е.А. Шушляпин.

Допущено учебно-методическим центром СевГУ в качестве методических указаний.

# СОДЕРЖАНИЕ

| Вве  | едение                                                                    | 4           |
|------|---------------------------------------------------------------------------|-------------|
| 1. 3 | Лабораторная работа №1. Исследование работы элементов компьютерной логики | 8           |
|      | Лабораторная работа №2. Синтез комбинационных и                           | 0           |
|      |                                                                           | . 19        |
|      | григгерных схем                                                           | . 17        |
|      | в регистрах                                                               | . 20        |
| 4.   | Лабораторная работа №4. Комбинационные двоичные                           |             |
| (    | счетчики                                                                  | . 27        |
| 5. 3 | Лабораторная работа №5. Накапливающие двоичные                            |             |
| (    | счетчики                                                                  | . 32        |
| 6. 3 | Лабораторная работа №6. Схемы сравнения кодов                             | . 40        |
|      | Лабораторная работа №7. Дешифраторы и мультиплексоры                      |             |
|      | и их использование для организации передач в системе                      |             |
|      | регистров                                                                 | . 46        |
|      | Лабораторная работа №8. Распределители сигналов                           |             |
|      | Лабораторная работа №9. Двоичные сумматоры                                |             |
|      | Лабораторная установка «Logic-Trigger»                                    |             |
|      | блиографический список                                                    | . 72<br>.77 |
| אוע  | minor pager recently crimeon                                              | . / /       |

#### **ВВЕДЕНИЕ**

Методические указания предназначены для выполнения лабораторных работ по дисциплине «Архитектура компьютерных систем».

Назначение компьютера — обработка входных данных в соответствии с программой, заданной пользователем, с целью получения выходных данных.

Архитектура компьютера — это совокупность его свойств и характеристик. Важнейшие архитектурные решения, положенные в основу создания компьютера в целом и отдельных его узлов, задают принципы работы вычислительной системы на функциональном уровне безотносительно физической реализации.

Современный компьютер состоит из совокупности операционных устройств, взаимодействующих друг с другом с целью решения задач пользователей.

Под операционным устройством при этом понимается устройство, выполняющее множество операций  $\mathbf{F}$  над входными словами  $\mathbf{A}$  с целью получения результата  $\mathbf{B}$  (рисунок 1.1).



Рисунок 1.2 — Операционное устройство



Рисунок 1.2— Схема взаимодействия операционного и управляющего автоматов

В соответствии со структурной теорией цифровых автоматов, к классу которых относятся все типы компьютера, любое ИЗ них онжом рассматривать как совокупность двух взаимосвязанных устройств (OA) операционного автомата И управляющего автомата (УА) (рисунок 1.2) [1,2] . В свою очередь ОА состоит из операционных элементов (O3): двоичных сумматоров, счетчиков, регистров и.т.п., СДВИГОВЫХ предназначен ДЛЯ преобразования воздействием информации ПОД управляющих сигналов формируемых УА. ОА может сообщить своем состоянии выполнения того или иного действия осведомительными сигналами  $\{x_i\}$ ,  $\in \{0.1\}.$ 

УА осуществляет управление преобразованием данных в ОА в соответствии с принципом микропрограммного управления.

Принцип микропрограммного управления состоит в следующем: каждая сложная операция обработки

данных (например, умножение двоичных чисел с фиксированной точкой) реализуется как микропрограмма.

Микропрограмма — это последовательность элементарных операций. Каждая і-ая элементарная операция инициируется соответствующим сигналом  $\mathbf{y_i}$  и выполняется ОА за один такт. Под тактом понимается время между двумя синхроимпульсами, синхронизирующими работу ОУ. Элементарные операции называются микрооперациями. Сигналы  $\mathbf{y_i}$  вырабатываются УА и называются управляющими сигналами или сигналами микроопераций.

Примеры микроопераций:

- у1: P(1:n):=Q(1:n) присвоение n-разрядному регистру P значения, хранящегося на n-разрядном регистре Q,
- у2: C(1:k):=C(1:k)-1 декрементирование содержимого k-разрядного счетчика C,
- у3: P(1:n):=P(2:n).0 сдвиг слова в регистре P на один разряд влево с доопределением освобождающегося правого разряда нулем.

Осведомительные сигналы  $\mathbf{x_j}$  вырабатываются ОА и характеризуют промежуточные результаты выполнения микропрограммы.

Примеры осведомительных сигналов:

- x1=(P(1:n)=0) сигнал x1=1, когда значение регистра P равно нулю, в противном случае x1=0 (для реализации сигнала x1 необходимо построить комбинационную схему, реализующую булеву функцию  $x1=\overline{p1}$   $\overline{p2}...\overline{pn}$ , где pi выход i-го разряда регистра P),
- x2 = p1 осведомительный сигнал x2 снимается непосредственно с первого разряда регистра P и равен значению этого разряда,
- $x3 = (P(1:n) \ge Q(1:n))$  сигнал x3=1, когда двоичный код в регистре P больше двоичного кода в регистре Q (такой осведомительный сигнал может быть реализован схемой сравнения кодов на больше, принципы построения цифровых компараторов (схем сравнения) рассмотрены ниже).

Предметом исследования в лабораторных работах являются ОЭ различного назначения. В общем виде структурная схема операционного элемента приведена на рисунке 1.3.



Рисунок 1.3 – Обобщенная схема операционного элемента

На информационные входы подаются слова для обработки (входные Число информационных входов определяет разрядность обрабатываемых слов. Управляющие входы предназначены для подачи управляющих сигналов уі, инициирующих выполнение ОЭ микроопераций. На осведомительных выходах формируются сигналы Х<sub>і</sub>, характеризующие как состояние ОЭ, так и значения обрабатываемых слов. Информационные выходы значения слов представляют выходных (результатов выполнения микроопераций). Число информационных выходов (разрядность выходных слов) может отличаться от числа информационных входов.

Лабораторные работы преследуют цели изучения типовых схемных решений и приобретения навыков проектирования операционных элементов, изучения наиболее употребительных интегральных цифровых микросхем, а также приобретение опыта наладки и исследования этих Выполнение каждой лабораторной работы предусматривает внеаудиторную подготовку, выполнение работы в лаборатории и написание отчета. Для лабораторной работе методические указания облегчения подготовки К содержат ссылки на соответствующие литературные источники с указанием которые необходимо изучить перед выполнением лабораторной работы. После изучения (повторения) теоретического материала необходимо разработать схемы принципиальные электрические устройства в соответствии с индивидуальным заданием. Без такой подготовки студент к лабораторной работе не допускается.

В лаборатории необходимо собрать и отладить схемы на установке «Logic-Trigger». Описание установки приведено в разделе 10. Собирать схему необходимо при отключенном питании. Включать питание установки можно только с разрешения преподавателя, ведущего занятия. После наладки и исследования устройства необходимо продемонстрировать его работу преподавателю. При работе с установкой следует соблюдать правила техники безопасности, утвержденные для лаборатории.

После выполнения лабораторной работы необходимо представить и защитить отчет. Отчет должен содержать следующие разделы:

- 1. Цель работы.
- 2. Постановка задачи.
- 3. Модель разрабатываемого операционного элемента.
- 4. Тесты для проверки работы операционного элемента.
- 5. Разработка принципиальной схемы операционного элемента.
- 6. Результаты наладки и тестирования схемы. В этом разделе должны быть приведены временные диаграммы, основные характеристики схем, последовательность и результаты испытания схемы.
- 7. Выводы.

В процессе защиты работы студент должен продемонстрировать знание теоретического материала, умение проектировать, знание способов оптимизации схем с целью увеличения их быстродействия или упрощения структуры. Отчет о лабораторной работе должен быть представлен преподавателю на следующем после выполнения работы занятии.

Общий список литературы приведен в конце методических указаний. Для упрощения подготовки к выполнению лабораторных работ при каждой ссылке на источник указываются страницы текста, содержащие наиболее полную информацию по изучаемому вопросу.

# 1.ЛАБОРАТОРНАЯ РАБОТА № 1. ИССЛЕДОВАНИЕ РАБОТЫ ЭЛЕМЕНТОВ КОМПЬЮТЕРНОЙ ЛОГИКИ

### 1.1. Цель работы

Целью работы является исследование логики работы элементов И, ИЛИ, НЕ, получение навыков проектирования более сложных схем на базе этих элементов, изучение лабораторной установки «Logic-Trigger» (L-T), приобретение первых навыков сборки, наладки и исследования комбинационных и триггерных схем.

### 1.2. Краткие теоретические сведения

### 1.2.1. Выполнение логических операций в компьютере

Из курсов «Информатика» и «Алгоритмизация и программирование» известны поразрядные логические операции над двоичными векторами (последовательностями битов). Например, в языке Java подобные операции определены для целых типов данных и выполняются над всеми битами целого значения, включая знаковый в соответствии с таблицей 1.1.

| Таблица 1.1 – Правила | формирования | результата | логических | операций |
|-----------------------|--------------|------------|------------|----------|
| над битами            |              |            |            |          |

| i-ые биты слов<br>А и В |                | AND<br>^                       | OR<br>V     | XOR<br>⊕                       | NOT<br>Ā <sub>i</sub> |
|-------------------------|----------------|--------------------------------|-------------|--------------------------------|-----------------------|
| A <sub>i</sub>          | B <sub>i</sub> | A <sub>i</sub> &B <sub>i</sub> | $A_i   B_i$ | A <sub>i</sub> ^B <sub>i</sub> | ~ A <sub>i</sub>      |
| 0                       | 0              | 0                              | 0           | 0                              | 1                     |
| 0                       | 1              | 0                              | 1           | 1                              | 1                     |
| 1                       | 0              | 0                              | 1           | 1                              | 0                     |
| 1                       | 1              | 1                              | 1           | 0                              | 0                     |

В таблице 1.1 использованы следующие обозначения:

- &  $(\land)$  логическое умножение, конъюнкция (И);
- | (∨) логическое сложение, дизъюнкция (ИЛИ);
- ^ (⊕) сложение по модулю 2 (исключающее ИЛИ);
- ~ ( ) логическое отрицание, инверсия (НЕ).

В арифметико-логическом устройстве (АЛУ) компьютера указанные операции выполняются на специальных операционных элементах (ОЭ), построенных на базе логических схем И, ИЛИ, НЕ (элементах булевого базиса).

Логическим элементом называется электронная схема, реализующая элементарную логическую функцию, имеющая количество входов, равное числу аргументов функции, и один выход. Входные сигналы (сигналы,

поступающие на входы логических элементов) определяют значения входных переменных. Значение выходного сигнала является функцией значений входных сигналов. Значение входного или выходного сигнала представляет собой потенциал логического нуля или логической единицы.

На рисунке 1.1 изображены условно-графические обозначения логических элементов И (&), ИЛИ (1), И-НЕ (& с отрицанием (кружком) на выходе), ИЛИ-НЕ (1 с отрицанием на выходе), инвертор — НЕ (1 с одним входом и отрицанием на выходе), исключающее ИЛИ (=1). Элементы И-НЕ и ИЛИ-НЕ после выполнения функции И (ИЛИ) инвертирует результат. Таблицы истинности функций И-НЕ и ИЛИ-НЕ сделайте самостоятельно. Элементы И-НЕ и ИЛИ-НЕ можно использовать в качестве инвертора, если на все входы элемента подать один и тот же сигнал. Правила получения результата, представленные в таблице 1.1, распространяются на элементы с числом входов, большим двух:

- на выходе элемента И потенциал логической единицы будет только тогда, когда на все входы этого элемента поданы потенциалы логической единицы, в противном случае – потенциал логического нуля;
- на выходе элемента ИЛИ потенциал логического нуля будет тогда, когда на все входы подан потенциал логического нуля, в противном случае – потенциал логической единице.



Рисунок 1.1 – Условно-графические обозначения логических элементов

Логические элементы выполняются в виде интегральных микросхем (ИМС), работающих от источника постоянного тока, и их характеристики существенно зависят от схемотехники конкретной серии микросхем. Так для микросхемы К155ЛА2 (серия К155, транзисторно-транзисторная логика, напряжение источника питания: +5В), изображенной на рисунке 1.2, потенциал логической единицы должен быть не менее 2,4 В, потенциал логического нуля – не более 0,4 В. Микросхема обеспечивает время переключения из 1 в 0 – не более 15 нс, время переключения из 0 в 1 – не более 22 нс. Коэффициент разветвления (число входов, которые можно подключить к одному выходу) – 10 [6].



Рисунок 1.2 – Микросхема К155ЛА2: а) – схема электрическая (14 вывод должен быть подключен к +5B, 7 – к GND (общему проводу)); б) – условно-графическое обозначение

Схемы, вычисляющие те или иные булевы функции и состоящие только из логических элементов (не содержащие элементов памяти) называют комбинационными схемами (комбинационными преобразователями).

В качестве примера комбинационной схемы на рисунке 1.3 изображена схема і-го разряда формирователя кодов, выполняющего для двоичных векторов A и B операции конъюнкции, дизъюнкции, инверсии A, инверсии B. Конкретная (j-ая) операция формирователя выбирается управляющим сигналом  $y_j$ . При подаче в схему управляющего сигнала  $y_1$  над і-ми разрядами операндов ( $A_i$  и  $B_i$ ) выполняется операция конъюнкции (I), I0, I1, I1, I2, I3, I3, I4, I4, I4, I5, I6, I7, I8, I8, I9, I9

Для создания подобного формирователя для n-разрядных кодов A и B нужно продублировать схему i-го разряда n раз.



Рисунок 1.3 – Схема і-го разряда комбинационного преобразователя

### 1.2.2. Хранение информации в компьютере

Для хранения информации в компьютере используются электронные приборы с двумя состояниями. Двоичный элемент, который может переключаться в любое из двух возможных состояний и сохранять это состояние в течение требуемого промежутка времени называется двоичным запоминающим элементом. Состояние элемента в некоторый момент времени определяет бит информации. В логических схемах компьютера, выполняющих обработку информации, в качестве запоминающих элементов наиболее широко используются элементы задержки и триггеры с раздельными и счетными входами.

### Элементы задержки.

Для запоминания сигнала на сравнительно небольшой промежуток времени используются элементы задержки, функция которых имеет вид y(t+D)=x(t). Здесь x — входной сигнал, поступающий в момент времени t. Элемент «запоминает» значение x на промежуток времени D и благодаря этому выходной сигнал у переключается с задержкой D по отношению к переключениям входного сигнала x.

В качестве элементов задержки используются специальные электронные схемы, обеспечивающие задержку сигнала на заданную (относительно большую) величину. Для задержки сигнала на небольшие промежутки времени

могут использоваться инверторы, включенные по схеме, изображенной на рисунке 1.4. Если задержка сигнала на одном инверторе составляет  $\tau$ , то в цепочке из N последовательно включенных инверторов сигнал задерживается на время  $D=\tau\,N$  .



Рисунок 1.4 – Элемент задержки:

- а) реализация элемента задержки на логических элементах;
- б) условно-графическое обозначение

#### Триггеры с раздельными входами.

Для запоминания двоичной переменной на сколь угодно большой промежуток времени используются специальные электрические ИЛИ элементарные логические схемы, называемые триггерными схемами (триггерами). В триггере с раздельными входами выделяют два входных сигнала R и S, два выходных сигнала Q и  $\overline{Q}$  и два состояния, обозначаемых как 0 и 1. Триггер функционирует в соответствии с рисунком 1.5.



Рисунок 1.5 — Закон функционирования триггера с раздельными входами

Сигнал R=1 переключает триггер в нулевое состояние, которому соответствует выходной сигнал  $\overline{Q}=1$ . Сигнал S=1 переключает триггер в единичное состояние, что сопровождается выработкой сигнала Q=1. Входная комбинация R=1, S=1 является запрещенной.

Специальные электронные схемы триггеров будут рассмотрены в курсе «Компьютерная электроника». Весьма часто триггеры строятся на базе

логических элементов. Ограничиваясь логическими и информационными аспектами функционирования схем, будем рассматривать только логические схемы триггеров.

В базисе ИЛИ-НЕ триггер строится по схеме, изображенной на рисунке 1.6. Схема имеет два входа R и S. Выходные сигналы Q и  $\overline{Q}$  связаны с входными сигналами R и S уравнениями:

$$\begin{cases} Q = \overline{\overline{Q} \vee R}; \\ \overline{Q} = \overline{Q \vee S}. \end{cases}$$

Этим уравнениям соответствует таблица 1.2, отображающая зависимость между значениями входных и выходных сигналов.



Рисунок 1.6 – Триггер с раздельными входами:

- а) реализация в базисе ИЛИ-НЕ;
- б) условно-графическое обозначение

Таблица 1.2 – Значения входных и выходных сигналов триггера

| Bxo  | цные | Выходные |                |
|------|------|----------|----------------|
| СИГН | алы  | сигналы  |                |
| R    | S    | Q        | $\overline{Q}$ |
| 0    | 0 0  | 0        | 1              |
| U    |      | 1        | 0              |
| 0    | 1    | 1        | 0              |
| 1    | 0    | 0        | 1              |
| 1    | 1    | 0        | 0              |

Из таблицы 1.2 следует, что при R=0 и S=0 выходные сигналы Q и  $\overline{Q}$  могут принадлежать одному из двух наборов  $Q\overline{Q}$  = 01 или  $Q\overline{Q}$  = 10. При нулевых значениях входных сигналов выходные сигналы сохраняют свои значения сколь угодно долго, т.е. состояния схемы являются устойчивыми.

Триггер имеет два устойчивых состояния: нулевое (0) и единичное (1). Состояние  $Q\overline{Q}=01$  называется нулевым состоянием и  $Q\overline{Q}=10$  — единичным состоянием триггера. Поскольку сигналы Q и  $\overline{Q}$  являются взаимообратными, то состояние триггера определено, если задано значение одного из выходных сигналов, например, сигнала Q.

При поступлении на схему сигналов R=1 и S=1 выходные сигналы принимают значения Q=0 и  $\overline{Q}=0$ . По окончании действия входных единичных сигналов эта комбинация входных сигналов сохраняться не может (состояние схемы не является устойчивым), и схема должна перейти либо в состояние 0, либо в состояние 1. Оба эти состояния являются равноправными, и, следовательно, переход в конкретное состояние с физической точки зрения определяется случайными обстоятельствами. Если сигнал R переключается в 0 позже, чем сигнал S, то схема переключается в нулевое состояние. Исходя из вышесказанного, комбинация входных сигналов R=1 и S=1 считается запрещенной.

Поскольку для управления триггером используются два самостоятельных входа, то схема, изображенная на рисунке 1.6, называется триггером с раздельными входами.

В момент включения питающего напряжения триггер случайным образом устанавливается либо в состояние 0, либо в состояние 1. К моменту начала работы триггер должен быть приведен в требуемое состояние, обычно это состояние 0. Эта операция называется начальной установкой (сбросом) триггера.

В дальнейшем триггер с раздельными входами будем обозначать, как показано на рисунке 1.6, б, и использовать для описания его работы таблицу истинности (таблица 1.3).

Таблица 1.3 – Таблица истинности для триггера с раздельными входами (RS-триггера)

| R | S | Q                    |
|---|---|----------------------|
| 0 | 0 | Сохраняется          |
|   |   | предыдущее состояние |
| 0 | 1 | 1                    |
| 1 | 0 | 0                    |
| 1 | 1 | Не определено        |

## Триггеры со счетным входом.

Для некоторых применений в триггере организуется счетный вход, по которому триггер переключается как в состояние 0, так и в состояние 1. Триггер со счетным входом функционирует в соответствии с рисунком 1.7.



Рисунок 1.7 – Закон функционирования триггера со счетным входом

Последовательность сигналов на входе T приводит к поочередному переключению триггера в состояния  $0,1,0,1,\ldots$ , причем предполагается, что каждый сигнал T должен вызывать единственный переход (0,1) или (1,0).

В базисе ИЛИ-НЕ триггер со счетным входом строится по схеме, изображенной на рисунке 1.8.



Рисунок 1.8 – Триггер с импульсным счетным входом:

- а) реализация в базисе ИЛИ-НЕ;
- б) условно-графическое обозначение

Элементы 1 и 2 образуют триггер с раздельными входами R и S, а счетный вход T организован с помощью элементов 3 и 4.

Допустим, что на выходах R и S зафиксирован нулевой уровень сигнала (R=0, S=0), а на вход T поступает серия (последовательность) прямоугольных электрических импульсов C (рисунок 1.9). Тогда при C=1 на выходах элементов 3 и 4 будут нули и триггер с раздельными входами, реализованный на элементах 1 и 2, согласно таблице истинности 1.3 будет хранить свое состояние, а при C=0 триггер будет переключаться в противоположное состояние, т.к. уровень на выходах элементов 3 и 4 будет в этом случае определяться, соответственно, значениями инверсного и прямого выхода триггера. При правильном подборе параметров синхросерии триггер будет переключаться в противоположное состояние по каждому синхроимпульсу, т.е. считать синхроимпульсы (счет по модулю 2).



Рисунок 1.9 – Синхросерия с амплитудой импульсов U и периодом  $\tau$  и скважностью  $\tau_1/\tau$ 

Более подробно схемы и особенности работы триггеров со счетным входом (импульсным или потенциальным) описаны в [3, 4].

### Синхронизированные триггеры.

В компьютерах наиболее часто синхронизируются моменты переключения триггеров. С этой целью триггеры снабжаются дополнительным входом, по которому поступает синхронизированный сигнал, и логическими элементами, обеспечивающими требуемый порядок переключения состояний. Триггеры с встроенной схемой синхронизации называются синхронизированными триггерами.

Синхронизированный триггер — это элементарная логическая схема, которая при синтезе более сложных схем рассматривается как элемент памяти.

Схема синхронизированного RS-триггера изображена на рисунке 1.10.



Рисунок 1.10 – Синхронизированный RS-триггер

### 1.3. Содержание и последовательность выполнения работы

Работа предусматривает следующую последовательность действий:

- 1) изучить раздел 1.2;
- 2) изучить описание лабораторной установки L-T, приведенное в разделе 10:
  - 3) изучить описание микросхем, включенных в состав макета;
- 4) проверить логику работы элементов И, ИЛИ, НЕ, Исключающее ИЛИ в соответствии с их таблицами истинности с помощью микросхем серии 74HC\*\*, представленных на макете L-T, сигналы на входы элементов подавать с кнопочного регистра;
- 5) провести макетирование и наладку схемы типового (i-го) разряда формирователя кодов, выполняющего для двоичных векторов A и B операции конъюнкции, дизъюнкции, инверсии A, инверсии B. Конкретная (j-ая) операция формирователя должна выбираться управляющим сигналом  $y_j$ . Управляющие сигналы на входы схемы подать с кнопочного регистра.
- 6) провести макетирование и наладку схемы асинхронного RS-триггера на базе логических элементов L-T;
- 7) провести макетирование и наладку схемы синхронного RS-триггера на базе логических элементов L-T.

## 1.4. Контрольные вопросы

- 1.4.1.Опишите логику работы многовходовых элементов И, ИЛИ, И-НЕ, ИЛИ-НЕ, исключающее ИЛИ.
  - 1.4.2. Какая схема называется комбинационной?

- 1.4.3. Нарисуйте модель комбинационного преобразователя, исследуемого в лабораторной работе (изображение в виде «черного ящика» с указанием входных и выходных сигналов).
- 1.4.4. Как выбирается конкретная операция комбинационного преобразователя, исследуемого в лабораторной работе?
- 1.4.5. Объясните логику работы схемы асинхронного RS-триггера, построенную в базисе ИЛИ-НЕ.
  - 1.4.6. Приведите таблицу истинности RS-триггера.
  - 1.4.7. Как синхронизировать RS-триггер?
- 1.4.8. Что из себя представляет триггер со счетным входом и как он работает.
  - 1.4.9. Что такое синхросерия? Какие параметры имеет синхросерия?

### 2.ЛАБОРАТОРНАЯ РАБОТА № 2. СИНТЕЗ КОМБИНАЦИОННЫХ И ТРИГГЕРНЫХ СХЕМ.

### 2.1. Цель работы

Работа имеет цель повторить методы проектирования комбинационных схем, изучить лабораторную установку «Logic-Trigger» (L-T), приобрести первые навыки сборки, наладки и исследования комбинационных и триггерных схем.

### 2.2. Содержание и последовательность выполнения работы

Работа выполняется без внеаудиторной подготовки и предусматривает следующую последовательность действий:

- 1) изучить описание лабораторной установки L-T, приведенное в разделе 10;
  - 2) изучить описание микросхем, включенных в состав макета;
- 3) синтезировать функциональную и принципиальные электрические схемы, реализующие заданную функцию;
  - 4) провести макетирование и наладку схемы с использованием L-T;
- 5) реализовать на макете функцию  $Y = X1 \ v \ X2 \ v \ X3 \ v \ X4 \ v \ X5 \ c$  использованием микросхем серии 74HC\*\*;
- 6) построить триггер типа Т на ЈК- и D-триггерах (серия 74НС), подать на счетный вход сигналы с генератора синхросигналов, снять с помощью осциллографа временные диаграммы работы схем, обратить особое внимание на момент переключения триггера, сопоставив его с фронтами синхросигнала, по которым происходит переключение триггера.

### 2.3. Варианты заданий

Варианты заданий на лабораторную работу представлены на рисунке 2.1.

# 2.4. Контрольные вопросы

- 2.4.1. Какие формы задания булевых функций вы знаете?
- 2.4.2. Охарактеризуйте матричную форму задания булевой функции.
- 2.4.3. Как распределяются приоритеты функционирования триггеров с синхронными и асинхронными входами в микросхемах серии 74HC?
- 2.4.4. Представить обобщенную структурную схему операционного элемента.
- 2.4.5. В чем состоит различие между управляющими и осведомительными сигналами?



Рисунок 2.1 – Варианты заданий на лабораторную работу № 1

# 3. ЛАБОРАТОРНАЯ РАБОТА №3. ВЫПОЛНЕНИЕ МИКРООПЕРАЦИЙ В РЕГИСТРАХ

### 3.1. Цель работы

Целью работы является изучение принципов структурной и функциональной организации регистров, методов выполнения микроопераций установки кода, приема и передачи кода, сдвига и преобразования кода в регистрах, а также формирования осведомительных сигналов.

### 3.2. Краткие теоретические сведения

Регистром называется упорядоченная последовательность запоминающих элементов, предназначенных для хранения слова информации. В качестве запоминающих элементов используются триггеры. Как составная часть ОА, регистр может выполнять различные микрооперации.

Пример. Спроектировать 4-разрядный регистр Q(1:4), выполняющий следующие микрооперации:

у0: Q(1:4):=0000 – обнуление (сброс) регистра,

y1: Q(1:4):=1010 – установка кода,

y2: Q(1:4):= T(1:4) – прием кода с регистра T (межрегистровая передача),

у3: Q(1:4):=Q(2:4).Q1 – циклический сдвиг влево информации в регистре.

Регистр должен вычислять осведомительные сигналы

x1=(Q(1:4)=1111), x2=(Q(1:4)>=1010).

В качестве элементного базиса для реализации і-го разряда регистра можно взять, например, D-триггер с установочными RS-входами (серия 74HC) — рисунок 3.1. У данного триггера есть входы  $D, C, \overline{R}, \overline{S}$ , а также

комплиментарные выходы Q и  $\overline{Q}$ . Входы  $\overline{S}$  и  $\overline{R}$  асинхронные, потому что они работают независимо от сигнала на тактовом входе C; активный уровень для них — низкий. Сигнал от входа D передается на выходы Q и  $\overline{Q}$  по положительному (от низкого к высокому уровню) перепаду на тактовом входе C. Чтобы триггер переключился правильно, нужный уровень на входе D следует зафиксировать заранее, перед приходом тактового перепада. Если на входы  $\overline{S}$  и  $\overline{R}$  одновременно подать напряжения низкого уровня, состояние выходов D и D окажется неопределенным. Асинхронная установка нужного сочетания уровней на выходах получится, когда на входы  $\overline{S}$  и  $\overline{R}$  поданы взаимно-противоположные логические сигналы. В это время входы D отключены. Загрузить в триггер бит данных по входу D можно, если на входы  $\overline{S}$  и  $\overline{R}$  подано напряжение высокого уровня.

В таблицу 3.1 сведены все правила переходов D-триггера. Для реализации регистра необходимо четыре таких триггера. Обозначим входы триггеров 1 – 4 соответственно R1-R4, S1-S4, D1-D4, C1-C4, выходы – Q1-Q4.

Выходы внешнего регистра T(1:4), с которого принимается информация на регистр Q, обозначим T1-T4.



Рисунок 3.1 — Условно-графическое обозначение D-триггера

Необходимо синтезировать функции возбуждения входов регистра ДЛЯ осуществления набора заданных Построим микроопераций. таблицу зависимости функций возбуждения входов управляющих сигналов входной информации (таблица 3.2). Операции установки и приема кода целесообразно 33выполнять при помощи специально для

этого предназначенных установочных RS-входов регистра. Эти входы асинхронные и имеют приоритет перед другими входами (что отражено в таблице 3.1). При этом различают двухтактные и однотактные операции установки и приема. Для двухтактных операций характерно, что в первом такте в схему (на R входы, ответственные за установку нуля) подается управляющий сигнал у0, вследствие чего регистр обнуляется. Во втором такте в схему подается непосредственно сигнал установки (или приема) — у1(или у2). Этот сигнал подается только на S входы, ответственные за установку единицы (так как нули уже установлены в предыдущем такте).

При однотактной установке и нули и единицы входного слова должны быть приняты на регистр за один такт под воздействием единственного сигнала у1 (или у2). В таблице 3.2 элементы, необходимые для однотактной установки (приема) и лишние для двухтактной, заключены в квадратные скобки. Пустые клетки в таблице 3.2 означают, что соответствующий сигнал имеет низкий уровень (равен логическому нулю).

Таблица 3.1

| 1 403111 | т иолици 5.1 |                   |                   |               |  |
|----------|--------------|-------------------|-------------------|---------------|--|
| C(t)     | D(t)         | $\overline{R}(t)$ | $\overline{S}(t)$ | Q(t+1)        |  |
| X        | X            | 0                 | 0                 | Не определено |  |
| X        | X            | 0                 | 1                 | 0             |  |
| X        | X            | 1                 | 0                 | 1             |  |
| 0        | X            | 1                 | 1                 | Q(t)          |  |
| 1        | 0            | 1                 | 1                 | 0             |  |
| 1        | 1            | 1                 | 1                 | 1             |  |

Анализ таблицы 3.2 позволяет сделать вывод, что функции для R-входов при однотактной установке усложняются, что является своеобразной платой за выигрыш в быстродействии.

Примечание. У микросхемы D-триггера для исключения запрещенной комбинации 11 на RS-входах, эти входы выполнены инверсными. При составлении таблицы 3.2 инверсии на установочных входах триггера не учитывались. Эти инверсии будут учтены при составлении булевых функций возбуждения входов по таблице 3.2 (так как инвертироваться должна вся функция, а не отдельные входящие в нее переменные).

Микрооперацию сдвига целесообразно выполнять с использованием синхронного D-триггера. При этом синхроимпульсы будут использоваться для отсчета сдвигов: на один синхроимпульс будет выполняться один сдвиг. Для этого управляющий сигнал у3, домноженный на синхроимпульс, целесообразно подать на входы С триггеров.

Внимание! В схему регистра не может быть подано два или более управляющих сигнала одновременно, так как в конкретный момент времени на одном операционном элементе может выполняться только одна микрооперация.

Таблица 3.2

| у  | R1                | S1         | R2                | S2         | R3                | S3         | R4                | S4         |
|----|-------------------|------------|-------------------|------------|-------------------|------------|-------------------|------------|
| y0 | 1                 |            | 1                 |            | 1                 |            | 1                 |            |
| y1 |                   | 1          | [1]               |            |                   | 1          | [1]               |            |
| y2 | $[\overline{T1}]$ | <i>T</i> 1 | $[\overline{T2}]$ | <i>T</i> 2 | $[\overline{T3}]$ | <i>T</i> 3 | $[\overline{T4}]$ | <i>T</i> 4 |
| у  | D1                | D2         | D3                | D4         | C1                | C2         | C3                | C4         |
| y3 | Q2                | Q3         | Q4                | Q1         | c                 | c          | c                 | c          |

Из таблицы 3.2 получаем следующие функции возбуждения входов триггеров.

$$\overline{R1} = \overline{y0 \vee [y2 \overline{T1}]}; \qquad \overline{S1} = \overline{y1 \vee y2 T1};$$

$$\overline{R2} = \overline{y0 \vee [y1 \vee y2 \overline{T2}]}; \qquad \overline{S2} = \overline{y2 T2};$$

$$\overline{R3} = \overline{y0 \vee [y2 \overline{T3}]}; \qquad \overline{S3} = \overline{y1 \vee y2 T3};$$

$$\overline{R4} = \overline{y0 \vee [y1 \vee y2 \overline{T4}]}; \qquad \overline{S4} = \overline{y2 T4};$$

$$D1 = Q2; \quad D2 = Q3; \quad D3 = Q4; \quad D4 = Q1;$$

$$C1 = C2 = C3 = C4 = c y3.$$

Осведомительный сигнал х1 вычисляется по формуле

$$x1 = Q1 Q2 Q3 Q4$$
.

На рисунке 3.1 показаны коды состояний регистра, на которых осведомительный сигнал x2 должен принимать единичные значения. Минимальная ДНФ функции x2:



Рисунок 3.1 — Наборы, на которых осведомительный сигнал x2 принимает единичное значение

$$x2(O1, O2, O3, O4) = O1O2 \lor O1O3$$
.

Для реализации функции в базисе «И-НЕ» ее следует представить в виде:

$$x2 = \overline{Q1} \, \overline{Q2} \cdot \overline{Q1} \, \overline{Q3}$$
 (доказать справедливость преобразования функции самостоятельно).

Схема регистра (вариант двухтактной установки (приема) кода) представлена на рисунке 3.2. В дальнейшем под словом схема будем понимать функциональную схему

устройства. Если будут подразумеваться другие виды схем, это будет оговорено.



Рисунок 3.2 — Схема регистра, выполняющего микрооперации сброса, установки и приема кода, сдвига



Рисунок 3.3 — Временные диаграммы регистра при выполнении микрооперации сдвига в динамическом режиме

Временные диаграммы регистра при выполнении им микрооперации сдвига в динамическом режиме (при подаче на С-входы последовательности синхроимпульсов) приведены на рисунке 3.3. D-триггеры (триггеры-защелки) нарастающему синхросигнала. переключаются ПО фронту Временные интервалы, в частности, задержки переключения триггеров относительно начала синхроимпульса, на рисунке 3.3 показаны условно без соблюдения Параметры синхросерии (частота, скважность) масштаба. обычно рассчитываются исходя из принципов взаимодействия УА и ОА и задержек срабатывания операционных элементов. В данном случае, например, важно, чтобы за время положительного уровня на входе С, триггер успел сработать.

Микрооперации установки и приема кода в данной схемной реализации осуществляются асинхронно при подаче в схему единичного значения соответствующего управляющего сигнала (можно предположить, что время формирования этих значений задается (синхронизируется) управляющим автоматом).

# 3.3. Содержание работы

Задание предусматривает проектирование трехразрядного регистра, выполняющего микрооперации установки кода, приема кода с регистра кнопок, операцию сдвига, а также синтез схем формирования осведомительных сигналов, отражающих состояние регистра. Разработанная схема должна быть собрана и отлажена на макете L-T.

В результате исполнения операции установки кода регистр переходит в заранее известное состояние. Микрооперация приема кода обеспечивает прием кода с трехразрядного регистра кнопок. Обе эти микрооперации могут выполняться за один или два такта. В схемах, проектируемых с использованием двухтактной установки или приема кода, по приходу сигнала первого такта регистр сбрасывается в нулевое состояние, а затем по сигналу второго такта осуществляется переключение только тех триггеров регистра, которые должны быть установлены в единичное состояние. Количество тактов микроопераций (МО) установки и приема кода и сам код определяется индивидуальным заданием (таблица 3.3). Сигналы микроопераций приема и установки кода (в том числе и сигнал первого такта для двухтактных схем) рекомендуется подавать с помощью кнопок. Соответствующие переключения целесообразно выполнять, используя асинхронные входы R и S триггеров триггеров.

Микрооперацию сдвига наиболее удобно реализовать по сигналу, снимаемому с генератора синхроимпульсов с использованием синхронных входов триггеров. Заданием определяется тип триггера (ЈК или D), тип сдвига (логический с доопределением освобождающегося разряда — L, циклический — C), направление сдвига (влево — L, вправо - R). Константа сдвига равна 1. Освобождающийся при логическом сдвиге разряд доопределяется нулем.

Осведомительные сигналы задаются в терминах отношений. Например:  $X_1 = (A=B_1)$ ,  $X_2 = (A>=B_2)$ ,  $X_3 = (A<B_3)$ , где  $B_1,B_2,B_3$  константы. Естественно, коды A и  $B_i$  интерпретируются как двоичные числа. Для формирования осведомительных сигналов реализуются соответствующие комбинационные схемы. Перечень осведомительных сигналов определяется индивидуальным заданием.

### 3.4. Варианты индивидуальных заданий

Варианты индивидуальных заданий на лабораторную работу приведены в таблице 3.3.

Таблица 3.3 – Варианты заданий на лабораторную работу № 2

| No   | Тип   | Уста-   | МО приема кода   | Коли-    | Тип   | Напра- | Осведоми-  |
|------|-------|---------|------------------|----------|-------|--------|------------|
| вар. | триг- | навли-  |                  | чество   | сдви- | вление | тельный    |
|      | гера  | ваемые  |                  | тактов   | га    | сдвига | сигнал     |
|      |       | коды    |                  | приема,  |       |        |            |
|      |       |         |                  | установ- |       |        |            |
|      |       |         |                  | ки кода  |       |        |            |
| 1    | D     | 000 001 | A(1:3):=T(1:3)   | 2        | L     | L      | A(1:3)≤110 |
| 2    | D     | 000 101 | A(1:3):= T(1:3)  | 2        | C     | L      | A(1:3)=101 |
| 3    | D     | 000 011 | A(1:3):=T(1:3)   | 2        | L     | R      | A(1:3)=011 |
| 4    | D     | 000 110 | A(1:3) := T(1:3) | 2        | C     | R      | A(1:3)≥110 |
| 5    | D     | 000 100 | A(1:3):=T(1:3)   | 2        | C     | L      | A(1:3)≥101 |

### 3.5. Внеаудиторная подготовка

- 3.5.1. Изучить особенности функциональной и структурной организации регистров: [2] стр. 119-127, [2] стр. 197-199.
- 3.5.2. Разработать схему регистра в соответствии с индивидуальным заданием.
- 3.5.3. Продумать последовательность наладки схемы. Рекомендуется с целью упрощения наладки сначала собрать часть схемы, реализующую одну или две микрооперации. После наладки последовательно макетировать дополнительные цепи, реализующие оставшиеся микрооперации. В процессе подготовки следует спланировать тестовые входные комбинации и ожидаемую реакцию на них, которые будут использованы при проверке работоспособности схемы на каждом этапе наладки.
  - 3.6. Выполнение работы в лаборатории.
  - 3.6.1.В соответствии с подготовленным планом собрать и наладить схему.
- 3.6.2. Установить в регистре унитарный код 100 или 011 и с помощью осциллографа снять временные диаграммы циклического сдвига. На временной диаграмме отразить состояние всех трех триггеров регистра.
  - 3.7. Контрольные вопросы
  - 3.7.1. Какие микрооперации выполняются в регистре?
- 3.7.2. Для чего в сдвиговых регистрах используются двухступенчатые триггеры?
- 3.7.3. Какие преимущества и недостатки двухтактных (однофазных) схем приемки и установки кодов?
- 3.7.4. Как изменится разработанная схема регистра, если использовать однотактные схемы приема и установки кодов.
  - 3.7.5. Чем определяется время исполнения микроопераций в регистрах?
  - 3.7.6. Сформулируйте алгоритм получения функций возбуждения триггеров регистра, выполняющего заданный набор микроопераций.

# 4. ЛАБОРАТОРНАЯ РАБОТА №4. КОМБИНАЦИОННЫЕ ДВОИЧНЫЕ СЧЕТЧИКИ

### 4.1. Цель работы

Изучить схемные реализации и методы проектирования комбинационных схем счета, получить навыки сборки и наладки таких схем.

### 4.2. Краткие теоретические сведения

Различают комбинационные и накапливающие счетчики. Комбинационный счетчик — это комбинационная схема, формирующая на своих выходах код (целое двоичное число), который больше (меньше) входного кода на целое число m. Как правило,  $m=2^k$ , где k=1,2,3... Накапливающий счетчик — это последовательностная схема (схема с памятью), которая в каждом такте счета увеличивает (уменьшает) код своего состояния на целое число, не обязательно являющееся степенью двойки.

В данной работе рассматриваются комбинационные счетчики, выполняющие следующие микрооперации:

$$y_1$$
: B(1:n):=A(1:n)+1, (4.1)

$$y_2$$
: B(1:n):=A(1:n)-1, (4.2)

где A(1:n) - n-разрядное двоичное число на входе схемы, а B(1:n) результат выполнения микрооперации счета, представленной на выходе схемы. Счетчики, выполняющие микрооперацию  $y_1$  (формула 4.1), называются суммирующими или инкрементирующими, микрооперацию  $y_2$  (формула 4.2) — вычитающими или декрементирующими. Счетчики, выполняющие обе эти операции, называются реверсивными.

Синтезируем схему типового i-го разряда счетчика (рисунок 4.1,a) и наберем из этих схем требуемую разрядность счетчика, как это показано на рисунке 4.1,б. Подобный подход - один из основных подходов при синтезе операционных элементов.

На входы і-го разряда счетчика (рисунок 4.1,а) поступают сигналы  $\mathbf{a_i}$  — і-ый разряд входного кода  $\mathbf{A}$  и  $\mathbf{p_i}$  — перенос (в вычитающем счетчике — заем) в этот разряд из предыдущего младшего разряда счетчика. Счетчик суммирует два указанных сигнала и выдает на выход два сигнала —  $\mathbf{b_i}$  (і-ый разряд выходного кода  $\mathbf{B}$ ) — сумма входных сигналов,  $\mathbf{p_{i-1}}$  — перенос (заем) в следующий старший разряд. Перенос в самый младший разряд п-разрядного счетчика (рисунок 4.1,б)  $\mathbf{p_n}$  равен 1, т.к. счетчик выполняет функцию суммирования (декрементирующий счетчик — вычитания) единицы из младшего разряда. Перенос (заем) из старшего разряда  $\mathbf{p_0}$  может быть использован для наращивания разрядности счетчика.

Зависимость выходов одноразрядного суммирующего счетчика от входов приведена в таблице 4.1. Подобная информация для вычитающего счетчика приведена в таблице 4.2.



Рисунок 4.1 — Комбинационные двоичные счетчики: а) — одноразрядный, б) — n-разрядный

Таблица 4.1

| $\mathbf{a_{i}}$ | $\mathbf{p_i}$ | $\mathbf{b_{i}}$ | $p_{i-1}$ |
|------------------|----------------|------------------|-----------|
| 0                | 0              | 0                | 0         |
| 0                | 1              | 1                | 0         |
| 1                | 0              | 1                | 0         |
| 1                | 1              | 0                | 1         |

Таблица 4.2

| $\mathbf{a_{i}}$ | $\mathbf{p_i}$ | b <sub>i</sub> | $\mathbf{p}_{i-1}$ |
|------------------|----------------|----------------|--------------------|
| 0                | 0              | 0              | 0                  |
| 0                | 1              | 1              | 1                  |
| 1                | 0              | 1              | 0                  |
| 1                | 1              | 0              | 0                  |

Выходные сигналы для одноразрядного суммирующего счетчика вычисляются по формулам:

$$b_i = a_i p_i \vee \overline{a_i} p_i; \quad p_{i-1} = a_i p_i. \tag{4.3}$$

Аналогичные формулы для вычитающего счетчика:

$$b_i = a_i p_i \vee \overline{a_i} p_i; \qquad p_{i-1} = \overline{a_i} p_i. \tag{4.4}$$

Анализ формул (4.3 и 4.4) позволяет сделать заключение о том, что сигнал  $\mathbf{b_i}$  вычисляется одинаково как в суммирующем, так и в вычитающем счетчике (сложение по модулю два сигналов  $\mathbf{a_i}$  и  $\mathbf{p_i}$ ).

Суммирующий счетчик отличается от вычитающего только тем, что в нем значение выходного сигнала  $\mathbf{p}_{i-1}$  зависит от прямого значения входного

сигнала  $a_i$ , а в вычитающем – от инверсного.

Перенос в самый младший разряд как вычитающего, так и суммирующего счетчика должен быть тождественно равен 1 ( $\mathbf{p_n} \equiv 1$ ), чтобы выполнялась микрооперация счета.

С учетом этого  $b_n = a_n \cdot 0 \vee \overline{a_n} \cdot 1 = \overline{a_n}$  ,  $p_{n-1} = a_n \cdot 1 = a_n$  для суммирующего счетчика и  $p_{n-1} = \overline{a_n} \cdot 1 = \overline{a_n}$  для вычитающего счетчика.

Следовательно, самый младший разряд комбинационного счетчика может быть реализован с помощью инвертора.

Важно понимать, что в суммирующем счетчике перенос в следующий старший разряд определяется прямыми значениями  $\mathbf{a_i}$  всех предыдущих младших разрядов, а в вычитающем - инверсными. В следующих примерах как при сложении так и при вычитании переносы во все разряды счетчика равны 1.

$$\frac{-1000}{1000} + 0111 \frac{1}{1000}$$

Перенос в вычитающем счетчике называют заемом, что не принципиально при построении электрической схемы.

Различают комбинационные счетчики с последовательным (сквозным) и параллельным переносом. В счетчиках с последовательным переносом для вычисления сигнала  $p_{i-1}$  используется формула  $p_{i-1} = a_i \; p_i$  для суммирующего счетчика,  $p_{i-1} = \overline{a_i} \; p_i$  для вычитающего счетчика.

В счетчиках с параллельным переносом для вычисления сигнала  $\mathbf{p}_{i\text{-}1}$ используется формула  $p_{i-1} = a_n a_{n-1} a_{n-2} \cdots a_i$  для суммирующего счетчика и Схема  $p_{i-1} = a_n a_{n-1} a_{n-2} \cdots a_i$ ДЛЯ вычитающего счетчика. c последовательным переносом имеет меньшую сложность (2 входа элемента «И» для реализации переноса в каждый разряд, начиная с (n-2)-го). Недостаток схемы – сравнительно невысокое быстродействие (значение выходного кода станет действительным только после того как входной сигнал пройдет через все логические элементы, формирующие переносы). Платой высокое быстродействие схемы с параллельным переносом (задержка формирования переноса в любой разряд, начиная с (n-2)-го, равна задержке одного элемента, формирующего перенос) является увеличение сложности (число входов элемента «И», формирующего перенос возрастает с увеличением номера разряда счетчика).

Компромиссное решение между количеством используемого оборудования и быстродействием счетчика может быть получено при использовании принципа групповой организации переноса между разрядами счетчика. В этом случае празрядный счетчик разбивается на последовательность групп, по т соседних разрядов в каждой группе. В пределах разрядов одной группы переносы



Рисунок 4.2 — Схема накапливающего счетчика, реализованного на основе комбинационного счетчика и регистра

вырабатываются параллельно для всех разрядов групп, а между группами переносы распространяются последовательно. Более подробно схемотехника комбинационных счетчиков изложена в [1], стр. 131-157, [3], стр.252-276.

Если в качестве входного кода комбинационного счетчика использовать код, хранимый в регистре, а выходной код комбинационного счетчика загружать в

этот регистр по соответствующему управляющему сигналу, то можно получить схему накапливающего счетчика (рисунок 4.2).

### 4.3. Содержание работы

Задание на лабораторную работу предусматривает синтез, макетирование и наладку комбинационного счетчика с использованием макета L-T. Варианты задания отличаются типом выполняемых микроопераций счета и способом распространения переноса. После сборки и наладки комбинационного счетчика необходимо соединить его с регистром для построения накапливающего счетчика и снять временную диаграмму.

## 4.4. Варианты индивидуальных заданий

Варианты заданий представлены в таблице 4.3.

Таблица 4.3

| № вар | Тип счетчика     | Способ распространения переноса |
|-------|------------------|---------------------------------|
| 1     | Декрементирующий | последовательный                |
| 2     | Инкрементирующий | последовательный                |
| 3     | Декрементирующий | параллельный                    |
| 4     | Инкрементирующий | параллельный                    |
| 5     | Декрементирующий | последовательный                |

### 4.5. Внеаудиторная подготовка

# 4.5.1. Изучить принципы построения комбинационных счетчиков: [3], стр. 252-276.

- 4.5.2. Синтезировать схему комбинационного счетчика в соответствии с индивидуальным заданием.
- 4.5.3. Построить схему накапливающего счетчика с использованием комбинационного счетчика и регистра на раздельных триггерах.

### 4.6. Выполнение работы в лаборатории

- 4.6.1. Собрать и отладить схему трехразрядного комбинационного счетчика. В качестве сигналов счета рекомендуется использовать сигналы с кнопочных регистров, входной код A(1:3) также набирать на кнопочном регистре. Младший разряд  $(b_3)$  можно реализовать с помощью элемента И-НЕ (за счет подстановки в формулу для  $b_3$  значения переноса  $p_3$ =1). Для реализации разрядов  $b_2$  и  $b_1$  удобно использовать элементы «Исключающее ИЛИ» (=1).Правильность работы схемы проверить в статическом режиме.
- 4.6.2. Построить схему накапливающего счетчика, присоединив к комбинационному счетчику регистр. Занесение информации на регистр рекомендуется синхронизировать импульсами генератора, сигнал установки в начальное состояние (000 для инкрементирующего, 111 для декрементирующего счетчика) подавать с кнопки, управляющей работой генератора одиночных импульсов. Убедиться в правильности работы счетчика в однотактном режиме. Снять временную диаграмму в непрерывном режиме.

### 4.7. Контрольные вопросы

- 4.7.1. Где в компьютере используются комбинационные счетчики?
- 4.7.2. Построить структурную схему счетчика с групповым переносом.
- 4.7.3. Какова минимальная задержка сигнала переноса в одноразрядном счетчике?
- 4.7.4. Сравните быстродействие счетчиков с параллельным и последовательным переносами, считая, что задержка сигнала на любом вентиле равна t.
- 4.7.5. Как на комбинационном счетчике наряду с микрооперацией B:=A+1 реализовать микрооперации B:=A+2?

## 5. ЛАБОРАТОРНАЯ РАБОТА № 5. НАКАПЛИВАЮЩИЕ ДВОИЧНЫЕ СЧЕТЧИКИ

### 5.1. Цель работы

Изучить принципы построения, получить навыки проектирования и наладки счетчиков, ознакомиться с методами использования счетчиков в интегральном исполнении.

### 5.2. Краткие теоретические сведения

Накапливающий счетчик, выполняющий микрооперацию  $y_1:A(1:4):=A(1:4)+1$  или  $y_2:A(1:4):=A(1:4)-1$  называется соответственно инкрементирующим или декрементирующим. Если счетчик выполняет обе микрооперации, то его называют реверсивным. Анализ реализуемых функций позволяет сделать вывод о том, что накапливающий счетчик – это схема, содержащая элементы памяти.

В качестве примера на рисунке 5.1 приведена функциональная схема четырехразрядного суммирующего накапливающего счетчика с последовательным переносом. В накапливающих счетчиках последовательный перенос отличается от сквозного. Типовой разряд счетчика (рисунок 5.1) реализуется Т-триггером. Таблица истинности Т-триггера (триггер со счетным входом) — таблица 5.1 (Т — тактовый вход триггера, Е — вход разрешения переключения триггера). Для обеспечения счетного режима работы триггера (т.е. режима переключения в противоположное состояние по каждому импульсу, поступающему на тактовый вход) в соответствии с таблицей 5.1 на входы Е всех триггеров подана логическая 1. Сигналы межразрядных переносов поданы на Т-входы соответствующих триггеров.



Рисунок 5.1 — Четырехразрядный накапливающий инкрементирующий счетчик с последовательным переносом

Таблица 5.1

| E(t) | T(t) | Q(t+1)            |
|------|------|-------------------|
| 0    | c    | Q(t)              |
| 1    | С    | $\overline{Q(t)}$ |

Вычитающий счетчик будет отличаться от суммирующего только тем, что перенос в следующий старший разряд будет определяться инверсным значением предыдущих разрядов (то есть в данном

случае сигнал переноса будет сниматься не с прямого, а с инверсного выхода соответствующего триггера).

Результат микрооперации счета является действительным через промежуток времени  $t_{\text{счета}}=4t_{\text{тр}}$  с момента подачи в схему синхроимпульса , где  $t_{\text{тр}}$  — время переключения триггера. Это объясняется тем, что триггеры срабатывают последовательно. Отсюда следует, что период тактирующей серии импульсов (такт операционного автомата) для стабильной работы счетчика должен превышать указанное время.

Для увеличения быстродействия счетчика применяются схемы со сквозным и параллельным переносом. В этих схемах синхросигнал подается параллельно на Т-входы всех триггеров, т.е. все триггеры переключаются одновременно. К моменту переключения триггеров на логических элементах формируются межразрядные переносы по формуле:

 $P_{i-1} = Q_i \, P_i$  , i = n, n-1, n-2,...1 (для n-разрядного счетчика со сквозным переносом),

 $P_{i-1} = Q_n \cdot Q_{n-1} \cdot Q_{n-2} \cdot Q_i$  (для n-разрядного счетчика с параллельным переносом), где  $P_i$  – перенос в i-ый разряд триггера,  $Q_i$  – прямой выход i-го триггера.

Приведенные выше формулы справедливы для суммирующих счетчиков. В соответствующие формулы для вычитающих счетчиков сигналы  $Q_i$  войдут с инверсией (будут сниматься с инверсных входов триггеров). Функциональная схема четырехразрядного вычитающего счетчика со сквозным переносом приведена на рисунке 5.2. В этой схеме  $t_{\text{счета}} = t_{\text{тр}} + 2t_{\text{кc}}$ , где  $t_{\text{кc}}$  время задержки комбинационной схемы, формирующей сигнал переноса. Для счетчика с параллельным переносом  $t_{\text{счета}} = t_{\text{тр}} + t_{\text{кc}}$ .



Рисунок 5.2 — Четырехразрядный накапливающий декрементирующий счетчик со сквозным переносом

Обратите внимание, что в схеме используются двухступенчатые триггеры. Первая ступень двухступенчатого триггера синхронизируется, как правило, прямым значением синхросигнала и, следовательно, срабатывает по нарастающему фронту синхроимпульса (будем называть его просто фронтом), вторая ступень синхронизируется инверсным значением синхросигнала и

соответственно срабатывает по ниспадающему фронту синхроимпульса (будем называть его срезом). Следовательно, переключение ЈК-триггера осуществляется по ниспадающему фронту (срезу) синхроимпульса (это необходимо учитывать при построении временных диаграмм счета).

Преимущество двухступенчатых элементов памяти состоит в том, что момент приема информации на триггер с его входов (срабатывание первой ступени) и момент выдачи информации на выходы триггера (срабатывание второй ступени) разделены во времени (на время длительности синхроимпульса минус время срабатывания первой ступени триггера). Это позволяет схемам, в которых используется двухступенчатая память, работать устойчиво, когда один и тот же запоминающий элемент (триггер) в одном и том же такте является и источником и приемником информации. Примером может служить рассматриваемая схема счетчика (рисунок 5.2). По фронту синхроимпульса в схеме счетчика переключаются первые ступени всех триггеров в соответствии сформированными на логических элементах (вентилях) межразрядных переносов (длительность синхроимпульса должна быть больше, время переключения первой ступени триггеров). Переключение осуществится корректно, т. к. во время длительности синхроимпульса информация на выходах триггеров (выходах второй ступени), используемых для вычисления сигналов переноса, не изменяется. По срезу синхроимпульса информация с первой ступени триггеров переписывается на вторую ступень. Следующее срабатывание схемы произойдет по следующему синхроимпульсу.

Постройте временные диаграммы работы схем, изображенных на рисунках 5.1 и 5.2, и убедитесь, что эти схемы действительно выполняют микрооперацию счета.

Если речь идет о синтезе счетчиков, считающих в заданной системе счисления (по заданному модулю), то необходимо синтезировать счетчик, считающий по модулю q, где q — основание системы счисления. Например, нужно синтезировать двоичный счетчик, считающий по модулю  $10 \ (q=10)$ . В этом случае разрабатывается m-разрядный двоичный счетчик  $m = \lceil \log_2 q \rceil$ , обеспечивающий переключение из состояния (q-1) в состояние 0 для инкрементирующего режима и из состояния 0 в состояние (q-1) для декрементирующего режима.

Пусть требуется синтезировать инкрементирующий накапливающий двоичный счетчик по модулю десять (q=10) с параллельным переносом. Для реализации такого счетчика необходимо четыре триггерных элемента (m=4). Іый разряд накапливающего счетчика можно реализовать на ЈК-триггере серии 74НС (вспомните одно из заданий первой лабораторной работы: синтезировать Т-триггер на ЈК-триггере).

Пусть кроме микрооперации счета операционный элемент будет выполнять микрооперации сброса у0: C(1:4):=0000 и установки у1: C(1:4):=0101 и выдавать осведомительный сигнал x=(C(1:4):=0000).

Таблица истинности JK-триггера с установочными RS-входами, изображенного на рисунке 5.3, — таблица 5.2.

На основе анализа таблиц 5.1 и 5.2 можно обосновать организацию Е-

входа путем объединения J и K входов. При таком объединении на J и K вход триггера будет поступать один и тот же сигнал. Если этот сигнал равен нулю, триггер хранит свое состояние, в противном случае триггер переключается в противоположное состояние по срезу синхроимпульса, поступившего на вход C (используется в качестве тактового входа T), согласно таблице 5.2.

Таблица 5.2



Рисунок 5.3 Условно-графическое изображение JK-триггера

| C(t) | J(t) | K(t) | $\overline{R}(t)$ | $\overline{S}(t)$ | Q(t+1)            |
|------|------|------|-------------------|-------------------|-------------------|
| X    | X    | X    | 0                 | 0                 | Не<br>определено  |
| X    | X    | X    | 0                 | 1                 | 0                 |
| X    | X    | X    | 1                 | 0                 | 1                 |
| 0    | X    | X    | 1                 | 1                 | Q(t)              |
| 1    | 0    | 0    | 1                 | 1                 | Q(t)              |
| 1    | 0    | 1    | 1                 | 1                 | 0                 |
| 1    | 1    | 0    | 1                 | 1                 | 1                 |
| 1    | 1    | 1    | 1                 | 1                 | $\overline{Q}(t)$ |

Пусть микрооперация счета инициируется управляющим сигналом у2. Тогда для организации параллельного переноса на С-входы всех триггеров необходимо подать сигнал  $c \cdot y2$ , а ЈК-входы использовать для подачи межразрядного переноса.

Обычный суммирующий четырехразрядный двоичный счетчик автоматически устанавливает комбинацию 0000 после комбинации 1111 (15 в двоичной системе). Это счетчик по модулю 16.

Суммирующий двоичный счетчик по модулю 10 (основание системы счисления) должен считать от 0000 до 1001 (9 в двоичной системе счисления), а затем сбрасываться в 0000. Сброс счетчика можно осуществлять по установочным RS-входам при помощи сигнала  $\mathbf{x}_{mod} = (C(1:4)=1010)$ . При этом комбинация 1010 будет появляться на выходах регистра кратковременно  $(t_{\rm TD} + t_{\rm KC})$ , что не повлияет на логику работы схемы, хотя может сказаться на надежности. Другими словами, при переходе счетчика из состояния 1001 в состояние 0000 через состояние 1010, присутствующее на выходах счетчика в времени выработки осведомительного сигнала течение времени переключения триггеров, на выходе Q3 возникает кратковременный остроконечный импульс, вызывающий переходный процесс .

Построим таблицу зависимости функций возбуждения RS-входов от управляющих сигналов и сигнала  $\mathbf{x}_{mod}$  (таблица 5.3).

Таблица 5.3

| y                | R1 | <b>S</b> 1 | R2 | S2 | R3 | S3 | R4 | S4 |
|------------------|----|------------|----|----|----|----|----|----|
| y0               | 1  |            | 1  |    | 1  |    | 1  |    |
| y1               | 1  |            |    | 1  | 1  |    |    | 1  |
| X <sub>mod</sub> | 1  |            | 1  |    | 1  |    | 1  |    |

На основе данной таблицы строятся функции возбуждения входов.

$$\overline{R1} = \overline{R3} = \overline{y0 \lor y1 \lor x_{\text{mod}}}; \quad \overline{S1} = \overline{S3} = 1; 
\overline{R2} = \overline{R4} = \overline{y0 \lor x_{\text{mod}}}; \quad \overline{S2} = \overline{S4} = \overline{y1}$$

Осведомительный сигнал x=(C(1:4):=0000) может быть сформирован в соответствии с функцией

$$x = \overline{Q_1} \cdot \overline{Q_2} \cdot \overline{Q_3} \cdot \overline{Q_4}$$

Схема счетчика приведена на рисунке 5.4. Постройте временные диаграммы работы счетчика, особое внимание уделите моменту переключения в из состояния 1001 в состояние 0000 через состояние 1010 (кратковременно присутствующее на выходах счетчика).

Примечание — Вычитающий счетчик по модулю 10 считает от 1001 до 0000, а затем устанавливается в 1001. Установку счетчика в состояние 1001 можно осуществлять по установочным RS-входам при помощи сигнала

 $\mathbf{x}_{mod} = (C(1:4)=1111)$ . Недостаток организации счета по модулю при помощи RS-входов рассмотрен выше.



Рисунок 5.4 — Схема четырехразрядного накапливающего инкрементирующего счетчика по модулю 10

Если для реализации счетчика используются двухступенчатые

триггеры, как в рассмотренном примере, то для реализации модуля счета можно использовать синхронные ЈК-входы триггеров. Этот подход лишен недостатка, присутствующего при управлении по асинхронным установочным RS-входам. Управление модулем счета в суммирующем счетчике осуществляется максимально возможной цифрой (а не модулем счета), а в вычитающем счетчике – минимально возможной цифрой (т.е. нулем).

Схема суммирующего счетчика по модулю 10 с управлением по JKвходам приведена на рисунке 5.5 (в схеме реализована только микрооперация счета).



Рисунок 5.5 — Схема инкрементирующего счетчика C(1:4) по модулю 10 с управлением по JK-входам

Обычный четырехразрядный счетчик (по модулю 16) из состояния 1001 переходит в состояние 1010. Счетчик по модулю десять после состояния 1001 должен перейти в состояние 0000. Напомним, что в счетчике со сквозным или параллельным переносом сигнал переноса, переводящий (по очередному синхросигналу) схему в следующее состояние вычисляется на логических элементах исходя из текущего состояния счетчика. Поэтому, когда счетчик находится в состоянии 1001 (осведомительный сигнал x равен 1) нужно сделать равным нулю перенос в третий разряд (т.е. домножить перенос в третий разряд на x) и сделать равным единице перенос в первый разряд (т.е. сложить перенос в первый разряд с x). Стратегия коррекции переносов для обеспечения модуля счета, равного 10 изображена на рисунке 5.6.



Рисунок 5.6. – Стратегия коррекции переносов в инкрементирующем счетчике по модулю 10.

# 5.3. Содержание работы

В лабораторной работе необходимо разработать, собрать и отладить схему синхронного трехразрядного двоичного счетчика на ЈК-триггерах, считающего по модулю М (счетчик должен выполнять только микрооперацию счета). Тип счетчика, способ организации цепей переноса и модуль счета М определяются индивидуальным заданием. В ходе тестирования схемы нужно убедиться в правильности работы счетчика, подавая на его вход импульсы от генератора одиночных импульсов.

В последней части задания требуется разработать двухразрядный восьмеричный счетчик, соединив выход F/8 счетчика-делителя (старший восьмеричный разряд), имеющегося в составе макета «Trigger», и вход трехразрядного накапливающего суммирующего счетчика с последовательным переносом на раздельных JK-триггерах (младший восьмеричный разряд).

# 5.4. Варианты индивидуальных заданий

Варианты заданий приведены в таблице 5.4.

Таблица 5.4 – Варианты заданий для синхронного счетчика на ЈК-триггерах.

| № вар. | Тип счетчика | Способ распространения | Модуль  |
|--------|--------------|------------------------|---------|
|        |              | переноса               | счета М |
| 1      | Вычитающий   | Параллельный           | 5       |
| 2      | Суммирующий  | Сквозной               | 6       |
| 3      | Суммирующий  | Параллельный           | 5       |
| 4      | Вычитающий   | Сквозной               | 6       |
| 5      | Вычитающий   | Параллельный           | 7       |

#### 5.5. Внеаудиторная подготовка

- 5.5.1. Изучить классификацию счетчиков, методы их проектирования и схемные реализации: [1], стр. 308-318; [2], стр.128-140; [4], стр. 216-244; [5]. Обратить особое внимание на способы распространения переносов, т. к. они несколько отличаются от способов распространения переносов в комбинационных счетчиках.
- 5.5.2. Разработать схему трехразрядного накапливающего счетчика на раздельных ЈК-триггерах в соответствии с индивидуальным заданием (счетчик должен выполнять только микрооперацию счета). В качестве сигналов счета рекомендуется использовать синхроимпульсы. Провести анализ работы схемы.
- 5.5.3. Разработать схему трехразрядного накапливающего суммирующего счетчика с последовательным переносом на раздельных ЈК-триггерах.

Изучить микросхемы счетчиков К155ИЕ6, К155ИЕ7: [6], стр. 87-91. Эти микросхемы имеют аналоги в серии 74НС\*\*. Одним из аналогов является счетчик-делитель, входящий в состав макета «Trigger».

5.5.4. Разработать двухразрядный восьмеричный счетчик, соединив выход F/8 счетчика-делителя (младший восьмеричный разряд), имеющегося в составе макета «Trigger», и вход трехразрядного накапливающего суммирующего счетчика с последовательным переносом на раздельных ЈК-триггерах (старший восьмеричный разряд).

#### 5.6. Выполнение работы в лаборатории

Последовательно собрать отладить счетчики, схемы которых разработаны процессе домашней Проверить В подготовки. функционирование, подавая на вход импульсы с генератора сигналов. Двоичные счетчики проверить в динамическом режиме с помощью осциллографа, снять временные диаграммы.

# 5.7. Контрольные вопросы

- 5.7.1. Назовите характеристики быстродействия счетчика.
- 5.7.2. Сравните по быстродействию схемы с последовательным, сквозным и параллельным переносами.
- 5.7.3. В каких случаях целесообразно использовать цепи группового переноса?
- 5.7.4. Сформулируйте общий метод настройки счетчика на заданный модуль счета.
- 5.7.5. Как синтезировать счетчик, меняющий состояния в заданной последовательности? Синтезируйте трехразрядный счетчик, считающий в последовательности 0,3,5,2,7,0,3,....

# 6. ЛАБОРАТОРНАЯ РАБОТА №6. СХЕМЫ СРАВНЕНИЯ КОДОВ

#### 6.1. Цель работы

Изучить способы формирования осведомительных сигналов A=B, A>B, получить навыки наладки и использования схем сравнения кодов, ознакомиться с описанием микросхем компараторов [2], стр. 157-167.

#### 6.2. Краткие теоретические сведения

Схемой сравнения называется ОЭ, на котором вычисляется значение отношения между двумя позиционными кодами равной длины. Основными отношениями являются выражения A = B и A > B, которые в зависимости от значений операндов принимают значения ложь (0) или истина (1).

В микропрограммах отношения используются как логические условия и их значения представляются осведомительными сигналами, вырабатываемыми на выходе соответствующих схем сравнения в ОА. В зависимости от типа вычисляемых отношений выделяются:

- 1) схемы сравнения на равенство (неравенство), вычисляющие отношения A = B ( $A \neq B$ );
- 2) схемы сравнения на больше (меньше), вычисляющие отношения A > B ( A < B ).

Нетрудно убедиться, что схема сравнения на равенство позволяет вычислять отношения A=B и  $A\neq B$  и схема сравнения на больше позволяет вычислять отношения A>B, A< B,  $A \ge B$ ,  $A \le B$ . После ознакомления с данной главой объясните почему.

#### Схемы сравнения на равенство

Сравнение на равенство (неравенство) выполняется поразрядно над одноименными разрядами операндов. Операнды равны, если все одноименные разряды операндов имеют одинаковые значения. Операнды не равны, если хотя бы в одном разряде операнды имеют различное значение.

Значение признака равенства i-ых разрядов (i = 1, 2, ..., n) сравниваемых слов A(1:n) и B(1:n):

$$r_i = \overline{a_i} \, \overline{b_i} \vee a_i \, b_i = (a_i \equiv b_i)$$

Значение признака неравенства і-ых разрядов сравниваемых слов:

$$q_i = \overline{a_i} b_i \lor a_i \overline{b_i} = a_i \oplus b_i$$
 (исключающее или – сложение по модулю 2)

Выше приведены функции в дизъюнктивной нормальной форме. Те же функции в конъюнктивной нормальной форме:

$$r_i = (a_i \vee \overline{b_i})(\overline{a_i} \vee b_i);$$

$$q_i = (a_i \vee b_i)(\overline{a_i} \vee \overline{b_i})$$

Признак равенства R двух n-разрядных двоичных слов A(1:n) и B(1:n) вычисляется как конъюнкция

$$R = \gamma_1 \gamma_2 \cdots \gamma_n$$

и признак неравенства Q – как дизъюнкция

$$Q = q_1 \lor q_2 \lor ... \lor q_n$$

Схема сравнения R=(A(1:3)=B(1:3)) приведена на рисунке 6.1. Заметим, что на макете L-T всего два элемента «Исключающее Или» (=1). Третий можно спроектировать на основе элементов «И», «ИЛИ», «НЕ».



Рисунок 6.1 – Схема сравнения R=(A(1:3)=B(1:3))

Микрооперация сравнения слов на равенство может выполняться на регистре, состоящем из триггеров со счетным входом. Регистр хранит код A(1:n). По управляющему сигналу y на счетные входы регистра (входы, переключающие триггеры в противоположное состояние при поступлении на них активного уровня сигнала) подается код B(1:n), в результате чего регистр A устанавливается в состояние  $A = A \oplus B$ . Если операнды  $A \cup B$  равны, то регистр устанавливается в состояние A = 0, отмечаемое осведомительным сигналом x = (A(1:n) = 00...0), который после выполнения микрооперации y сигнализирует о равенстве значений слов  $A \cup B$ .

Микрооперация сравнения слов на равенство может выполняться на сумматорах, если на момент выполнения микрооперации заблокировать цепи межразрядных переносов. При этом сумматор выполняет сложение операндов по модулю 2 и нулевое значение на выходе сумматора соответствует равенству операндов.

#### Схемы сравнения на больше (меньше)

Сравнение на больше A > B можно выполнять на сумматоре (или вычитателе) путем определения знака разности (B-A): если разность имеет отрицательный знак, то отношение A > B истинно, в противном случае оно ложно. Когда необходимость в использовании сумматора отсутствует и требуется вычислять отношения вида A > B, целесообразно использовать схему сравнения, поскольку она экономичнее сумматора в смысле количества оборудования.

Вычисление отношения A > B между двумя n-разрядными словами A(1:n) и B(1:n) сводится к последовательному сравнению разрядов операндов, начиная от старших. Принцип сравнения ясен из рисунка 6.2.



Рисунок 6.2 – Сравнение кодов «на больше»

Если в i-ом разряде ( i=1,2,...,n) имеем  $a_i\,b_i=10$ , то отношение A>B истинно; если  $a_i\,b_i=01$ , то отношение A>B ложно, и, если  $a_i\,b_i=00$  или  $a_i\,b_i=11$   $(i\neq n)$ , то значение отношения определяется путем анализа значений в следующем младшем разряде, а при i=n отношение ложно. Определим булеву функцию, на основе которой может быть вычислено значение двоичной переменной S, представляющей отношение A>B. Пусть  $S_i$ - переменная, принимающая значение 1, если факт истинности отношения вытекает из анализа значений в разряде i.

Из правила сравнения следует:

$$S_{i} = \begin{cases} \frac{a_{1}\overline{b_{1}} & npu \ i = 1;}{R_{i-1}a_{i}\overline{b_{i}} & npu \ i = 2,...,n} \end{cases},$$

где  $R_{i-1} = r_1 \, r_2 \dots \, r_{i-1}$  - признак равенства значений операндов в разрядах от 1 до (i-1) включительно и  $r_j$  - признак равенства j-ых разрядов сравниваемых кодов. Если  $S_i = 1$ , то и  $S_i = 1$ , т.е.

$$S = S_1 \vee S_2 \vee \dots \vee S_n.$$

Схема сравнения S=(A(1:3)>B(1:3)) приведена на рисунке 6.3.

Оцените максимальную задержку сигнала S по отношению к моменту поступления операндов A и B. Если необходимо увеличить быстродействие схемы, то по аналогии со способами ускорения сложения n-разрядная схема делится на группы по k разрядов и организуются обходные цепи передачи сигналов.



Рисунок 6.3 – Схема сравнения S=(A(1:3)>B(1:3))

# 6.3. Содержание работы

В процессе работы необходимо синтезировать схемы сравнения на равенство и на больше (меньше) трехразрядных двоичных кодов и промоделировать их работу на макете L-T. Затем, используя схему сравнения на равенство и схему трехразрядного накапливающего счетчика, построить двоичный счетчик с настраиваемым модулем счета (рисунок 6.4).



Рисунок 6.4 — Трехразрядный двоичный счетчик с настраиваемым модулем счета

В данной схеме значение модуля счета набирается на кнопочном регистре **B**. В каждом такте счетчик **A** выполняет микрооперацию счета, увеличивая свое состояние на 1. В момент равенства кодов A и B сигнал R=1 сбрасывает счетчик в нулевое состояние.

#### 6.4. Внеаудиторная подготовка

- 6.4.1. Изучить принципы построения схем сравнения: [2], стр. 157-167; [6], стр. 142-150.
- 6.4.2. Разработать схему трехразрядного компаратора, формирующего осведомительный сигнал  $x_1$ =(A(3:1)>B(3:1)) или  $x_2$ =(A(3:1)<B(3:1)).
- 6.4.3. Разработать схему трехразрядного компаратора, формирующего осведомительный сигнал  $x_3$ =(A(3:1)=B(3:1)).
- 6.4.4. На основе схемы сравнения на равенство и схемы накапливающего счетчика по модулю 8, синтезировать трехразрядный счетчик, модуль счета которого задается кнопочным регистром. Сигнал  $x_3$  использовать для формирования сброса счетчика.

#### 6.5. Выполнение работы в лаборатории

- 6.5.1. Собрать и наладить схему сравнения кодов на больше или меньше (задается преподавателем). Подать на ее входы числа A и B с кнопочных регистров и, изменяя их значения, убедиться в том, что сигналы сравнения  $X_1$  ( $X_2$ ) вырабатываются правильно.
- 6.5.2. Собрать и отладить схему сравнения кодов на равенство. Изменяя значения A и B убедиться, что сигнал  $x_3$  принимает значение 1 только при A=B.
- 6.5.3. Исследовать схему в динамическом режиме. С этой целью одно из чисел (например, А) подать с выхода счетчика. При фиксированном значении кнопочного регистра В и изменяемом по синхросигналам состояниям счетчика снять с помощью осциллографа временную диаграмму.
- 6.5.4. Собрать схему счетчика, считающего по модулю, задаваемому кнопочным регистром. Убедиться в правильности работы. Снять временную диаграмму и сравнить ее с построенной заранее.

# 6.6. Варианты заданий

Предполагается, что каждый студент синтезирует, проектирует и тестирует три операционных элемента: а) схема сравнения на больше, б) схема сравнения на равно, в) трехразрядный счетчик с настраиваемым модулем счета.

# 6.7. Контрольные вопросы

6.7.1. Где в компьютере могут использоваться схемы сравнения кодов? Приведите примеры.

- 6.7.2. Оцените быстродействие схем сравнения. Какие вы видите пути увеличения быстродействия?
- 6.7.3. Какие вы знаете микросхемы компараторов? Как их использовать в схемах?
- 6.7.4. Как можно вычислить значение осведомительных сигналов A=B, A>B, не используя схемы сравнения?

# 7. ЛАБОРАТОРНАЯ РАБОТА № 7. ДЕШИФРАТОРЫ (ШИФРАТОРЫ), МУЛЬТИПЛЕКСОРЫ (ДЕМУЛЬТИПЛЕКСОРЫ) И ИХ ИСПОЛЬЗОВАНИЕ ПРИ ПРОЕКТИРОВАНИИ ЦИФРОВЫХ УСТРОЙСТВ РАЗЛИЧНОГО НАЗНАЧЕНИЯ

#### 7.1. Цель работы.

Изучить методы проектирования и схемные реализации двоичных шифраторов, дешифраторов, мультиплексоров и демультиплексоров, получить навыки синтеза, наладки, исследования и применения схем подобного класса.

## 7.2. Краткие теоретические сведения

Перечисленные в названии лабораторной работы операционные элементы комбинационного типа предназначены для преобразования многоразрядного входного кода в выходной код, построенный по иному, чем первый правилу. Закон функционирования таких схем обычно задается таблицей входов и выходов.

Дешифратор осуществляет преобразование n-разрядного двоичного позиционного кода в  $2^n$ -разрядный унарный код. Из всех  $2^n$  выходов дешифратора только на одном, а именно на том, номер которого равен поданному на вход двоичному коду, будет логическая единица.

Шифратор выполняет функцию, обратную дешифратору, т.е. преобразует унарный двоичный код в позиционный, значение которого определяет номер единичной компоненты входного набора.

Синтез схем шифраторов и дешифраторов сводится к построению для каждого разряда выходного слова булевой функции, определяющей связь данного разряда с входными наборами двоичных переменных.

В таблицах 7.1, 7.2 представлены, соответственно правила преобразования для кодов: «код 2,1» и «код 1 из 4».

Таблица 7.1.

| Входной код «2,1» |                  | Выходной код<br>«1 из 4» |                |                |                       |
|-------------------|------------------|--------------------------|----------------|----------------|-----------------------|
| $\mathbf{x}_1$    | $\mathbf{x}_{0}$ | <b>y</b> <sub>3</sub>    | $\mathbf{y}_2$ | $\mathbf{y}_1$ | <b>y</b> <sub>0</sub> |
| 0                 | 0                | 0                        | 0              | 0              | 1                     |
| 0                 | 1                | 0                        | 0              | 1              | 0                     |
| 1                 | 0                | 0                        | 1              | 0              | 0                     |
| 1                 | 1                | 1                        | 0              | 0              | 0                     |

Таблица 7.2

|            | Выход            | Bxo            | дной           |                |                |
|------------|------------------|----------------|----------------|----------------|----------------|
|            | «1 ı             | код -          | «2,1»          |                |                |
| <b>X</b> 3 | $\mathbf{x}_{2}$ | $\mathbf{x}_1$ | $\mathbf{x}_0$ | $\mathbf{y}_1$ | $\mathbf{y_0}$ |
| 0          | 0                | 0              | 1              | 0              | 0              |
| 0          | 0                | 1              | 0              | 0              | 1              |
| 0          | 1                | 0              | 0              | 1              | 0              |
| 1          | 0                | 0              | 0              | 1              | 1              |

Таблица 7.1 задает работу дешифратора, а таблица 7.2 — шифратора. Соответствующие системы булевых функций представлены ниже:

$$\begin{cases} y_0 = \overline{x_1} \ \overline{x_0} \\ y_1 = \overline{x_1} \ x_0 \\ y_2 = x_1 \ \overline{x_0} \end{cases} ; \begin{cases} y_0 = \overline{x_3} \ \overline{x_2} \ x_1 \ \overline{x_0} \lor x_3 \ \overline{x_2} \ \overline{x_1} \ \overline{x_0} \\ y_1 = \overline{x_3} \ x_2 \ \overline{x_1} \ \overline{x_0} \lor x_3 \ \overline{x_2} \ \overline{x_1} \ x_0 \end{cases}$$

В цифровых устройствах часто решается задача передачи информации от m различных источников к n приемникам через общую шину (канал общего использования). Для решения такой задачи на входе шины устанавливается операционный элемент, называемый мультиплексором, который в зависимости от кода (адреса  $A_m$ ) подключает ко входу шины один из источников информации. При этом, установленный на выходе шины операционный элемент, называемый демультиплексором, обеспечивает передачу информации приемнику, определяемому кодом (адресом  $A_n$ ).

Логика функционирования мультиплексора для m=4 представлена таблицей 7.3, где  $x_0, x_1, x_2, x_3$  — выходы независимых источников информации. Таблица 7.4 определяет логику функционирования демультиплексора в случае n=4, где  $y_0, y_1, y_2, y_3$  — входы приемников информации.

Таблица 7.3

| Входы                | Адрес          |                | Выход |
|----------------------|----------------|----------------|-------|
|                      | $\mathbf{A}_1$ | $\mathbf{A}_0$ | y     |
|                      | 0              | 0              | $x_0$ |
| $x_3, x_2, x_1, x_0$ | 0              | 1              | $x_1$ |
|                      | 1              | 0              | $x_2$ |
|                      | 1              | 1              | $x_3$ |

Таблица 7.4

| Вход             | Адрес          |       | Выход                      |                            |                  |       |
|------------------|----------------|-------|----------------------------|----------------------------|------------------|-------|
|                  | $\mathbf{A}_1$ | $A_0$ | $y_3$                      | $y_2$                      | $y_1$            | $y_0$ |
|                  | 0              | 0     | 0                          | 0                          | 0                | х     |
| $\boldsymbol{x}$ | 0              | 1     | 0                          | 0                          | $\boldsymbol{x}$ | 0     |
|                  | 1              | 0     | 0                          | $\boldsymbol{\mathcal{X}}$ | 0                | 0     |
|                  | 1              | 1     | $\boldsymbol{\mathcal{X}}$ | 0                          | 0                | 0     |

Мультиплексор и демультиплексор содержат дешифратор адреса. Дешифратор управляет логическими вентилями, разрешающими передачу информации (при конкретном адресе) только через один из вентилей.

На рисунках 7.1 и 7.2 изображены схемы мультиплексора и демультиплексора соответственно. Поведение операционных элементов специфицировано таблицами 7.3 и 7.4.

Как уже говорилось выше, мультиплексоры, дешифраторы, демультиплексоры могут применяться для синтеза операционных элементов, например, шин для передачи данных.





Рисунок 7.1 – Мультиплексор

Рисунок 7.2 – Демультиплексор

Шина — операционный элемент (OЭ), служащий для выполнения микрооперации передачи информации, например, между регистрами:

y1: 
$$B(1:n):=A(1:n)$$
,

у2: B(1:n):= A(1:n) (инверсная передача).

$$\begin{array}{ccc}
 & a & b \\
 & a & b \\
 & b \\
 & & b \\
 & b$$

Рисунок 7.3 — Условные обозначения неуправляемой (а) и управляемой (б, в) цепей передачи данных

Регистр A называют источником информации, а регистр B – приемником.

Шины состоят из цепей.

Цепь - ОЭ, служащий для передачи одного бита информации. В простейшем случае цепь проводник. Информация на его концах совпадает (b = a, рисунок 7.3, a). На рисунке 7.3,6 показана управляемая цепь. Информация передается по цепи наличии управляющего только при  $(b = a \cdot y)$ . Условное сигнала y изображение управляемой шины на структурных схемах ОУ приведено на рисунке 7.3, в.

Виды цепей:

- однофазные,
- парафазные.

Однофазные цепи (управляемые или неуправляемые) передают только прямое или только инверсное значение сигнала. Парафазные цепи передают оба значения сигнала (рисунок 7.4).



Сложность парафазной шины увеличивается в два раза по сравнению с однофазной, что позволяет достичь выигрыша по быстродействию, если приемниками информации являются RS-триггеры (ЈК-триггеры). В данном случае парафазная шина позволяет передать информацию за один такт.

Для однофазной шины используется два такта.

Рисунок 7.4 Парафазная управляемая цепь

- 1) В первом такте приемный регистр обнуляется (на R-входы всех триггеров регистра подаются единицы Ri:=1).
- 2) Во втором такте устанавливаются только единицы в нужных разрядах регистра (Si:= a).

Проектирование однотактных и двухтактных (парафазных и однофазных) цепей приема и установки кода рассматривалось выше в примере 1 (синтез регистра на раздельных триггерах).

Прием информации на D-триггер с помощью однофазной цепи осуществляется за один такт.

N-разрядная шина состоит из N одноразрядных цепей.

Шины могут быть раздельными и общими. При реализации передач в системе регистров раздельными шинами каждая передача осуществляется по собственной шине, связывающей соответствующий источник с соответствующим приемником, при подаче в схему соответствующего управляющего сигнала  $\mathbf{y_i}$ . Общая шина (магистраль) — это схемное решение, в котором все возможные передачи между регистрами осуществляются по единственной шине.

#### Раздельные шины

Если необходимо на один регистр-приемник передать информацию с нескольких регистров-источников, то соответствующие цепи объединяются при помощи логических элементов. Пусть на регистр В может передаваться информация с регистров A1, A2, ..., Ak:

Рисунок 7.5,а иллюстрирует идеологию раздельной шины для

осуществления указанных микроопераций. На рисунке 7.5,6 приведена схема связей между і-ми разрядами регистров без привязки к конкретной серии микросхем.

Оценим сложность схемы, приведенной на рисунке 7.5,б, по числу входов логических элементов. Для n-разрядных регистров она составит C = 3kn, где k — количество источников. В общем случае, если в системе не один, а  $\mathbf{m}$  приемников, сложность схемы составит C = 3kmn. Если количество передач между регистрами M = km в системе достаточно велико, то реализация этих передач раздельными шинами может быть сравнительно дорогой. В связи с этим появилась идея реализации всех передач одной — общей — шиной.



Рисунок 7.5 — Реализация передач в системе регистров раздельными шинами: а) структурная схема; б) функциональная организация для і-го разряда регистров

**Пример.** Синтезировать раздельные парафазные шины (функциональная схема і-го разряда) для осуществления следующих передач в системе из трех регистров:

$$y1: P1 := \overline{P2}; \quad y2: P2 := P1; \quad y3: P3 := P1; \quad y4: P2 := \overline{P3}$$

Парафазные шины применяются, когда приемником является регистр, построенный на RS (JK)-триггерах для того, чтобы межрегистровые передачи могли быть осуществлены за один такт. Поэтому в схеме в качестве і-го разряда каждого регистра будет использован RS-триггер. Для осуществления прямой передачи на S-вход приемника должно быть передано прямое значение источника, домноженное на соответствующий управляющий сигнал, а на R-вход приемника — инверсное значение источника, домноженное на тот же сигнал.

Для осуществления инверсной передачи на S-вход приемника должно быть передано инверсное значение источника, домноженное на соответствующий управляющий сигнал, а на R-вход приемника — прямое значение источника, домноженное на тот же сигнал.

Функции возбуждения входов триггеров:

$$R1 = y1 P2$$
;  $S1 = y1 \overline{P2}$ ;  
 $R2 = y2 \overline{P1} \lor y4 P3$ ;  $S2 = y2 P1 \lor y4 \overline{P3}$ ;  
 $R3 = y3 \overline{P1}$ ;  $S3 = y3 P1$ 

Функциональная схема і-го разряда раздельных шин, осуществляющих заданные передачи, приведена на рисунке 7.6. Схема выполнена без привязки к конкретной серии микросхем.



Рисунок 7.6 — Реализация передач в системе регистров раздельными шинами

## Общая шина (магистраль)

Структурная схема общей шины приведена на рисунке 7.7,а. Функциональная схема i-го разряда общей шины приведена на рисунке 7.7,б.



Рисунок 7.7 – Реализация межрегистровых передач общей шиной:

- а) структурная схема общей шины;
- б) функциональная схема і-го разряда общей шины

При осуществлении передачи  $A_k$ := $A_j$  через общую шину выход источника подключается ко входу общей по сигналу  $h_j$ , выход общей шины подключается ко входу приемника по сигналу  $s_k$ . Для осуществления указанной передачи управляющие сигналы  $h_j$  и  $s_k$  должны быть поданы в схему одновременно. Это значит что для осуществления любой передачи управляющий автомат должен выработать два соответствующих этой передаче унитарных кода:

 $h_1 h_2 \cdots h_N$  и  $s_1 s_2 \cdots s_N$ . То есть управление в данном случае осуществляется унитарными управляющими кодами. Часто на практике УА для осуществления передачи по общей шине вырабатывает позиционные коды номера источника и номера приемника (управление позиционными управляющими кодами). В этом случае выбор источника и подключение его ко входу общей шины осуществляется посредством мультиплексора, подключением нужного приемника ко входу общей шины управляет дешифратор (рисунок 7.8).

Следует отметить, что в рассмотренных схемах общих шин (рисунки 7.7, 7.8) передаются только прямые значения с регистров-источников. Если в системе возможны передачи инверсных значений, то число источников увеличивается в общем случае в два раза (так как будут использоваться не только прямые, но и инверсные выходы триггеров). В дальнейшем под источником будем понимать номер регистра и тип передачи (прямая или инверсная).

Сравнение общей и раздельной шины.

1) По быстродействию. Более производительными считаются раздельные шины, так как они позволяют совместить некоторые передачи в одном такте. Передачи у1: A:=B и у2: C:=D могут производиться одновременно (но не у1: A:=B и у2: C:=A).



Рисунок 7.8 — Схема і-го разряда общей шины, управляемой позиционными кодами номера (адреса) источника ( $A_{\text{ист}}$ ) и номера (адреса) приемника ( $A_{\text{пр}}$ );  $k = \lceil log_2 N \rceil$ 

- 2) По стоимости. Стоимость общей шины, изображенной на рисунке 23,  $C=5\,N\,n$ . Если реализовать дополнительно все возможные инверсные передачи, то стоимость общей шины станет равна  $C=10\,N\,n$ . Такой ценой можно организовать любую передачу в системе из N п-разрядных регистров. Цена раздельной шины возрастает с увеличением количества передач:  $C=3\,M\,n$ , где  $M=k\,m$  количество передач, k количество источников, m количество приемников. Общая шина будет дешевле раздельной, когда  $10\,N\,n < 3M\,n$ . Раздельные шины в операционных автоматах применяют, если регистры слабо связаны (передач между регистрами мало) и важно быстродействие.
- 3) По степени универсальности (настраиваемости на конкретную микропрограмму).

Общая шина — универсальное решение, пригодное для любой микропрограммы. Раздельную шину необходимо проектировать для каждой конкретной микропрограммы.

# 7.3. Содержание работы

работы необходимо процессе выполнения построить истинности для мультиплексора, подключающего к общей шине 8 источников и демультиплексора, обеспечивающего передачу информации от шины к одному ИЗ приемников, экспериментально проверить работу указанных операционных элементов на макете. Разработать схему і-го разряда общей шины для осуществления всех возможных передач данных в системе, состоящей из четырех регистров, и схему і-го разряда раздельной шины для осуществления передач, предусмотренных вариантом задания. Сравнить схемы по сложности и быстродействию.

# 7.4. Варианты индивидуальных заданий

Варианты индивидуальных заданий приведены в таблице 7.5.

Таблица 7.5

| №        | Реализуемые передачи данных                                                             | Тип      |
|----------|-----------------------------------------------------------------------------------------|----------|
| варианта |                                                                                         | триггера |
| 1        | $P0 := P3; \ P0 := \overline{P2}; \ P1 := P2; \ P2 := P0; \ P3 := \overline{P1}$        | JK       |
| 2        | $P0 := \overline{P3}; \ P1 := \overline{P2}; \ P1 := P0; \ P2 := P3; \ P3 := P1$        | D        |
| 3        | $P0 := \overline{P1}; P1 := \overline{P2}; P2 := \overline{P3}; P2 := P0; P3 := P2$     | RS       |
| 4        | $P0 := P2; P1 := \overline{P3}; P2 := \overline{P1}; P3 := \overline{P0}; P3 := P0$     | D        |
| 5        | $P0 := \overline{P2}; \ P1 := \overline{P3}; \ P2 := P1; P3 := P0; P3 := \overline{P2}$ | JK       |

### 7.5. Внеаудиторная подготовка к работе

- 7.5.1. Изучить классификацию дешифраторов. Мультиплексоров и демультиплексоров, методы их проектирования и схемы реализации [1], стр. 173-178, [2], стр. 141-157, [4], стр. 110-132.
- 7.5.2. Изучить описание микросхем серий ТТЛ-логики (К155, 74НС). По описаниям микросхем построить таблицы их функционирования.
- 7.5.3. Построить схемы реализации дешифратора и мультиплексора, необходимые для выполнения индивидуального задания на макете.
- 7.5.4. Разработать схему передачи данных (i-ый разряд) в системе регистров в соответствии с индивидуальным заданием. Для этого требуется синтезировать общую шину. Номера источников и приемников информации задаются в виде двоичных кодов. Передача информации синхронизируется синхроимпульсами. На входе шины используется мультиплексор, на адресные входы которого подается номер источника информации. Информация по адресам приемников распределяется с помощью демультиплексора. В случае, если выход шины подключается ко всем входам D-триггеров регистров, которые могут принимать информацию, то достаточно однофазного сигнала. Если прием информации осуществляется на триггеры с RS или JK-входами, необходимо организовать парафазный сигнал с выхода шины.
- 7.5.5. Разработать схему і-го разряда раздельной шины для осуществления заданных передач. Сравнить с предыдущей схемой по сложности и быстродействию.

#### 7.6. Выполнение работы в лаборатории

7.6.1. Собрать схему дешифратора (2 входа на 4 выхода). Соединив его входы с кнопочным регистром, провести эксперимент и сравнить экспериментальные данные с теоретическими. Аналогичный эксперимент

провести с шифратором.

7.6.2. По аналогии с предыдущим пунктом собрать и исследовать схемы мультиплексора и демультиплексора с двумя адресными входами.

## 7.7. Контрольные вопросы

- 7.7.1. Сравнить по быстродействию и сложности различные структуры дешифраторов.
- 7.7.2. Как построить сеть из дешифраторов с заданным количеством входов с целью увеличения разрядности дешифрируемого кода?
- 7.7.3. Что такое мультиплексор? Как с помощью мультиплексора реализовать произвольную булеву функцию?
- 7.7.4. Как подключить к общей шине n двоичных сигналов, если n>k, где k число информационных входов мультиплексора?
- 7.7.5. Где в компьютере используются мультиплексоры и дешифраторы. Привести примеры.
- 7.7.6. Приведите формулы для оценки сложности общей и раздельной шины.

#### 8. ЛАБОРАТОРНАЯ РАБОТА № 8. ДВОИЧНЫЕ СУММАТОРЫ

#### 8.1. Цель работы

Изучить методы проектирования и схемные реализации одноразрядных сумматоров, получить навыки сборки, наладки и использования схем двоичных сумматоров, приобрести опыт работы с сумматорами в интегральном исполнении.

#### 8.2. Краткие теоретические сведения

Сумматор ЭТО операционный элемент, предназначенный выполнения микрооперации сложения чисел. Если операнды и результат сложения представляются в двоичной системе счисления, то сумматор Сумматоры называется двоичным. подразделяются два типа: комбинационные и накапливающие. Комбинационные сумматоры не содержат запоминающих элементов и реализует микрооперацию сложения в виде С:=А+В. Накапливающие сумматоры содержат регистр, на котором перед началом микрооперации хранится слагаемое и на момент окончания сложения – сумма. Накапливающие сумматоры реализуют микрооперацию сложения в виде С:=С+А.

Структура сумматоров зависит от типа используемых логических и запоминающих элементов и ограничений, налагаемых на длительность микрооперации сложения или количество оборудования.

Операционное устройство может производить арифметические и логические операции В соответствии с заложенной В его основу микропрограммой параллельно, последовательно параллельнопоследовательно. Параллельный способ выполнения операции суммирования двух чисел с фиксированной точкой предполагает, что микрооперация сложения, используемая в микропрограмме суммирования, выполняется над всеми разрядами операндов одновременно (параллельно). Последовательный способ выполнения операции суммирования означает, что соответствующая микрооперация сложения выполняется последовательно над каждым i-ым разрядом суммируемых чисел, начиная с младшего. Поэтому осуществления сложения двух *п*-разрядных чисел на последовательном двоичном сумматоре потребуется п тактов суммирования (потери времени компенсируются существенной при ЭТОМ экономией аппаратуры). Компромиссным способом является параллельно-последовательный способ выполнения сложения на двоичном сумматоре. Он предполагает, что микрооперация сложения выполняется над тразрядами суммируемых чисел (т.е. m разрядов суммируются параллельно), m < n, n кратно m. При этом в микропрограмме сложения должна быть предусмотрена микрооперация сдвига регистра, на который записывается сумма, на m разрядов вправо для того, чтобы освободить место для записи суммы следующих по старшинству т разрядов суммируемых слов.

На микрооперации сложения основаны алгоритмы (микропрограммы) выполнения основных арифметических операций в арифметико-логическом устройстве (сложение, вычитание, умножение, деление). Три перечисленных способа выполнения суммирования слов на соответствующих операционных элементах применимы и к выполнению поразрядных логических операций над словами. В соответствии с вышесказанным, арифметико-логические устройства компьютера по способу выполнения операций делятся на параллельные, последовательные и параллельно-последовательные.

**Параллельный комбинационный сумматор с последовательным переносом.** При построении применяется стандартный метод — синтез типового

$$\begin{array}{c|c}
a_i \\
\hline
b_i \\
\hline
p_i
\end{array}$$
KCM
$$\begin{array}{c}
c_i \\
\hline
p_{i-1}
\end{array}$$

Рисунок 8.1 — Одноразрядный комбинационный сумматор

разряда. N-разрядный параллельный сумматор с последовательным переносом строится из п одноразрядных комбинационных сумматоров (ОКСм). Функция одноразрядного комбинационного сумматора (рисунок 8.1) представлена в таблице 8.1.

Таблица 8.1

| Номер              | Входы    |       |       | Выхо      | ДЫ    |
|--------------------|----------|-------|-------|-----------|-------|
| входного<br>набора | $p_{_i}$ | $a_i$ | $b_i$ | $p_{i-1}$ | $C_i$ |
| 0                  | 0        | 0     | 0     | 0         | 0     |
| 1                  | 0        | 0     | 1     | 0         | 1     |
| 2                  | 0        | 1     | 0     | 0         | 1     |
| 3                  | 0        | 1     | 1     | 1         | 0     |
| 4                  | 1        | 0     | 0     | 0         | 1     |
| 5                  | 1        | 0     | 1     | 1         | 0     |
| 6                  | 1        | 1     | 0     | 1         | 0     |
| 7                  | 1        | 1     | 1     | 1         | 1     |

Схема, изображенная на рисунке 1, суммирует  $a_i$  и  $b_i$  - значения i-ых разрядов слов A(1:n) и B(1:n) – а также  $p_i$  - перенос в i-ый разряд суммы из младшего (i+1)-го разряда.

Из таблицы 8.1 получены следующие функции для определения выходных сигналов ОКС.

Значение і-го разряда суммы:

$$c_i = p_i \overline{a_i} b_i \vee p_i a_i \overline{b_i} \vee p_i \overline{a_i} \overline{b_i} \vee p_i a_i b_i$$
;  
Значение переноса в старший (i-1)-ый разряд суммы:  
 $p_{i-1} = \overline{p_i} a_i b_i \vee p_i \overline{a_i} b_i \vee p_i a_i \overline{b_i} \vee p_i a_i b_i = a_i b_i \vee p_i b_i \vee p_i a_i$ 

По этим функциям строится двухуровневый двоичный одноразрядный комбинационный сумматор с ценой 25 (входов логических элементов) и временем задержки 2  $\tau$  , где  $\tau$  - задержка на логическом элементе.



Рисунок 8.2 — N-разрядный комбинационный сумматор

Схема п-разрядного комбинационного сумматора, построенного на базе ОКС представлена на рисунке 8.2.

данном сумматоре сигналы переносов распространяются последовательно младших разрядов старшим. По этой указанный сумматор причине называется сумматором с последовательным переносом. Длительность микрооперации сложения определяется суммой времени распространения переносов И времени формирования суммы в одном разряде:

$$T = L \cdot \tau_{nep} + \tau_{cym} + \vartheta,$$

где L – максимальная длина переноса, равная числу соседних разрядов, через которые распространяется сигнал переноса при выполнении сложения,  $\mathcal{G}$  - небольшой

запас времени для надежности. При наличии переноса между всеми разрядами сумматора (например, при сложении чисел A=11...11 и B=00...01 перенос формируется в младшем разряде сумматора и проходит через все остальные разряды) L=n, и длительность микрооперации сложения составляет

$$T = n \cdot \tau_{nep} + \tau_{cvm} + \mathcal{G}$$

Поскольку фактическое время распространения переноса в схеме рисунка 8.2 не определяется, то для выполнения микрооперации сложения отводится такт, длительность которого определяется максимальным временем распространения переносов.

Методы ускорения микрооперации сложения

Случай сложения с наличием переносов между всеми разрядами сумматора достаточно маловероятен. Доказано, что в n-разрядном сумматоре, на вход которого поступают слагаемые, равномерно распределенные в интервале  $[2^n-1]$ , средняя длина самого длинного переноса, затрагивающего группу соседних разрядов, не превышает  $L_{cp} = \log_2 n$ . Так, в 32-х разрядном сумматоре переносы пробегают в среднем не более чем через 5 соседних разрядов. Если в сумматор встроить схему, определяющую момент окончания сложения, то время сложения уменьшается в  $n/\log_2 n$  раз. Сумматор, в котором вырабатывается осведомительный сигнал, отмечающий окончание сложения, называется асинхронным сумматором.

Еще одним методом уменьшения длительности микрооперации сложения является использование сумматора с групповым переносом. Сумматор делится на n/k групп, каждая из которых содержит k соседних разрядов. В сумматор вводятся цепи, ускоряющие процесс распространения переносов между группами и в пределах каждой группы.



Рисунок 8.3 — Условное обозначение комбинационного сумматора на операционных схемах

Комбинационные сумматоры независимо OT ИΧ внутренней структуры обозначаются на операционных (структурных) схемах как представлено на рисунке 8.3. Если перенос в младший разряд сумматора всегда равен нулю, то вход  $p_{\scriptscriptstyle n}$ на операционных схемах не обозначается. Если перенос ИЗ старшего разряда сумматора никак используется (теряется), также TO выход

обозначается. Выход  $p_0$  может быть использован для увеличения разрядности сумматора (тогда он подается на вход  $p_n$  следующего (старшего) сумматора). При сложении чисел в обратных кодах в сумматоре организуется цепь циклического переноса путем подсоединения выхода  $p_0$  (старшего сумматора, если необходимую разрядность обеспечивают несколько сумматоров) ко входу  $p_n$  (младшего сумматора).

Накапливающие сумматоры

накапливающем сумматоре значение суммы вычисляется предыдущего ее значения со слагаемым, т.е. микрооперация сложения сложения выполняется в виде C := C + A. Для присваивания сумме начального значения в накапливающем сумматоре обычно реализуется операция установки C := 0. Накапливающий сумматор можно рассматривать как композицию используемого для хранения значения C и комбинационного регистра, KCM, вычисляющего СУММУ C+A. Структурная сумматора схема параллельного накапливающего сумматора изображена на рисунке 8.4,а, условное обозначение на операционных схемах – на рисунке 8.4,б.

Время такта суммирования в данном случае определяется задержкой комбинационного сумматора и временем приема значения суммы на регистр.



Рисунок 8.4 — Параллельный накапливающий сумматор: а) - структура, б) - обозначение на операционных схемах

#### Последовательный накапливающий сумматор.

Синтезируем последовательный n-разрядный накапливающий сумматор на базе ОКСм (рассмотрен выше), сдвигающего регистра C(1:n) и триггера P (для запоминания переноса).

Структурная схема последовательного сумматора приведена на рисунке 8.5. Первое слагаемое загружается в регистр C(1:n), с внешнего регистра T(1:n). Второе слагаемое загружается в регистр B(1:n), с внешнего регистра Q(1:n).



Рисунок 8.5 — Структурная схема последовательного накапливающего сумматора  $(c = y_{\text{сум}} \lor y_{\text{сбр}})$ 

Сложение осуществляется за п тактов. В очередном такте на ОКС складываются очередные цифры слагаемых  $C_n$  и  $B_n$  и перенос P, полученный в предыдущем такте сложении при предыдущих младших цифр. Перенос  $P_i$ полученный В текущем такте, запоминается на триггере ДЛЯ использования в следующем такте. истечении тактов n должна оказаться в регистре C. Для записывания В регистр очередного разряда суммы  $S_i$  и подачи следующей цифры первого второго слагаемых на ОКС используется микрооперация сдвига (при сдвиге в п-ном разряде регистра С оказывается следующая ПО старшинству цифра первого

слагаемого, а освобождающийся старший разряд регистра C доопределяется значением очередной вычисленной цифры суммы). При сложении младших разрядов перенос должен быть равен нулю, поэтому необходимо предусмотреть микрооперацию сброса триггера P. Если в триггере есть установочные входы, то сигнал  $y_{con}$  можно подавать на установочный R-вход триггера.

Процесс сложения при помощи последовательного сумматора является не микрооперацией, а микропрограммой (почему?).

# 8.3. Содержание работы

В процессе выполнения работы необходимо синтезировать одноразрядный двоичный комбинационный сумматор, собрать и исследовать его на макете L-T, построить на его основе и с использованием сдвигающего регистра последовательный сумматор. После этого необходимо построить схему двухразрядного параллельного накапливающего сумматора на основе ОКСм,

полусумматора и запоминающих элементов и исследовать его работу в динамическом режиме. Индивидуальное задание может быть сформулировано преподавателем в виде особых требований к схемной реализации одноразрядного сумматора (по быстродействию, количеству элементов и т. д.).

#### 8.4. Внеаудиторная подготовка к работе

- 8.4.1. Изучить классификацию сумматоров, методы проектирования и схемные реализации комбинационных и накапливающих сумматоров: ([1], стр. 181-184; [2], стр. 173-185; [3], стр. 120-132, [4], стр. 133-141).
- 8.4.2. Разработать принципиальную электрическую схему одноразрядного сумматора. Оценить ее быстродействие.
- 8.4.3. Изучить микросхемы К155ИМ3 ( [6], стр. 157-158 ) и К155ИР1 ( [6], стр. 104-107 ) аналоги 74НС83 и 74НС95) .
- 9.4.4. Синтезировать параллельный четырехразрядный накапливающий сумматор, используя схемы 74HC83 и 74HC95.

#### 8.5. Выполнение работы в лаборатории

8.5.1. Собрать и наладить схему одноразрядного комбинационного сумматора (ОКСм) на макете L-T. Убедиться в ее работоспособности, подавая с кнопок на входные полюса все возможные комбинации и фиксируя значения сигналов суммы и переноса.

Для обеспечения возможности размещения схемы одноразрядного сумматора на макете Logic, рекомендуется преобразовать функции ОКСм следующим образом:

$$C = \overline{ab}p \vee \overline{ab}\overline{p} \vee a\overline{b}\overline{p} \vee abp = (\overline{ab} \vee ab)p \vee (\overline{ab} \vee a\overline{b})\overline{p} =$$

$$= (\overline{a} \oplus \overline{b})p \vee (a \oplus b)\overline{p} = (a \oplus b) \oplus p$$

$$P = \overline{abp} \vee a\overline{b}p \vee ab\overline{p} \vee abp = (\overline{ab} \vee a\overline{b})p \vee ab(\overline{p} \vee p) =$$

$$= (a \oplus b)p \vee ab$$

Схема размещения ОКСм на макете Logic изображена на рисунке 8.6.



Рисунок 8.6 – Схема одноразрядного комбинационного сумматора

8.5.2. На базе ОКС собрать и наладить схему последовательного суммирования трехразрядных двоичных чисел. Предусмотреть ввод слагаемых в последовательном коде с кнопочного регистра и фиксацию суммы на трехразрядном сдвиговом регистре (рисунок 8.7). Управляющий сигнал  $y_{cym}$  подать с генератора одиночних импульсов. Убедиться в работоспособности схемы на тестовых примерах, реализуя подготовительный такт  $y_{cop}$ : p := 0 и три такта суммирования (сдвига)  $y_{cym}$ : P2(1:3) := C.P2(1:2); p := P.



Рисунок 8.7 – схема последовательного суммирования трехразрядных двоичных чисел

# 8.5.3. Собрать и наладить схему полусумматора (ПСм).

Полусумматор (рисунок 8.8) — это одноразрядный комбинационный сумматор без входа переноса (p=0). Используется в схемах параллельного суммирования для сложения младших разрядов двоичных чисел. Зависимость выходов от входов ПСм описывается таблицей 8.2.



Таблица 8.2 – Таблица истинности полусумматора

| a | b | C | P |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |

Рисунок 8.8 – Полусумматор

По таблице 8.2 получены следующие функции для выходов полусумматора. Они преобразованы с целью обеспечения возможности размещения схемы на макете Logic.

$$C = \overline{ab} \lor a\overline{b} = (a \lor b)(\overline{a} \lor \overline{b}) = (a \lor b)\overline{ab};$$
  
$$P = ab$$

Схема полусумматора изображена на рисунке 8.9.



Рисунок 8.9 – Схема полусумматора

8.5.4. На основе схем ОКСм и ПСм собрать и наладить схему накапливающего двухразрядного параллельного сумматора. Проверить схему в статическом и динамическом режиме. В последнем случае поставить схему в режим работы счетчика и снять осциллограммы на выходах разрядов сумматора. Определить минимальное время такта суммирования (через время задержки срабатывания логических и запоминающих элементов).

Схема параллельного двухразрядного накапливающего сумматора изображена на рисунке 8.10. Данный операционный элемент выполняет две микрооперации:

$$y_0$$
:  $A(1:0) := 00$ ;  $y_{cym}$ :  $A(1:0) := A(1:0) + B(1:0)$ 

Управляющий сигнал  $y_0$  можно подать с кнопки, управляющий сигнал  $y_{cym}$  целесообразно подать с генератора одиночных импульсов.



Рисунок 8.10 – Двухразрядный параллельный накапливающий сумматор

Схема параллельного двухразрядного накапливающего сумматора в элементном базисе макета «Logic-Trigger» изображена на рисунке 8.11.



Рисунок 8.11 — Схема двухразрядного параллельного накапливающего сумматора на макете «Logic-Trigger»

# 8.6. Контрольные вопросы

- 8.6.1. Чем отличается комбинационный сумматор от накапливающего, последовательный от параллельного?
- 8.6.2. Какова минимальная задержка сигнала переноса в одноразрядном двоичном сумматоре?

- 8.6.3. Что такое полусумматор? Как строится полный одноразрядный сумматор из полусумматоров?
- 8.6.4. Чем определяется время суммирования в параллельном одноразрядном сумматоре? Какие вы знаете способы уменьшения этого времени?
  - 8.6.5. Как с помощью сумматора выполнить операцию вычитания?

#### 9. ЛАБОРАТОРНАЯ РАБОТА № 9. РАСПРЕДЕЛИТЕЛИ СИГНАЛОВ

## 9.1. Цель работы

Изучить способы построения распределителей сигналов, приобрести навыки проектирования и наладки схем этого класса.

#### 9.2. Краткие теоретические сведения

Распределитель сигналов (РС) – это операционный элемент, принимающие вырабатывающий выходные сигналы  $\alpha_0, \alpha_1, ..., \alpha_{n-1},$ единичные значения в моменты времени  $t_0, t_1, ..., t_{n-1}$  соответственно. Специфика применения распределителей сигналов состоит в том, что они обычно используются для построения управляющих, а не операционных РС удобно строить запоминающую часть автомата, автоматов. На работающего по линейной или легко линеаризуемой микропрограмме. При этом с выходов  $\alpha_i$  (i =0,1,2,..., n –1) РС снимаются сигналы состояний автомата. Выход  $\alpha_{n-1}$  может использоваться для перевода (сброса) РС в состояние  $\alpha_0$ . РС может быть переведен в состояние  $\alpha_0$  и специальным управляющим сигналом  $y_0$ . Состояния PC сменяются последовательно (единица переходит на очередной выход) по синхросигналу c (рисунок 9.1).



Рисунок 9.1 — Обозначение распределителя сигналов на структурных схемах

Распределитель сигналов может быть реализован как композиция счетчика и дешифратора (рисунок 9.2,а), а также при помощи регистра сдвига (рисунок 9.2,б).

Синхросигнал  $\mathcal{C}$ инициирует микрооперацию счета (увеличение значения счетчика на единицу) - рисунок Позиционный код состояния счетчика преобразуется дешифратором в унитарный код, расположение единицы котором соответствует коду в счетчике. Счетчик может быть сброшен в ноль сигналом  $y_{cбp}$  или сигналом на (n-1)-ом выходе дешифратора. Сигнал, равный дизъюнкции указанных сигналов, должен быть подан на вход сброса (R) счетчика.

Примечание. Если  $n=2^k$ , то после значения (n-1) нулевое значение на счетчике устанавливается автоматически.

При реализации РС на основе регистра, хранящего унитарный код (рисунок 9.2,б), синхросигнал c инициирует микрооперацию сдвига в регистре. При этом единица сдвигается на очередной выход регистра, а значение освобождающегося нулевого разряда регистра доопределяется значением (n-1)-го разряда (организован циклический сдвиг). Таким образом, обеспечивается автоматический переход регистра из состояния  $\alpha_{n-1}$  в состояние  $\alpha_0$ . Управляющий сигнал  $y_{3a2p}$  позволяет установить РС в состояние  $\alpha_0$  путем загрузки в регистр кода 100...0. Состояния РС иногда называют тактами, а сам РС – распределителем тактов, хотя это название не очень удачно.



Рисунок 9.2 — Структура распределителя сигналов:

- а) на основе счетчика и дешифратора  $(k = \lceil \log_2 n \lceil)$
- б) на основе регистра сдвига



Рисунок 9.3 — Последовательность смены тактов управляемого PC

Иногда требуется в зависимости от значения некоторого осведомительного сигнала x изменять естественную последовательность смены состояний (тактов). Тогда строят управляемый РС. Например, граф, изображенный на рисунке 9.3 задает распределитель

сигналов, вырабатывающий при x=0 циклическую последовательность сигналов  $\alpha 0$ ,  $\alpha 1$ ,  $\alpha 2$ ,  $\alpha 3$ ,  $\alpha 4$ ,  $\alpha 0$ ,  $\alpha 1$ ,  $\alpha 2$ ,  $\alpha 3$ ,  $\alpha 4$ ,..., а при  $x=1-\alpha 0$ ,  $\alpha 1$ ,  $\alpha 2$ ,  $\alpha 3$ ,  $\alpha 1$ ,..... В общем случае число разветвлений может быть больше одного, но в данной лабораторной работе мы будем использовать графы с одним разветвлением.

Структурная схема такого РС приведена на рисунке 9.4.



Рисунок 9.4 – Схема управляемого распределителя сигналов

По очередному синхросигналу  ${\bf c}$  код на счетчике увеличивается на 1, а на соответствующем выходе дешифратора появляется активный уровень сигнала, т.е. распределитель переходит в следующее состояние  $\alpha_i$ . Если осведомительный сигнал x, анализируемый в такте  $\alpha_3$ , равен нулю, то за состоянием  $\alpha_3$  следует состояние  $\alpha_4$  (РС следует по большому циклу – рисунок 9.3). Если осведомительный сигнал x равен 1, то после состояния  $\alpha_3$  РС должен вернуться в состояние  $\alpha_1$  (РС следует по малому циклу). Для осуществления такого перехода используется режим параллельной загрузки счетчика. На входах параллельной загрузки фиксируется код состояния  $\alpha_1$  (001). Сигнал  $\alpha_1$  переводит счетчик в режим параллельной загрузки.

Элемент задержки на рисунке 9.4 должен обеспечивать задержку сигнала  $\varphi_1$  относительно сигнала  $\alpha_3$  на длину синхроимпульса, чтобы распределитель находился в состояние  $\alpha_3$  в течение целого такта, а переход в состояние  $\alpha_1$  произошел в следующем такте. В начальное состояние распределитель переводится либо управляющим сигналом  $y_0$ , либо активным уровнем сигнала на выходе  $\alpha_5$ .

# 9.3. Содержание работы

В процессе выполнения лабораторной работы необходимо разработать, собрать и отладить схему управляемого распределителя, формирующего заданную графом последовательность тактовых сигналов. Распределитель сигналов строится на основе счетчика и дешифратора. В качестве примера на рисунке 9.6 изображена принципиальная схема распределителя сигналов, работающего в соответствии с графом смены состояний, приведенном на рисунке 9.5.



Рисунок 9.5 – Граф смены состояний распределителя сигналов

## 9.4. Варианты заданий

Варианты заданий приведены на рисунке 9.7.

# 9.5. Внеаудиторная подготовка

- 9.5.1. Изучить функциональное описание и способы реализации распределителей сигналов: [2], стр. 261-267; [3], стр. 300-315.
- 9.5.2. Синтезировать схему распределителя сигналов в соответствии с вариантом задания. Распределитель сигналов построить на основе счетчика и дешифратора. Суммирующий счетчик с последовательным переносом реализовать на D-триггерах, имеющихся в составе макета «Trigger». Для построения дешифратора использовать логические элементы макета «Logic». Для обеспечения задержки сигнала  $\varphi_i$  (переводит счетчик в режим параллельной загрузки) относительно сигнала  $\alpha_i$  (состояние, после которого

надо организовать разветвление) на длину синхроимпульса, удобно использовать D-триггер, срабатывающий по инверсному значению синхросигнала, если счетчик срабатывает по прямому значению синхросигнала.



Рисунок 9.6 – Принципиальная схема управляемого распределителя сигналов, заданного графом, изображенным на рисунке 9.5.



Рисунок 9.7 – Варианты заданий

#### 9.6. Выполнение работы в лаборатории

- 9.6.1. Собрать схему распределителя сигналов. Значение осведомительного сигнала задать при помощи кнопки.
- 9.6.2. Отладить схему в статическом режиме, подавая синхросигналы с выхода генератора одиночных импульсов и анализируя состояние схемы с помощью индикаторных лампочек.
- 9.6.3. Снять с помощью двухлучевого осциллографа временную диаграмму распределителя сигналов, подав на его вход синхросигналы с генератора синхроимпульсов. Определить, по какому фронту синхросигнала осуществляется переключение состояния каждого элемента схемы.

## 9.7. Контрольные вопросы

- 9.7.1. Дайте функциональное описание распределителя сигналов. Как он реализуется?
- 9.7.2. Синтезируйте распределитель сигналов в соответствии с индивидуальным заданием на основе циклического сдвигающего регистра.
- 9.7.3. Для чего используется триггер в цепях управления сменой состояний счетчика?
  - 9.7.4. Где в компьютере используются распределители сигналов?

# 10. ЛАБОРАТОРНАЯ УСТАНОВКА «LOGIC-TRIGGER» (L-T)

# 10.1. Назначение установки

Установка L-Т предназначена для изучения методов построения логических схем на потенциальных элементах интегрального комплекса 74HG+. Установка состоит из двух блоков (Logic и Trigger, соединенных шиной, состоящей из шести проводов (рисунок 10.1). Основная часть установки — наборное поле, которое состоит из ряда функциональных и логических элементов. Каждому из этих элементов соответствует условное графическое изображение на лицевой панели установки (рисунок 10.2). Входы и выходы элементов наборного поля выведены локальные коммутационные поля (ЛКП). Схемы устройств собираются с помощью шины путем подключения к ней с помощью ЛКП. Состав наборного поля отдельных блоков:

- 1. Набор логических (блок Logic) и триггерных (блок Trigger) элементов [6].
  - 2. Кнопочный регистр для задания логических уровней FIX<sub>1</sub> –FIX<sub>4</sub>
  - 3. Генератор синхроимпульсов (Impuls/Generator режимы работы).
  - 4. Генератор одиночных импульсов (режим Impuls).

5. Локальные коммутационные поля (ЛКП), обеспечивающие подключение к шине элементов схемы.



Рисунок 10.1 – Схема установки «LOGIC-TRIGGER» (L-T)

#### 10.2. Логические и триггерные элементы установки

В составе установки имеются логические элементы типа 2И-НЕ, 2И, 3И-НЕ, 3И, 4И-НЕ, 4И, 2ИЛИ-НЕ, 2ИЛИ, 2ХОR-НЕ, 2ХОR и триггерные элементы типа асинхронных RS и синхронных JK и D-триггеров с установочными инверсными RS-входами. Каждый элемент подключается к шине через ЛКП с помощью перемычки (джампера), которая соединяет вход (выход) с нужным каналом (1,2,..., 12). На рисунке 10.3 приведен пример коммутации одного из выводов логического (триггерного) элемента с линией шины номер 3.

Логические элементы, имеющие как прямой, так и инверсный выход подключаются к ЛКП с помощью разъема. На рисунке 10.3 с помощью разъема и перемычки к ЛКП подключен инверсный выход логического элемента. Каждый вывод элементов наборного поля можно подключить к расположенному рядом светодиодному индикатору.

На незадействованные входы используемых элементов наборного поля должен быть подан потенциал логической «1». Уровень логической «1» может быть выставлен с помощью любой из кнопок «FIX» или кнопки «VAR».

Триггеры типа JK и D, входящие в состав лабораторной установки, используются как элементы памяти.

Триггер типа D может работать в двух режимах: синхронном, при котором управление производится по входу D ( при наличии импульсов

положительной полярности на входе С ), и асинхронном – по RS-входам. Таблица 10.1 – таблица переходов триггера.

Таблица 10.1 – Таблица переходов D-триггера с установочными RS-входами

|      | o joinness mannin in sire sire sire |                   |                   |               |  |  |
|------|-------------------------------------|-------------------|-------------------|---------------|--|--|
| C(t) | D(t)                                | $\overline{R}(t)$ | $\overline{S}(t)$ | Q(t+1)        |  |  |
| X    | X                                   | 0                 | 0                 | Не определено |  |  |
| X    | X                                   | 0                 | 1                 | 0             |  |  |
| X    | X                                   | 1                 | 0                 | 1             |  |  |
| 0    | X                                   | 1                 | 1                 | Q(t)          |  |  |
| 1    | 0                                   | 1                 | 1                 | 0             |  |  |
| 1    | 1                                   | 1                 | 1                 | 1             |  |  |

В таблице 10.1 C(t), D(t),  $\overline{R}(t)$ ,  $\overline{S}(t)$  — сигналы на входах C, D,  $\overline{R}$ ,  $\overline{S}$  в момент t; Q(t) — состояние триггера в момент t; Q(t+1) - состояние триггера в момент t+1; X - состояния входов, значения которых не влияют на Q(t+1).

Для синхронного входа t и t+1 означают время до и после прихода синхронизирующего импульса. Для организации счетного режима работы триггера необходимо инверсный выход триггера подсоединить к входу D.

Триггер JK-типа также может работать в синхронном и асинхронном режимах. Таблица 10.2 – таблица переходов триггера.

Таблица 10.2 – Таблица переходов JK-триггера с установочными RS-входами

| C(t) | J(t) | K(t) | $\overline{R}(t)$ | $\overline{\overline{S}}(t)$ | Q(t+1)            |
|------|------|------|-------------------|------------------------------|-------------------|
| X    | X    | X    | 0                 | 0                            | Не определено     |
| X    | X    | X    | 0                 | 1                            | 0                 |
| X    | X    | X    | 1                 | 0                            | 1                 |
| 0    | X    | X    | 1                 | 1                            | Q(t)              |
| 1    | 0    | 0    | 1                 | 1                            | Q(t)              |
| 1    | 0    | 1    | 1                 | 1                            | 0                 |
| 1    | 1    | 0    | 1                 | 1                            | 1                 |
| 1    | 1    | 1    | 1                 | 1                            | $\overline{Q}(t)$ |

В таблице 10.2 J(t),K(t) - сигналы на входах J и K в момент t.

# 10.3. Кнопочный регистр

В состав наборного поля установки входит 4-разрядный кнопочный регистр (FIX1 – FIX4, рис. 1 ), который предназначен для задания парафазным

кодом логических уровней "1" и "0". Кнопки FIX изменяют состояние (логический уровень) при каждом нажатии.



Рисунок 10.2 – Структурная схема блока логических (LOGIC) или триггерных (TRIGGER) элементов с элементами управления

#### 10.4. Генератор синхроимпульсов и одиночных импульсов

Кнопка «Impuls-Generator» управляет одновибратором, формирует одиночный импульс длительностью 20 мс. При длительном нажатии кнопки можно переключиться на режим мультивибратора (генератор). Генератор формирует прямоугольные импульсы, которые подаются на счетчик «Counter Output» который работает как делитель частоты. На коммутационных полях F/2, F/4, F/8, F/16 с помощью перемычек устанавливается связь с необходимой линией шины.

## 10.5. Порядок работы на установке

- 10.5.1. Произвести коммутацию элементов установки в соответствии с заданной схемой и описанием лабораторной работы.
- 10.5.2. Получить разрешение преподавателя на проведение эксперимента. Включить питание.
- 10.5.3. При работе с осциллографом необходимо соединить корпус осциллографа с корпусом установки (гнезда "\_|\_"), установить на осциллографе режим внешней синхронизации. Сигнальный вход осциллографа соединить с нужной точкой схемы. Коммутация производится специальными шнурами.
- 10.5.4. После выполнения работы выключить питание, затем разобрать схему. Коммутационные перемычки собрать в специальный контейнер.



Рисунок 10.3 – Элементы коммутации:

- а) локальное коммутационное поле (ЛКП);
- б) разъем на выходе логического элемента

\

# БИБЛИОГРАФИЧЕСКИЙ СПИСОК

- 1. Апраксин Ю.К. Основы теории и проектирования цифровых автоматов: Учеб. пособие для вузов/Ю.К.Апраксин. Севастополь: Изд-во СевГТУ, 2001.—345 с.
- 2. Бабич Н.П. Компьютерная схемотехника. Методы построения и проектирования: учеб. пособие/ Н.П. Бабич, И.А. Жуков. К.: МК-Пресс, 2004. 576 с.
- 3. Потемкин И.С. Функциональные узлы цифровой автоматики/ И.С. Потемкин. М.: Энергоатомиздат, 1988. 320 с.
- 4. Схемотехника электронных систем. Цифровые устройства/ В.И. Бойко, А.Н. Гуржий, В.Я Жуйков и др. СПб.: БХВ-Петербург, 2004. 512 с.
- 5. Цифрова електроніка: методичні вказівки до лабораторних робіт. Хмельницький: Open System, 2004. – 98 с.
- 6. Шило В.Л. Популярные цифровые микросхемы: справочник/ В.Л. Шило. М: Радио и связь, 1988. 352 с.