# make menuconfig

#### 阅读本文及后续文章的 flowchart 的前提和 tips:

- 假设编译发生在源码目录, 未定义KBUILD SRC, 即没有 make O=
- 假设基于 x86 64
- 不是编译单个存在于单独文件夹下的 module, 即未定义KBUILD EXTMOD
- flowchart 图中,以 # 开始的部分为注释
- 假设命令行执行 make 时,除了 target,没有其他选项
- Makefile 执行流程的规则是深度优先

本系列文章遵循小白的思路进行分析, i.e.:

make menuconfig/[all]/modules install/install/clean(or mrproper,disclean)

内核编译的第一步永远是配置: make \*config。有各种样子的 config 的 target:

```
config
               - Update current config utilising a line-oriented program
               - Update current config utilising a ncurses menu based program
nconfig
               - Update current config utilising a menu based program
menuconfig
               - Update current config utilising a Qt based front-end
xconfig
               - Update current config utilising a GTK+ based front-end
gconfig
              - Update current config utilising a provided .config as base
oldconfig
localmodconfig - Update current config disabling modules not loaded
localyesconfig - Update current config converting local mods to core
silentoldconfig - Same as oldconfig, but quietly, additionally update deps
defconfig
           - New config with default from ARCH supplied defconfig
savedefconfig - Save current config as ./defconfig (minimal config)
allnoconfig \,\, - New config where all options are answered with no
allyesconfig - New config where all options are accepted with yes
allmodconfig - New config selecting modules when possible
alldefconfig - New config with all symbols set to default
              - New config with random answer to all options
randconfig
listnewconfig - List new options
olddefconfig - Same as silentoldconfig but sets new symbols to their default value
kvmconfig
              - Enable additional options for kvm guest kernel support
xenconfig
              - Enable additional options for xen dom0 and guest kernel support
tinyconfig
              - Configure the tiniest possible kernel
```

#### 他们 match 了 top makefile 中的这条 rule:

```
config: scripts_basic outputmakefile FORCE
    $(Q)$(MAKE) $(build)=scripts/kconfig $@

%config: scripts_basic outputmakefile FORCE
    $(Q)$(MAKE) $(build)=scripts/kconfig $@
```

#### 变量 build 定义在 scripts/Kbuild.include 中:

```
build := -f $(srctree)/scripts/Makefile.build obj
```

所以当执行 make \*config 时,其实是执行下面这条命令

```
make -f $(srctree)/scripts/Makefile.build obj=scripts/kconfig *config
```

由于 target "\*config" 还有很多 prerequisites, 所以我们以 menuconfig 为例, 画出他们的流程图。

在 Top makefile 中:

Target "scripts\_basic" 被很多 target 依赖,它的作用是生成整个内核编译过程中所需要的 basic program: fixdep & bin2c。其实 target "\*config" 最终也是执行一个 host program,用来生成配置文件 .config 等,后面将以它为例介绍编译 host program 的详细过程。

所以,make menuconfig 的过程就剩下执行 config 的 recipe,也就是进入 scripts/kconfig/Makefile 中寻找真正的 target: menuconfig,在此 makefile 中有:

看起来 menuconfig 的 target-prerequisite 关系流程很简单,仅仅是使用一个叫做 mconf 的 host program。那么剩下的问题就分为了 2 个:

- i. host program "mconf" 是如何生成的?
- ii. mconf 如何生成 .config 等配置文件?

关于第一个问题,首先需要了解 kernel build 的 recursive make 的框架。由上面 config 的 rule 可以看出,recursive make 是通过这条 recipie:

```
$(Q)$(MAKE) $(build)=scripts/kconfig $@
```

也就是说,make 进入了 scripts/Makefile.build 中,这是绝大多数 recursive make 的发生入口。分析此 makefile 可以发现,它依次包含了几个文件

-include include/config/auto.conf # 由于是 clean build,还没有 make menuconfig,auto.conf 此时是没有的,这也是为什么前面有特殊前缀字符 "-"

include scripts/Kbuild.include

include \$(kbuild-file) # kbuild makefile, 目的编译目录的makefile

include scripts/Makefile.lib # 对 kbuild makefile 中定义的通用变量(如 obj-y, obj-m) 进行处理

include scripts/Makefile.host # 如果 kbuild makefile 中有定义 host program, 才会包含此 makefile, 处

理 host program 相关的变量

每一次 recursive make 的目标都定义在 kbuild makefile 中,所以从某种意义上说,它是上述几个 makefile 中最主要的,其他的作用是作为 kbuild 的 framework。

## host program "mconf" 是如何生成的?

Documentation/kbuild/makefiles.txt 的 "4 Host Program support" 对此有全面的介绍,必读。由上面 scripts/kconfig/Makefile 中的片段代码可知,make menuconfig 时使用的 host program 是 mconf,且 mconf 只由 .c 文件编译而来,所以下面的代码级分析仅针对此例进行分析。但需要知道,此例只是很多场景中的一种,本文仅作抛砖引玉,若想了解全部,必须通读 Makefile.host。

上面说了,Makefile.host 会处理 kbuild makefile 中定义的 host program 相关的变量。

```
# 本段代码块来自 scripts/Makefile.host
__hostprogs := $(sort $(hostprogs-y) $(hostprogs-m))

# C code. Executables compiled from a single .c file
# 从 kbuild makefile 中定义的 host program 中挑出仅由一个.c文件编译的program
```

```
host-csingle := $(foreach m,$(__hostprogs), \
              $(if $($(m)-objs)$($(m)-cxxobjs),,$(m)))
# C executables linked based on several .o files
# 从 kbuild makefile 中定义的 host program 中挑出由若干 .c 文件编译的 program, 也叫做 Composite Host Program.
# 本例中, mconf 就是一个 composite host program
host-cmulti := $(foreach m,$( hostprogs),\
             $(if $($(m)-cxxobjs),,$(if $($(m)-objs),$(m))))
# Object (.o) files compiled from .c files
# 得到编译所有 host programs 所需的所有 .o 文件名字。其实也就是得到所有需要编译的 .c 文件(没有 cpp 文件)
host-cobjs := $(sort $(foreach m,$(__hostprogs),$($(m)-objs)))
# 仅仅加上 $(obj) 前缀。结果是下面变量中的文件名都是相对于 kernel source 根目录的相对路径名
_hostprogs := $(addprefix $(obj)/,$(__hostprogs))
host-csingle := $(addprefix $(obj)/,$(host-csingle))
host-cmulti := $(addprefix $(obj)/,$(host-cmulti))
host-cobjs
            := $(addprefix $(obj)/,$(host-cobjs))
# 编译 host program 所需要的 flag。关于 flag 的处理,可以另成一文。
$(HOSTCFLAGS $(basetarget).o)
ifeq ($(KBUILD SRC),)
    hostc flags = $( hostc flags)
     _hostc_flags = -I$(obj) $(call flags,_hostc_flags)
endif
           = -Wp,-MD,$(depfile) $( hostc flags)
hostc flags
# 编译 host program 所需要的所有 rule 都定义在本 makefile 中。(与 kernel 本身的编译略有不同,
# 编译 Kernel 和 module 所需要的所有 rule 基本定义在 Makefile.build 中)
# 首先将 .c 编译成 .o。if changed dep 函数来自 Kbuild.include 文件,将在下一个代码块中介绍。
# 一个 .c 文件生成对应的 .o 文件。host-cobjs -> .o
quiet cmd host-cobjs = HOSTCC $@
cmd host-cobjs = $(HOSTCC) $(hostc flags) -c -o $@ $<</pre>
$(host-cobjs): $(obj)/%.o: $(src)/%.c FORCE
       $(call if changed dep,host-cobjs)
# 通过上面的 rule 生成了所有的 .o 文件, composite host program 由它依赖的所有 .o 文件链接而来。
# 这里用了一个小技巧, 下面3行代码包含了 2 条 rule, 第一条很容易辨别出, 仅定义了 recipe;
# 第二条使用了自定义的函数 multi depend, 它会调用 eval 函数生成一条规则来描述依赖关系。
# 最终在 makefile 的数据库中, 会将这两条 rule 合并成一条。
# multi depend 函数来自 Makefile.lib, 将在下面的代码块中介绍。
$(host-cmulti): FORCE
       $(call if_changed,host-cmulti)
$(call multi_depend, $(host-cmulti), , -objs)
# 将所依赖的 .o 文件链接成可执行文件时所使用的命令行。
quiet_cmd_host-cmulti = HOSTLD $@
cmd host-cmulti = $(HOSTCC) $(HOSTLDFLAGS) -o $@ \
                 $(addprefix $(obj)/,$($(@F)-objs)) \
                 $(HOST LOADLIBES) $(HOSTLOADLIBES $(@F))
```

上面使用了多个 kbuild 自己定义的函数: if\_changed/if\_changed\_dep, multi\_depend. 尤其 if\_changed 函数系列,在各种 makefile 中曝光率颇高。下面详细分析他们的实现

```
# Execute the command and also postprocess generated .d dependencies file.
if_changed_dep = $(if $(strip $(any-prereq) $(arg-check) ),
                  @set -e;
                  $(cmd and fixdep), @:)
# Find any prerequisites that is newer than target or that does not exist.
# PHONY targets skipped in both cases.
# 原注释已经表达的很清楚了, 无需再进行注释。自动变量的定义参考 GNU make 文档 10.5.3 节。
any-prereq = $(filter-out $(PHONY), $?) $(filter-out $(PHONY) $(wildcard $^), $^)
# Check if both arguments are the same including their order. Result is empty string if equal.
# 此处涉及到另外一大波姿势。目前只需知道,在编译时通过给 gcc 传递参数,可以让它帮助生成某个 .c 文件的
# 依赖关系描述文件(*.d), 参考 GNU make 文档的 "4.14 Generating Prerequisites Automatically"。
# 然后, kbuild 会 post process 此文件, 并命名为 .<target name>.cmd, 使其包含更丰富的内容, 其中一条是
# 编译该 target 的详细命令行参数。
# 所以,此语句的意思是:针对某 target,比较上次和本次编译的命令行参数是否发生了变化,若命令行参数发生了
# 变化,则重新编译该 target。cmd_@ 是上次的命令行,cmd_$1 是本次的命令行。
arg-check = \$(filter-out \$(subst \$(space),\$(space escape),\$(strip \$(cmd \$@))), \setminus
                      $(subst $(space),$(space_escape),$(strip $(cmd_$1))))
# 这是编译 target: *.o 最终执行的所有命令:
# 1. 第一行显示执行的命令并执行。
# 2. 后面三行处理生成依赖关系描述文件(post process the generated .d file)。
cmd and fixdep =
       $(echo-cmd) $(cmd $(1));
       scripts/basic/fixdep $(depfile) $@ '$(make-cmd)' > $(dot-target).tmp;\
       rm -f $(depfile):
       mv -f $(dot-target).tmp $(dot-target).cmd;
```

上面详述了 If\_changed\_def 的过程,if\_changed 大致一样,省略其过程分析。 multi\_depend 函数定义在 scripts/Makefile.lib, 如下:

以 mconf 举例, 生成的描述依赖关系的 rule 长这样:

```
scripts/kconfig/mconf: $(mconf-objs)
```

由上面的 makefile 可知,mconf 依赖 mconf.o zconf.tab.o 和其他 .o 文件。细心的读者会发现,在干净的源码目录 scripts/kconfig/ 中,mconf. c 可以找到,但 zconf.tab.c 却没有,why?

我们找一下 zconf.tab.o match了哪儿些 rule。在 kbuild makefile 中有:

```
$(obj)/zconf.tab.o: $(obj)/zconf.lex.c #只有 prerequsite, 没有 recipe?
```

同时它也 match 了 Makefile.build 中最基本的普遍使用的一条 rule:

```
$(obj)/%.o: $(src)/%.c $(recordmcount_source) $(objtool_obj) FORCE
```

所以,zconf.tab.o 依赖 zconf.lex.c 和 zconf.tab.c,但这里两个文件都不在,如何生成他们?在 Makefile.lib 中刚好有这条 看起来很万能的 rule 可以 match:

```
$(obj)/%: $(src)/%_shipped
$(call cmd,shipped)
```

目录中果然有 \*\_shipped 文件,Finally Got it! 它的 recipe 也很简单,只是做了文件名的转换。 细心的读者还会发现,为什么编译结果中没有 zconf.lex.o? 这里的 trick 是:在 zconf.tab.c 的最下面有:

```
#include "zconf.lex.c"
#include "util.c"
#include "confdata.c"
```

```
#include "expr.c"
#include "symbol.c"
#include "menu.c"
```

好吧,这就是 trick,在 .c 文件中包含 .c 文件~为什么它的处理这么绕弯?可以参考: <u>special handle of scripts/kconfig/zconf.tab.o</u>

参考了上面的链接就会发现,这里所涉及的知识还不仅这一点,还包括 flex, bison, gperf 等,另一个大千世界。

这就是 mconf 的编译过程,本文只介绍了框架,其中隐藏了无数细节姿势等你去探索

### mconf 如何执行生成 .config 等配置文件的?

这个问题和 kbuild 基本没有关系,从知识领域划分的话,属于 kconfig,又是另一个大千世界。想了解它的话,唯有阅读 source code 了(看起来So hard!)。如果想挑战人生的话,可以试试了解 mconf 如何解析 Kconfig 文件并最终生成.config。

### Host program 编译选项的处理

上面的代码中已知,host program 编译 flags 的处理如下:

"-Wp,-MD" 用来生成 .d 依赖关系文件。 HOSTCFLAGS 定义在 top Makefile 中,是全局的 host program 编译选项;某目录下所有的 host program 如果要使用特定的编译选项,应在其目录下的 Makefile 中使用 HOST\_EXTRACFLAGS;如果某个 host program 要使用特定的编译选项,应使用 \$(HOSTCFLAGS \$(basetarget).o)。

详细且权威的介绍在: 4.4 Controlling compiler options for host programs of Documentation/kbuild/makefiles.txt