# 再構成可能デバイスを使いやすくする研究

## どんな研究?

再構成可能デバイスとしてFPGA (Field Programmable Gate Array)の利用が広まっていますが、実際に大きな回路を実装 しようとするとクロック分配にまつわる様々なタイミング制約 問題が生じ設計を難しくしてしまいます。そこでグローバルク ロックを使わない非同期式回路技術を組み合わせることで、大 規模FPGAの設計を用意化する研究を進めています。

### FPGAとその応用



さまざまな用途に利用

 Microsoft Catapult プロジェクト データセンタのサーバにFPGA

#### 何が優れている?

- アクセラレータ
  - ソフトウェアのボトルネックをハードウェア化することで大幅な高速化
- CPU/GPUによる処理よりも電力効率が高いこともある
- 専用LSI製造よりも安価、かつ、修正・更新がいつでも可能

### 問題点は?

- 大規模化における問題点
- クロック周りのタイミング制約が厳しくなる
  - クロックの分配や専用素子の使用が難しい
  - 再合成すると動かなくなることもある
- 複数のクロックリージョンを導入する必要性増大

  - GALS (Globally Asynchronous Locally Synchronous)
  - クロックリージョン間のインタフェースが面倒

### 何がわかる?

再構成可能デバイス、FPGAとは? 最近では何に使われる? 何が優れている? 問題点は? 解決のアプローチは?? 非同期式回路とは?

### 研究内容

