# هدف پروژه: پیاده سازی معماری mips بر روی

نحوه ی انجام پروژه: تک نفره

نحوه ی ارائه ی پروژه: ارسال کدها به همراه گزارش کامل در زمان تعیین شده.

گزارش پروژه: عکس simulation waveforms برای خروجی های مشخص شده در طول انجام پروژه، گزارش سنتز پروژه و توضیحات لازم.

(xc6slx9-3tqg144) : اسپارتان (ISE): اسپارتان (ISE) آی سی هدف

هدف این پروژه پیاده سازی قسمتهایی از معماری یک پردازنده می باشد. توجه کنید که صورت پروژه به نحوی تدوین شده است که اگر اطلاعات معماری کامپیوتر ندارید قادر به انجام پروژه هستید و مشکلی به وجود نمی آید. در اصل پیاده سازی بلوک های کنترلی که به دانش معماری نیاز دارد در اختیار شما قرار گرفته است.

### فاز اول

مراحل زیر را برای پیاده سازی کامپیوتر mips انجام دهید:

۱- یک رجیستر  $^{77}$  بیتی طراحی کنید که با هر لبه ی بالا رونده ی کلاک، ورودی را لچ کرده و به خروجی انتقال می دهد. این رجیستر در کامپیوتر پایه به عنوان رجیستر  $^{70}$  به کار می رود.

۲- یک مدار اضافه کنند (incrementer) ۳۲ بیتی طراحی کنید که همواره ورودی را یک واحد افزایش داده و در خروجی قرار می دهد.

٣- يک مالتي پلکسر ٣٢ بيتي ٢ به ١ طراحي کنيد.

 $^{+}$ - با توجه به جدول زیر یک مدار برای پیاده سازی یک  $^{+}$  ۳۲ بیتی طراحی کنیدکه عملیات زیر را انجام می دهد. (اگر دو ورودی  $^{+}$  ALU با هم برابر باشند خروجی  $^{+}$  در این واحد مقدار یک می گیرد.) توجه کنید که خروجی های این مدار باید با لبه بالارونده کلاک لچ شوند.

| Alu control lines | Function         |
|-------------------|------------------|
| 0000              | And              |
| 0001              | Or               |
| 0010              | Add              |
| 0110              | Subtract         |
| 0111              | Set on less than |
| 1100              | Nor              |



۵-data memory همان طور که از اسم آن مشخص است حافظه ای است که متغیرها و داده های مورد استفاده برنامه در آن قرار می گیرد و می توان از آن خواند و نوشت. در دستوراتی مانند load و store از این حافظه استفاده می شود. یک data memory با عرض ۳۲ بیت و ارتفاع ۱۲۸ پیاده سازی کنید. (این حافظه باید با توجه به خطوط کنترل، در لبه ی بالارونده ی کلاک دادهی داده مورد نظر را از آدرس داده شده بخواند یا در آدرس مورد نظر بنویسد.)



Instruction Memory -9 R\_type حافظه ای است که mips است که می سوند. Instruction Memory -9 R\_type حستور العملی است که کامپیوتر باید آن را انجام دهد. (در کامپیوتر mips ستورهای مانند مها به سه نوع gadd و and دستورهای مانند  $R_type$  و  $I_type$  و



۷-گسترش بیت علامت عملیاتی است که در آن تعداد بیت های اعداد باینری افزایش می یابد اما علامت و مقدار آنها تغییر نمی کند. به این شکل که بیت ها از سمت چپ (پر ارزش) بر مبنای علامت عدد مورد نظر اضافه می شوند. برای مثال اگر از ۴ بیت برای نمایش عدد مثبت ۳ استفاده کنیم داریم : ۲۰۱۱ در این حالت نمایش ۱۶ بیتی آن با استفاده از گسترش علامت عبارت است از 1000 0000 0000 با این کار مقدار و علامت حفظ شد. برای اعداد منفی برای مثال ۳- نمایش مکمل دو آن در ۴ بیت عبارت است از 1101 ،که در حالت ۱۶ بیتی این عدد برابر با 1101 1111 1111 ا

کاربرد گسترش علامت زمانی است که دو عدد با تعداد بیت مختلف، نیاز است عملیات محاسباتی انجام دهند. در این حالت باید تعداد بیت های دو عدد را این حالت باید تعداد بیت ها یکسان باشند. از این رو با استفاده از Sig Extend تعداد بیت های دو عدد را گسترش داده و برابر می کنیم.

یک واحد Sign Extend به ۳۲ را پیاده سازی کنید.(این واحد ۱۶ بیت ورودی گرفته و **در لبه ی** بالارونده ی کلاک بدون تغییر کردن ارزش ورودی، آن را به ۳۲ بیت گسترش می دهد.)



۸-وقتی تعداد رجیسترهای معماری زیاد شود از رجیستر بانک استفاده می شود. یک رجیستر بانک که به صورت ۲۳ رجیستر ۳۲ بیتی است پیاده سازی کنید. در این ساختار اطلاعات رجیستری که دارای آدرس رجیستر Read register1 روی خروجی Read data1 و اطلاعات رجیستری که دارای آدرس رجیستر که دارای آدرس رجیستر که دارای آدرس رجیستر یک Read data2 روی خروجی Read data2 قرار می گیرد. همچنین با لبه ی بالارونده ی کلاک در صورت یک write Data ، Reg Write نوشته می شود. (در پیاده سازی به بودن خط کنترل کنترل Data ، Reg Write در آدرس رجیستر در ادامه در نوشتن دستورالعمل ها استفاده می شود.)



۹-هر یک از ماژول هایی که گفته شد را با توجه به ساختار MIPS که در ادامه آورده شده، به هم متصل کنید. فایل واحد Control و واحد ALUcontrol که در پوشه ی پروژه قرار داده شده را به ساختاری که تاکنون

پیاده سازی کرده اید اضافه نمایید. (ماژول add فقط عملیات جمع را انجام می دهد. یک ماژول جدا برای آن طراحی کنید.)



شکل ۱- معماری MIPS

#### فاز دوم

در فاز اول پروژه یک ساختار کامپیوتر پیاده سازی شد. در این فاز قصد داریم این کامپیوتر را تست کنیم. و درستی عملکرد آن را بررسی نماییم.

برای بررسی درستی عملکرد کامپیوتری که پیاده سازی کرده اید لازم است در instruction memory چند دستورالعمل بنویسید و درستی انجام این دستورالعمل ها را در ساختار کامپیوتری که پیاده سازی کردید ببینید. ۱-برای انجام این دستورالعمل ها

 $R_1=R_0+3$  I-Type

 $R_2=R_0+3$  I-Type

 $R_3=R_1+R_2$  R-Type

Instruction های زیر را در Instruction بنویسید.

| rom[0] | 32'b001000_00000_00001_0000000000000011   |
|--------|-------------------------------------------|
| rom[1] | 32'b001000_00000_00010_0000000000000011   |
| rom[2] | 32'b000000 00001 00010 00011 00000 011000 |

توضيح هر كدام از اين instruction ها در ادامه آورده شده است.

ریجستر  $R_0$  همان ریجستری هست که در هنگام پیاده سازی ریجستر بانک مقدار صفر گرفته است. دو دستور اول در واقع مقدار دهی اولیه و دستور سوم جمع این دو مقدار می باشند. برای نوشتن instruction ها به موارد زیر دقت شده است.

ساختار تقسیم بندی instruction در دستورات

| ор     | rs     | rt     | constant or address |
|--------|--------|--------|---------------------|
| 6 bits | 5 bits | 5 bits | 16 bits             |

ساختار تقسیم بندی instruction در دستورات

|    | 0   | rs    | rt    | rd    | shamt | funct |
|----|-----|-------|-------|-------|-------|-------|
| 31 | :26 | 25:21 | 20:16 | 15:11 | 10:6  | 5:0   |

- -addu rd, rs, rt
- -subu rd, rs, rt

rs و rd آدرس دو رجیستر که عملیات محاسباتی روی آنها انجام می شود. در این مثال مقادیر r و r می باشند. و r مقدار r تا r تا r تا r و محتورالعمل r آدرس ریجستر مقصد است که در این مثال مقدار r می باشد. و مقدار r تا r تا r مقدار می دهیم.

data memory بعد از اجرای این دستورالعمل ها خروجی واحدهای رجیستر بانک ، ALU و ALU و بعد از واحد را برای درستی ساختار معماری خود در سیمولیشن ببینید، و اسکرین شات آن ها را در گزارش پروژه خود بیاورید.

۲- در قسمت یک برخی از دستورالعمل ها را اجرا کردیم و دیدم که ساختار معماری که پیاده سازی کردیم توانست این دستورات را اجرا کند. در این قسمت برخی دیگر از دستورات که مربوط به حافظه ی معماری می باشد را اجرا می کنیم.

براى انجام اين دستورالعمل ها

1. 
$$lw R_1$$
, 10 (R<sub>2</sub>) =>  $R_1$ = Mem(  $R_2 + 100$ ) I-Type

2. beq 
$$R_2$$
,  $R_1$ , 20 => if  $R_2$ =  $R_1$ then  $PC = 20$  I-Type

Instruction های زیر را در Instruction بنویسید.

| rom[3] | 32'b100011 | 00010 | 00001 | 0000000000001010 |
|--------|------------|-------|-------|------------------|
| rom[4] | 32'b000100 | 00001 | 00010 | 0000000000010100 |

Instruction های این دستورات با توجه به توضیحات قسمت ۱ نوشته شده است، خروجی ، واحد های Instruction و mux بعد از واحد ADD و همچنین ALU را برای درستی ساختار کامپیوتر خود در سیمولیشن ببینید، و اسکرین شات آن ها را در گزارش پروژه خود بیاورید.

توضیحات شیوه ی نوشتن این دستورالعمل ها در ادامه آورده شده است.

Opcode که شامل ۶ بیت ۳۱ تا ۲۶ instruction هست، در دستور branch برابر با ۱۰۰۱۰۰۰ و در دستور load برابر با ۱۰۰۱۰۰ و بقیه ی بیت های instruction همانگونه که در قسمت یک توضیح داده شد، تعیین می شوند.

| ор     | rs     | rt     | constant or address |
|--------|--------|--------|---------------------|
| 6 bits | 5 bits | 5 bits | 16 bits             |

در دستور 16 load بیت انتهایی آدرس می باشد که در این مثال مقدار 10 گرفته است. و 10 آدرس رجیستر مقصد، که است که لازم است با مقدار آدرس جمع شود، در این مثال این مقدار 10 می باشد. و 10 آدرس رجیستر مقصد، که در این مثال مقدار 10 می باشد. همچنین در دستور 10 branch دو رجیستر 10 و 10 با هم مقایسه می شوند و در صورت برابر بودن مقدار این دو رجیستر 10 مقدار 10 با آدرسی که توسط بیت های انتهایی 10 مشخص شده یعنی 10 بعنی 10 جمع می شود.

۳- instruction.mem دستوراتی که در قسمت یک و دو آورده شده، در یک فایل instruction.mem برای شما داده شده است. این دستورات را از این فایل بخوانید و مانند قسمت های یک و دو خروجی ها را چک نمایید.

ساختار کامپیوتر خود را سنتز کنید، و گزارش سنتز و مقدار FPGA استفاده شده را در گزارش پروژه ی خود بیاورید.

## فاز سوم

#### این قسمت به عنوان اختیاری انتخاب شده و شامل نمره ی اضافی می باشد.

واحدهای مورد نیاز برای انجام دستورالعمل های jump و jal و jump (دستورات فراخوانی ساب روتین)را به ساختار کامپیوتری که پیاده سازی کردید اضافه کنید. و در انتها برای بررسی درستی ساختار خود instruction متناظر این سه دستورالعمل را در instruction memory بنویسید. و از خروجی ماژول هایی از ساختار معماری که نشان دهد ساختار معماری شما به خوبی این دستورات را انجام میدهد اسکرین شات بگیرید و در گزارش خود بیاورید. لازم است در گزارش خود کامل توضیح دهید چه واحد هایی به ساختار خود اضافه کردید و چرا این واحدها اضافه شده اند. همچنین ساختار control و ALU control که در فاز هایی قبل نیازی به نوشتن و تغییر این دو واحد را متناسب با دستورالعمل هایی جدید لازم است تغییر دهید. (فصل چهارم کتاب پترسن که ضمیمه شده است می تواند شما را در این قسمت راهنمایی کند. این قسمت نیز باید قابل سنتز باشد و گزارش سنتز و میزان fpga که استفاده شده است گزارش شود.)

