# Výstupná správa

Meno: Adrián Horváth

Login: xhorva14

## Architektúra navrhnutého obvodu (na úrovni RTL)

#### Schéma obvodu



#### Popis funkcie:

CLK\_COUNT počíta počet nábežných hrán clock signalu

BIT\_COUNT počíta počet prečítaných bitov a nastavuje výstupy demultiplexoru ale iba vtedy ze je povoleny ENABLE\_RECIEVE výstup a CLK\_COUNT napočíta do 16

To sa kontrojuje komparátorom a AND gate

### Návrh automatu (Finite State Machine)

#### Schéma automatu

Legenda:

Stavy automatu: S1(WAITING\_FOR\_START\_BIT)

S2(WAITING\_FOR\_FIRST\_BIT)

S3(RECIEVING DATA)

S4(WAITING\_FOR\_STOP\_BIT)

S5(DATA\_VALID)

Vstupné signály: DIN

CCNT(CLOCK\_COUNT)

BCNT(BIT\_COUNT)

Moorove výstupy: ER(ENABLE\_RECIEVING)

EC(ENABLE\_COUNT)

DV(DATA\_VALID)



#### Popis funkcie

V stave S1 automat čaká na "startbit" (DIN = 0). Potom counter napočíta 24 "tykov". A zacne sa zapisovať 8bitove slovo. Po načítaní 8 bitov automat čaká na "stopbit"(DIN=1) a nastaví výstup valid na log1.

