

# 课程设计报告

课程名称: 数字逻辑与数字系统课程设计

设计题目: 16 位模型计算机设计与仿真

指导教师:李晶皎

学生姓名: 寇凯淇 学号: 20184446

班 级: 计算机 1802

专业: 计算机科学与技术

设计日期: 2020年6月29日~2020年7月24

# 课程设计任务书

课程设计题目: 16 位模型计算机设计与仿真

#### 一、设计目的

- 1.掌握 16 位模型计算机的工作原理。
- 2.在 QUARTUS II 环境下,熟练使用 VHDL 语言完成功能模块和系统编程。
- 3.在 ModelSim 环境下,熟练使用 VHDL 语言完成功能模块和系统的仿真。

#### 二、设计任务和要求

用所学数字逻辑和数字系统的知识,用 VHDL 语言设计"16 位模型计算机"。因疫情原因,用 ModelSim 实现功能模块仿真和系统仿真。

- 第一阶段完成选题,规划系统功能;
- 第二阶段完成功能模块设计和仿真,阶段验收;
- 第三阶段完成系统设计和仿真,系统验收;
- 第四阶段书写课程设计报告。

### 摘要

本设计将自顶向下地对 16 位模型计算机设计,完成系统设计、功能模块和仿真、系统顶层设计与仿真,加深了对"数字逻辑与数字系统"知识的理解,强化了理论知识,掌握了的实践和应用。

在 Quartus II环境下,采用 VHDL 语言构建算术逻辑运算单元、累加器、控制器、地址寄存器、程序计数器、数据寄存器、存储器、节拍发生器、时钟信号源、指令寄存器、指令译码器等功能模块,以及模型计算机系统。在 ModelSim 仿真环境下,完成功能模块,以及模型系统仿真。

功能模块主要有: CTRL 控制器、ALU 算术逻辑单元、IREG 指令寄存器、PC 程序计数器、MAREG 地址寄存器、DREG 数据寄存器、RAM 存储器、COUNTER 节拍发生器、CLOCK 时钟信号产生器。系统驱动时钟由时钟信号产生器分频得到,并通过节拍脉冲发生器对各功能模块的微操作实现有序控制。

本系统的设计在满足基本要求的前提下,进行了进一步的功能扩充。为保证运行 更多有意义的,对指令集做到了尽可能的丰富,例如:指令集包含算术指令、逻辑指 令、存取指令和停机指令等共计 10 条。

关键词: Quartus II, 16 位模型机, ModelSIM, VHDL 语言

# 目录

| 课程设计任务书                      | i    |
|------------------------------|------|
| 摘要                           | ii   |
| 第1章 绪论                       | 1 -  |
| 1.1 16 位模型计算机简介              | 1 -  |
| 1.2 设计主要内容                   | 1 -  |
| 1.2.1 设计指标                   | 1 -  |
| 1.2.2 设计思路                   | 1 -  |
| 第 2 章 系统设计                   | 3 -  |
| 2.1 模型计算机原理                  | 3 -  |
| 2.2 模型计算机组成                  | 3 -  |
| 2.3 模型计算机的指令系统设计             | 4 -  |
| 第3章 功能模块设计与仿真                | 9 -  |
| 3.1 节拍发生器                    | 9 -  |
| 3.1.1 节拍发生器的 VHDL 设计         | 9 -  |
| 3.1.2 节拍发生器仿真                | 11 - |
| 3.2 程序计数器 PC                 | 12 - |
| 3.2.1 程序计数器 PC 的 VHDL 设计     | 12 - |
| 3.2.2 程序计数器的仿真               | 14 - |
| 3.3 地址寄存器 MAR                | 16 - |
| 3.3.1 地址寄存器 MAR 的 VHDL 设计    | 16 - |
| 3.3.2 地址寄存器的仿真               | 17 - |
| 3.4 指令寄存器 IR                 | 19 - |
| 3.4.1 指令寄存器 IR 的 VHDL 设计     | 19 - |
| 3.4.2 指令寄存器的仿真               | 20 - |
| 3.5 算数逻辑运算单元 ALU             | 22 - |
| 3.5.1 算数逻辑运算单元 ALU 的 VHDL 设计 | 22 - |
| 3.5.2 算数逻辑运算单元的仿真            | 24 - |
| 3.6 数据寄存器 DR                 | 26 - |

| 3.6.1 数据寄存器 DR 的 VHDL 设计      | 26 - |
|-------------------------------|------|
| 3.6.2 数据寄存器的仿真                | 27 - |
| 3.7 控制电路 CTRL                 | 29 - |
| 3.7.1 控制电路 CTRL 的 VHDL 设计     | 29 - |
| 3.7.2 控制电路的仿真                 | 30 - |
| 3.8 时钟信号产生器 CLOCK             | 32 - |
| 3.8.1 时钟信号产生器 CLOCK 的 VHDL 设计 | 32 - |
| 3.8.2 时钟信号产生器的仿真              | 33 - |
| 3.9 程序计数器 PC                  | 34 - |
| 3.9.1 程序计数器 PC 的 VHDL 设计      | 34 - |
| 3.9.2 程序计数器的仿真                | 36 - |
| 3.10 存储器 RAM                  | 38 - |
| 3.10.1 存储器 RAM 的 VHDL 设计      | 38 - |
| 3.10.2 存储器的仿真                 | 40 - |
| 3.11 总线 dbus                  | 42 - |
| 3.11.1 总线 dbus 的 VHDL 设计      | 42 - |
| 3.11.2 总线的仿真                  | 43 - |
| 第 4 章 系统 VHDL 设计与仿真           | 46   |
| 4.1 项层模块设计                    | 46   |
| 4.2 项层模块仿真                    | 49   |
| 第5章 结论                        | 52   |
| 参考文献                          | 53   |
| 心得体会                          | 54   |

# 第1章 绪论

#### 1.1 16 位模型计算机简介

为了更好地理解数字逻辑与数字系统课程的基础知识,进一步学习计算机的基本结构和原理。在本次课程设计中,选择了模型计算机的设计与实现题目,为了进一步提高自己的能力,增强自己的水平,对该题目做出的改进有提高模型机位数至 16 位,增加减法、自增、自减、逻辑与、或、非、异或共7条运算功能指令。

模型计算机, 顾名思义, 就是以实际的计算机结构为基础, 对其进行抽象和简化, 使之具备计算机的基本结构和功能, 可以对数据或指令进行处理和执行。

模型计算机应该具备以下模块: CPU、存储单元、输入和输出、以及总线,可以使本系统具有更好的演示性和可操作性<sup>[1]</sup>。

根据汇编语言的知识, CPU 模块的核心器件是控制器,数据寄存器(DR, ACC),专用寄存器(例如:指令寄存器,程序计数器和地址寄存器等),以及用于驱动各器件协同有序工作的时序发生器。

#### 1.2 设计主要内容

#### 1.2.1 设计指标

本模型计算机具备以下功能、模块,以及参数指标:

- 1. 模块:存储器模块、CPU 模块:
- 2. 总线:包括地址总线和数据总线,总线位宽为16位;
- 3. 指令集:涵盖基本的汇编指令,如算术运算指令、逻辑运算指令、存取指令和停机 指令,共计10条;
- 4. 存储器容量: 16×16位;
- 5. 输入输出方式: 在仿真文件通过 Add\_IN 和 Input 端口输入。模型机的信息在相应的输出端口展示。

#### 1.2.2 设计思路

- 1. 模块化设计
- (1)根据确立的设计指标,对各个模块进行单独设计和仿真,对该模块可能涉及的作用和功能有清晰地认识,同时需要注意各模块协同工作时的时序关系和控制信号;
  - (2)模块设计的方式可以更为多样化,以 VHDL 语言编程为主、电路原理图设计和状

态转换图设计等方式为辅,尽可能多地熟悉 Quartus II 软件的使用方法和功能;

(3)自顶向下,逐层设计。对各模块的设计应从顶层的应用/功能入手,分解其在执行指令中选通信号的控制情况和模块工作的先后情况,对可能出现的问题要及早发现及早改正,以免后续综合时,对系统产生不确定性影响。

#### 2. 顶层设计与描述

当功能模块设计完成后,可由 VHDL 代码生成元件符号,根据模型机的结构,将各元器件用总线和控制线连接起来,连接的顺序由小及大、由内到外;每连完一个模块就测试一个模块,确保模块内部可以正常工作。

#### 3. 仿真

在设计过程中,及时对小的模块进行仿真验证,通过才能继续设计。若只在最后进行仿真验证,则对于出现的问题将可能很难发现或解决,从而增大了程序调试的任务量,迟滞了课程设计的进度。仿真工具使用 ModelSim,编写 VHDL 测试文件。

# 第2章 系统设计

#### 2.1 模型计算机原理

所谓模型计算机就是以计算机实际结构为基础,将其简化,能对输入的信息进行处 理运算,更便于分析设计。

计算机主要由运算器、控制器、存储器三大部分组成。计算机能按照用户要求、完成提前设计好的指令,指令是计算机执行具体操作的命令。一条指令就是机器语言的一个语句,用来说明机器硬件要完成什么样的基本操作。

在设计整体结构时,依据的是各指令的数据通路。然后采用自顶向下,逐步分解细 化的方法进行设计。先整体模块,后局部模块。

在本设计中,把模型计算机划分成十余个基本模块,分别是存储器、时钟信号源、节拍发生器、操作控制器、程序计数器、地址寄存器、累加器、算术逻辑单元、数据寄存器、指令寄存器和指令译码器。

让预设指令在这些部件中按顺序执行达到预期目的。计算机执行一条指令分为三 步进行:

第1步是取指令,将要执行的指令从内存取到控制器中;

第2步是分析指令,对所取的指令通过译码器进行分析判断,判断该指令要完成的操作;

第3步是执行指令,根据分析结果向各部件发出操作信息,执行该指令相应的操作功能。

#### 2.2 模型计算机组成

在设计整体结构时,依据的是各指令的数据通路。然后采用自顶向下,逐步分解细 化的方法进行设计。先整体模块,后局部模块。

从整体上看,模型计算机主要分为: CPU 模块和存储模块。模型计算机结构框图如图 2-2-1 所示,具体模块有: 节拍发生器模块 CT、指令寄存器模块 IR、算术逻辑单元模块 ALU、数据寄存器模块 DR、程序计数器模块 PC、地址寄存器模块 MAR、操作控制器模块 CTRLM、累加器 ACC 等<sup>[2]</sup>。



图 2-2-1 模型计算机结构框图

#### 2.3 模型计算机的指令系统设计

在模型计算机中,指令用于验证模型机能否正常工作。模型计算机可完成加法、减法、自增、自减、逻辑与、或、非、异或共8种运算指令,并将结果保存至累加器中。

| 指令动作     | 16 位指令代码         | 4 位指令信号 |
|----------|------------------|---------|
| 移数 LD    | 000000000111110  | 0001    |
| 加法 ADD   | 0000000011000110 | 0010    |
| 减法 SUB   | 0001001100011110 | 0011    |
| 自增 INC   | 0010111011100111 | 0100    |
| 自减 DEC   | 0000111100000001 | 0101    |
| 逻辑与 AND  | 1011100010000011 | 0110    |
| 逻辑或 OR   | 1000011111111110 | 0111    |
| 逻辑非 NOT  | 0101010101011110 | 1000    |
| 逻辑异或 XOR | 0111100001010000 | 1001    |
| 停机 HALT  | 0000000001110110 | 1111    |

为了方便描述, 累加器以"A"表示, 操作数以"num"表示, 具体如下:

- (1) LD A, num; A ← num, 把 num 送入累加器 A, 操作码是 000000000111110;
- (2) ADD A, num; A ← A + num, 把 A 中数字与 num 相加, 结果送入累加器 A, 操作码 是 000000011000110;

- (3) SUB A, num; A ← A num, 把 A 中数字与 num 相减, 结果送入累加器 A, 操作码 是 0001001100011110:
- (4) INCA; A ← A+1, 把 A 中数字自增, 结果送入累加器 A, 操作码是 0010111011100111;
- (5) DEC A; A ← A 1, 把 A 中数字自减, 结果送入累加器 A, 操作码是 0000111100000001;
- (6) AND A, num; A ← A and num, 把 A 中数字与 num 相与, 结果送入累加器 A, 操作码是 1011100010000011;
- (7) OR A, num; A ← A or num, 把 A 中数字与 num 相或, 结果送入累加器 A, 操作码 是 1000011111111110;
- (8) NOTA; A←not A, 把A中数字求非, 结果送入累加器A, 操作码是0101010101011110;
- (9) XOR A, num; A ← A xor num, 把 A 中数字与 num 相异或, 结果送入累加器 A, 操作码是 0111100001010000;
- (10) HALT; 停机,操作码是 000000001110110。 总线结构是单总线,数据总线位数 16 位,存储器容量是 16×16 位;地址总线是 4 位。算术逻辑单元实现相应运算操作。

根据模型计算机的结构框图,可设计指令系统中每条指令的执行流程。一条指令从存储器中取出到执行完,需要若干个机器周期,任何指令的第一个机器周期都是"取指令周期",一条指令一共需要几个机器周期,取决于指令在机内实现的复杂程度。

- (1) 本模型计算机指令 "LDA, num" 流程如下:
- T0: (PC) $\rightarrow$ MAR $\rightarrow$ ABUS, IMAR=1
- T1: DBUS $\rightarrow$ DR, IDR=1, EDR=1
- T2:  $(PC)+1 \rightarrow PC$ , IPC=1 $(DR)\rightarrow IR$ , IIR=1, Code=0001
- T3:  $(PC) \rightarrow MAR \rightarrow ABUS, IMAR=1$
- T4: DBUS→DR, IDR=1, EDR=1
- T5:  $(PC)+1\rightarrow PC$ , IPC=1
- T6: dbus $\rightarrow$ A, W=1
- T7: 空
- (2) 本模型计算机指令"ADDA, num"流程如下:
- T0: (PC) $\rightarrow$ MAR $\rightarrow$ ABUS, IMAR=1
- T1: DBUS $\rightarrow$ DR, IDR=1, EDR=1
- T2:  $(PC)+1\rightarrow PC$ , IPC=1

- $(DR)\rightarrow IR$ , IIR=1, Code=0010
- T3:  $(PC)\rightarrow MAR\rightarrow ABUS, IMAR=1$
- T4: DBUS→DR, IDR=1, EDR=1
- T5:  $(PC)+1 \rightarrow PC$ , IPC=1A + num, R=1, ISUM=1
- T6: ALU→dbus, ESUM=1 dbus→A, W=1
- T7: NULL
- (3) 本模型计算机指令"SUBA, num"流程如下:
- T0:  $(PC)\rightarrow MAR\rightarrow ABUS, IMAR=1$
- T1: DBUS→DR, IDR=1, EDR=1
- T2:  $(PC)+1 \rightarrow PC$ , IPC=1(DR) $\rightarrow IR$ , IIR=1, Code=0011
- T3:  $(PC)\rightarrow MAR\rightarrow ABUS$ , IMAR=1
- T4: DBUS→DR, IDR=1, EDR=1
- T5:  $(PC)+1\rightarrow PC$ , IPC=1A - num, R=1, ISUM=1
- T6: ALU→dbus, ESUM=1 dbus→A, W=1
- T7: NULL
- (4) 本模型计算机指令"INCA"流程如下:
- T0: (PC) $\rightarrow$ MAR $\rightarrow$ ABUS, IMAR=1
- T1: DBUS $\rightarrow$ DR, IDR=1, EDR=1
- T2:  $(PC)+1\rightarrow PC$ , IPC=1(DR) $\rightarrow IR$ , IIR=1, Code=0100
- T3: A + 1, R=1, ISUM=1
- T4: ALU→dbus, ESUM=1 dbus→A, W=1
- T5: NULL
- T6: NULL
- T7: NULL

- (5) 本模型计算机指令"DECA"流程如下:
- T0:  $(PC)\rightarrow MAR\rightarrow ABUS, IMAR=1$
- T1: DBUS→DR, IDR=1, EDR=1
- T2:  $(PC)+1\rightarrow PC$ , IPC=1 $(DR)\rightarrow IR$ , IIR=1, Code=0101
- T3: A 1, R=1, ISUM=1
- T4: ALU→dbus, ESUM=1 dbus→A, W=1
- T5: NULL
- T6: NULL
- T7: NULL
- (6) 本模型计算机指令 "ADD A, num" 流程如下:
- T0:  $(PC)\rightarrow MAR\rightarrow ABUS, IMAR=1$
- T1: DBUS→DR, IDR=1, EDR=1
- T2:  $(PC)+1 \rightarrow PC$ , IPC=1(DR) $\rightarrow IR$ , IIR=1, Code=0110
- T3: (PC)→MAR→ABUS, IMAR=1
- T4: DBUS→DR, IDR=1, EDR=1
- T5:  $(PC)+1 \rightarrow PC$ , IPC=1A and num, R=1, ISUM=1
- T6: ALU→dbus, ESUM=1 dbus→A, W=1
- T7: NULL
- (7) 本模型计算机指令 "ORA, num" 流程如下:
- T0:  $(PC)\rightarrow MAR\rightarrow ABUS$ , IMAR=1
- T1: DBUS $\rightarrow$ DR, IDR=1, EDR=1
- T2:  $(PC)+1 \rightarrow PC$ , IPC=1 $(DR)\rightarrow IR$ , IIR=1, Code=0111
- T3:  $(PC)\rightarrow MAR\rightarrow ABUS, IMAR=1$
- T4: DBUS→DR, IDR=1, EDR=1
- T5:  $(PC)+1\rightarrow PC$ , IPC=1

A or num, R=1, ISUM=1

- T6: ALU→dbus, ESUM=1 dbus→A, W=1
- T7: NULL
- (8) 本模型计算机指令"NOTA"流程如下:
- T0:  $(PC)\rightarrow MAR\rightarrow ABUS$ , IMAR=1
- T1: DBUS→DR, IDR=1, EDR=1
- T2:  $(PC)+1 \rightarrow PC$ , IPC=1(DR) $\rightarrow IR$ , IIR=1, Code=1000
- T3: not A, R=1, ISUM=1
- T4: ALU→dbus, ESUM=1 dbus→A, W=1
- T5: NULL
- T6: NULL
- T7: NULL
- (9) 本模型计算机指令"XORA, num"流程如下:
- T0: (PC) $\rightarrow$ MAR $\rightarrow$ ABUS, IMAR=1
- T1: DBUS→DR, IDR=1, EDR=1
- T2:  $(PC)+1 \rightarrow PC$ , IPC=1 $(DR)\rightarrow IR$ , IIR=1, Code=1001
- T3:  $(PC)\rightarrow MAR\rightarrow ABUS, IMAR=1$
- T4: DBUS→DR, IDR=1, EDR=1
- T5:  $(PC)+1 \rightarrow PC$ , IPC=1A xor num, R=1, ISUM=1
- T6: ALU→dbus, ESUM=1 dbus→A, W=1
- T7: NULL
- (10)本模型计算机指令"HALT"流程如下:
- T0: (PC) $\rightarrow$ MAR $\rightarrow$ ABUS, IMAR=1
- T1: DBUS $\rightarrow$ DR, IDR=1, EDR=1
- T2: (DR) $\rightarrow$ IR, IIR=1, Code=1111

IPC=0, EDR=0

T3: NULL

T4: NULL

T5: NULL

T6: NULL

T7: NULL

# 第3章 功能模块设计与仿真

#### 3.1 节拍发生器

节拍发生器用于产生八个节拍脉冲信号 T0~T7,以便控制计算机按固定节拍有序地工作。构成节拍发生器的关键在于环形移位寄存器的初始状态要置成 00000001,在 CLR=1 信号作用下,节拍发生器置为初始状态,CLR=0 时,每经过一个时钟信号上升沿,产生下个节拍信号,如此循环。

#### 3.1.1 节拍发生器的 VHDL 设计

用 VHDL 语言实现,具体代码如图 3-1-1 所示,编译成功后得到 RTL Viewer 如图 3-1-2 所示。

```
--COUNTER节拍发生器
 2
     library ieee;
 3
    use ieee.std logic 1164.all;
   use ieee.std logic unsigned.all;
 5
 6
   ⊟entity COUNTER is
7
    回 port (CLK: in std logic; --时钟信号
              CLR: in std logic; --初始
9
              T : out std logic vector (7 downto 0)
10
              );
    Lend COUNTER;
11
    ⊟architecture vhd counter of COUNTER is
12
   signal temp : std logic vector(7 downto 0);
13
14
   ⊟begin
15
       T <= temp;
16
    process(CLK, CLR)
17
       begin
           if(CLR = '1') then --初始
18
   19
              temp <= "00000001";
           elsif(rising_edge(CLK)) then --时钟信号上升沿
20
   21
              temp(0) \le temp(7);
22
              temp(1) <= temp(0);
23
              temp(2) <= temp(1);
24
              temp(3) <= temp(2);
25
              temp(4) <= temp(3);
26
              temp(5) < = temp(4);
27
              temp(6) < = temp(5);
28
              temp(7) < = temp(6);
29
           end if;
30
        end process;
31
     end vhd counter;
```

图 3-1-1 节拍发生器 VHDL 代码

#### 

图 3-1-2 节拍发生器的 RTL 图

#### 3.1.2 节拍发生器仿真

要用 ModelSim 实现节拍发生器脉冲波形图,编写的测试向量如图 3-1-3 所示,运行结果如图 3-1-4。

```
┡━节拍发生器仿真文件
 2
     library ieee;
 3
    use ieee.std logic 1164.all;
    use ieee.std logic unsigned.all;
 4
 5
 6
   ⊟entity ms counter is
7
    end ms counter;
8
 9
  □architecture modelsim of ms counter is
   曰component COUNTER --节拍发生器
10
11 回 port (CLK: in std logic; --时钟信号
12
              CLR: in std logic; --初始
13
              T : out std logic vector(7 downto 0)
14
              );
15
        end component;
16
     signal CLK : std logic; --时钟信号
17
     signal CLR : std logic; --初始
18
19
     signal T : std logic vector(7 downto 0);
20
21
     CT : COUNTER port map(CLK, CLR, T);
   ⊟process
22
23
       begin
          CLK<= '0';
24
25
           wait for 20 ns;
26
           CLK<='1';
           wait for 20 ns;
27
28
        end process;
29
   ⊟process
30
       begin
31
           CLR <= '1';
           wait for 60 ns;
32
33
           CLR <= '0';
34
          wait;
35
        end process;
36
37
  end modelsim;
```

图 3-1-3 节拍发生器测试向量代码



图 3-1-4 节拍发生器 ModelSim 仿真结果

#### 3.2 程序计数器 PC

程序计数器的作用是确定下一条指令的地址。由于模型计算机有 16 个字节的机器码,所以程序计数器 PC 的输出只使用 4 位。当 IPC=0 时,计数器保持原状态;当 IPC=1时,计数器处于计数状态,当时钟信号 CLK 上升沿到来时,做加 1 运算。

#### 3.2.1 程序计数器 PC 的 VHDL 设计

用 VHDL 语言实现,具体代码如图 3-2-1 所示,编译成功后得到 RTL Viewer 如图 3-2-2 所示。

```
--PC程序计数器
     library ieee;
 2
 3
     use ieee.std logic 1164.all;
 4
     use ieee.std logic unsigned.all;
 5
 6
   ⊟entity PC is
        port (CLK: in std_logic; -- 时钟信号
 7
    8
              CLR : in std logic;
              IPC: in std_logic; --控制信号
 9
10
              PC OUT : out std logic vector(3 downto 0)
11
              );
12
     end PC;
13
14
    ⊟architecture vhd pc of PC is
15
    "signal temp : std logic vector(3 downto 0);
16
   ⊟begin
17
   process(CLK, CLR, IPC)
18
        begin
                                --清零
19
           if(CLR = '1') then
   temp <= "0000";
20
           elsif(rising edge(CLK)) then --时钟上升沿
21
   if(IPC = '1')then --控制信号有效
22
   temp \leftarrow temp + 1; --PC + 1
23
24
              end if;
25
           end if:
26
        end process;
    LPC OUT <= temp;
27
28
     end vhd pc;
```

图 3-2-1 程序计数器的 VHDL 代码



图 3-2-2 程序计数器的 RTL 图

#### 3.2.2 程序计数器的仿真

要用 ModelSim 实现节拍发生器脉冲波形图,编写的测试向量如图 3-2-3 所示,运行结果如图 3-2-4。

```
├--程序计数器仿真文件
 2
     library ieee;
 3
     use ieee.std logic 1164.all;
     use ieee.std logic unsigned.all;
 4
 5
 6
   ⊟entity ms pc is
7
    end ms pc;
 8
 9
    ⊟architecture modelsim of ms pc is
10
   曰component PC --程序计数器
   回 port (CLK: in std logic; --时钟信号
11
12
              CLR : in std logic;
              IPC: in std logic; --控制信号
13
              PC_OUT : out std_logic vector(3 downto 0)
14
15
              );
16
        end component;
17
        signal CLK: std logic; --时钟信号
18
19
        signal CLR : std logic;
        signal IPC : std logic; --控制信号
20
        signal PC OUT : std logic vector(3 downto 0);
21
22
     begin
23
    P : PC port map(CLK, CLR, IPC, PC OUT);
24
   ⊟process
25
        begin
           CLK<= '0';
26
27
           wait for 20 ns;
28
           CLK<='1';
29
           wait for 20 ns;
30
        end process;
31
32
   ⊟process
33
        begin
34
          CLR<= '1';
35
           wait for 40 ns;
36
           CLR<='0';
37
           wait;
38
        end process;
39
40
   ⊟process
41
       begin
42
           IPC<= '0';
43
           wait for 60 ns;
44
           IPC<='1';
45
           wait for 60 ns;
46
       end process;
47
    end modelsim;
```

#### 图 3-2-3 程序计数器仿真文件



图 3-2-4 程序计数器仿真结果

#### 3.3 地址寄存器 MAR

地址寄存器的作用是保存 4 位地址信息。当时钟信号上升沿来临且 IMAR=1 时,地址寄存器保存输入的 4 位地址信息数据,并输出。

#### 3.3.1 地址寄存器 MAR 的 VHDL 设计

用 VHDL 语言实现,具体代码如图 3-3-1 所示,编译成功后得到 RTL Viewer 如图 3-3-2 所示。

```
--MAREG地址寄存器
1
 2
     library ieee;
 3
     use ieee.std logic 1164.all;
 4
    use ieee.std logic unsigned.all;
 5
 6
   ⊟entity MAREG is
        port (CLK: in std logic; -- 时钟信号
7
8
              AI : in std logic vector(3 downto 0);
9
              IMAR: in std logic; --寄存命令
10
              AO : out std logic vector(3 downto 0)
11
12
    end MAREG;
13
14
   □architecture vhd marge of MAREG is
   signal temp : std logic vector(3 downto 0):="0000";
15
16
   ⊟begin
17
   AO <= temp;
       process(CLK, IMAR)
18
   19
       begin
           if(rising edge(CLK)) then --时钟上升沿
20
   if(IMAR = '1') then --寄存信号有效
21
22
                 temp <= AI;
23
              end if:
24
           end if:
25
        end process;
26
     end vhd marge;
```

图 3-3-1 地址寄存器的 VHDL 代码



图 3-3-2 地址寄存器的 RTL 图

#### 3.3.2 地址寄存器的仿真

要用 ModelSim 实现节拍发生器脉冲波形图,编写的测试向量如图 3-3-3 所示,运行结果如图 3-3-4。

```
--地址寄存器仿真文件
     library ieee;
3
    use ieee.std logic 1164.all;
4
    use ieee.std logic unsigned.all;
   ⊟entity ms mar is
7
    end ms mar;
8
   ⊟architecture modelsim of ms mar is
10 曰component MAREG --地址寄存器
        port (CLK: in std logic; --时钟信号
12
             AI : in std logic vector(3 downto 0);
13
              IMAR: in std logic; --寄存命令
14
              AO: out std logic vector(3 downto 0)
15
              );
16
       end component;
17
        signal CLK: std logic; --时钟信号
18
19
        signal AI : std logic vector(3 downto 0);
20
        signal IMAR: std logic; --寄存命令
21
        signal AO : std logic vector(3 downto 0);
22
    begin
23
    MAR : MAREG port map(CLK, AI, IMAR, AO);
24 ⊟process
25
       begin
26
          CLK<= '0';
27
          wait for 20 ns;
28
          CLK<='1';
29
          wait for 20 ns;
30
       end process;
31 ⊟process
32
       begin
          AI<= "1001";
33
34
          wait for 40 ns;
35
          AI<= "1010";
36
          wait for 40 ns;
37
          AI<= "0011";
          wait for 40 ns;
38
          AI<= "1111";
39
40
          wait for 40 ns;
          AI<= "0101";
41
42
          wait for 40 ns;
43
        end process;
44
45 ⊟process
46
       begin
47
          IMAR<= '0';
48
          wait for 60 ns;
           IMAR<='1';</pre>
49
50
          wait for 60 ns;
51
        end process;
    end modelsim;
```



图 3-3-3 地址寄存器仿真文件

图 3-3-4 地址寄存器仿真结果

#### 3.4 指令寄存器 IR

指令寄存器的作用是保存并处理 16 位指令数据信息,并通过译码器翻译生成指令代码,输出给控制电路。当时钟信号上升沿来临且 IIR=1 时,指令寄存器接收来自总线 dbus 的 16 位指令数据信息,并保存译码输出相应的指令代码。

#### 3.4.1 指令寄存器 IR 的 VHDL 设计

用 VHDL 语言实现,具体代码如图 3-4-1 所示,编译成功后得到 RTL Viewer 如图 3-4-2 所示。

```
--IR指令寄存器
2
    library ieee;
3
    use ieee.std logic 1164.all;
    use ieee.std_logic_unsigned.all;
   ⊟entity IREG is
      port (CLK: in std_logic; --时钟信号
   8
             DI: in std_logic_vector(15 downto 0); --指令数据
             IIR: in std_logic; --寄存信号
9
10
             Code: out std logic vector(3 downto 0); --指令信号
11
             ERROR, STOP : out std logic
12
             );
   end IREG;
13
14
15
   ⊟architecture vhd ireg of IREG is
    signal temp : std_logic_vector(15 downto 0);
16
   ⊟begin
17
18
   process(CLK, IIR)
19
           if(rising_edge(CLK)) then --时钟信号上升沿
20
   Ė
             if(IIR = '1') then --寄存信号有效
21
   22
                temp <= DI;
23
             end if;
24
          end if:
25
       end process;
26
27
   process(CLK, temp)
28
                         --产生指令信号(相当于一个译码器)
29
30
             when "000000000111110" => Code <= "0001"; ERROR<='0'; STOP<='0';
                                                                              --移数信号
             when "000000011000110" => Code <= "0010";ERROR<='0';STOP<='0';</pre>
                                                                               --加法信号
31
             when "0001001100011110" => Code <= "0011"; ERROR<='0'; STOP<='0';
                                                                              --减法信号
32
             when "0010111011100111" => Code <= "0100"; ERROR<='0'; STOP<='0';
33
             when "0000111100000001" => Code <= "0101"; ERROR<='0'; STOP<='0';
                                                                              --自減信号
34
             when "1011100010000011" => Code <= "0110"; ERROR<='0'; STOP<='0';
35
             when "10000111111111110" => Code <= "0111";ERROR<='0';STOP<='0';
                                                                              --逻辑或信号
36
             when "0101010101011110" => Code <= "1000"; ERROR<='0'; STOP<='0';
                                                                              --逻辑非信号
37
             when "0111100001010000" => Code <= "1001";ERROR<='0';STOP<='0';
                                                                              --逻辑异或信号
38
             when "0000000001110110" => Code <= "1111"; ERROR<='0'; STOP<='1';
39
                                                                               --停机信号
40
             when others => Code <= "0000"; ERROR<='1'; STOP<='1'; --异常错误停机
41
          end case;
       end process;
42
    end vhd ireg;
```

图 3-4-1 指令寄存器的 VHDL 代码



图 3-4-2 指令寄存器的 RTL 图

#### 3.4.2 指令寄存器的仿真

要用 ModelSim 实现节拍发生器脉冲波形图,编写的测试向量如图 3-3-3 所示,运行结果如图 3-4-4。

```
┡-指令寄存器仿真文件
 2
     library ieee;
 3
     use ieee.std_logic_1164.all;
 4
   use ieee.std logic unsigned.all;
 5
 6
   ⊟entity ms ir is
7
    end ms ir;
8
9
   ⊟architecture modelsim of ms ir is
   曰component IREG --指令寄存器
10
        port (CLK: in std logic; -- 时钟信号
11
12
              DI: in std logic vector(15 downto 0); --指令数据
13
              IIR: in std logic; --寄存信号
              Code: out std_logic vector(3 downto 0) --指令信号
14
15
              );
16
       end component;
17
18
        signal CLK: std logic; --时钟信号
        signal DI: std logic vector(15 downto 0); --指令数据
19
        signal IIR: std_logic; --寄存命令
20
        signal Code: std_logic_vector(3 downto 0); --指令信号
21
22
     begin
23
    IR : IREG port map(CLK, DI, IIR, Code);
24
   ⊟process
25
       begin
           CLK<= '0';
26
27
           wait for 20 ns;
           CLK<='1';
28
29
           wait for 20 ns;
30
        end process;
31 ⊟process
32
       begin
33
          DI<= "0000000000111110";
34
          wait for 40 ns;
          DI<= "0000000001110110";
35
          wait for 40 ns;
36
          DI<= "0000000011000110";
37
38
          wait for 40 ns;
          DI<= "0000000001110110";
39
40
          wait for 40 ns;
41
          DI<= "1111111111111111";
42
          wait for 40 ns;
          DI<= "0000000000111110";
43
          wait for 40 ns;
44
45
        end process;
46
47
   ⊟process
48
       begin
49
          IIR<= '0';
50
           wait for 60 ns;
51
           IIR<='1';
52
          wait for 60 ns;
53
        end process;
   end modelsim;
54
```

图 3-4-3 指令寄存器仿真文件



图 3-4-4 指令寄存器仿真结果

#### 3.5 算数逻辑运算单元 ALU

算数逻辑运算单元的作用是按照控制电路的微控制指令对来自累加器 ACC 和总线 dbus 的 16 位数据进行算数逻辑运算,并输出到总线 dbus 中。当 ISUM=1 时,算数逻辑运算单元接收来自累加器 ACC 和总线 dbus 的 16 位数据,依据指令 Code 可执行加法、减法、自增、自减、逻辑与、或、非、异或共 8 中运算。

#### 3.5.1 算数逻辑运算单元 ALU 的 VHDL 设计

用 VHDL 语言实现,具体代码如图 3-5-1 所示,编译成功后得到 RTL Viewer 如图 3-5-2 所示。

```
--ALU 算数逻辑单元
     library ieee;
    use ieee.std logic 1164.all;
 3
   use ieee.std_logic_unsigned.all;
     --16位数据加法
 6
   ⊟entity ALU is
    □ port (DA,DB : in std_logic_vector(15 downto 0); --輸入数据
 7
              Code: in std_logic_vector(3 downto 0); --輸入命令ISUM, ESUM: in std_logic; --輸入、輸出控制
              ALU_OUT: out std_logic_vector(15 downto 0); --ALU输出数据
10
11
              Zero, Over, Nege: out std logic:='0' --标志位
12
13
    end ALU;
14
15 Barchitecture vhd alu of ALU is
16 Lsignal DO : std_logic_vector(15 downto 0);
17
    ⊟begin
18 ⊟process(DA, DB, ISUM)
    variable D1, D2, temp : std_logic_vector(15 downto 0);
begin
19
20
       if(ISUM = '1')then
21 🚊
22
           D1 := DA;
23
           D2 := DB;
           Zero <= '0';
24
           Over <= '0';
25
26
           Nege <= '0';
           if (Code = "0010") then --加法
27 😑
              temp := D1 + D2;
28
29
    ė
              if (temp < D1 or temp < D2) then
30
                Over <= '1';
31 ⊟
              else
32
                Over <= '0';
33
              end if;
          elsif (Code = "0011") then --减法
34 ⊟
35
              temp := D1 - D2;
36 ⊟
              if (temp > D1) then
                Nege <= '1';
37
    F
38
    \dot{\Box}
              else
39
               Nege <= '0';
40
              end if:
           elsif (Code = "0100") then --自增
41
    Ė
             temp := D1 + 1;
42
43 ⊟
              if (temp < D1) then
44
    F
                Over <= '1';
    45
             else
                Over <= '0';
46
47
              end if;
48 🖨
           elsif (Code = "0101") then --自减
             temp := D1 - 1;
49
50
    Ė
              if (temp > D1) then
51
               Nege <= '1';
52 🖹
            else
53
                Nege <= '0';
              end if;
           elsif (Code = "0110") then --逻辑与
55 ⊟
56
             temp := D1 and D2;
57 🖨
           elsif (Code = "0111") then --逻辑或
58
             temp := D1 or D2;
           elsif (Code = "1000") then --逻辑非
59
    temp := not D1;
    F
           elsif (Code = "1001") then --逻辑异或
61
    62
             temp := D1 xor D2;
63 😑
64
             temp := temp;
65
           end if;
   Ė
           if (temp = "000000000000000") then
             Zero <= '1';
67
    F
68
    else
             Zero <= '0';
69
70
           end if:
71
           DO <= temp;
   end if;
end process;
ALU_OUT <= DO when ESUM = '1' else "ZZZZZZZZZZZZZZZZZZZ; --输出有效 否则高阻态end vhd_alu; -23-
72
73
```



图 3-5-1 算数逻辑运算单元的 VHDL 代码

图 3-5-2 算数逻辑运算单元的 RTL 图

#### 3.5.2 算数逻辑运算单元的仿真

要用 ModelSim 实现节拍发生器脉冲波形图,编写的测试向量如图 3-5-3 所示,运行结果如图 3-5-4。

```
--算术逻辑单元仿真文件
 2
     library ieee;
 3
     use ieee.std_logic_1164.all;
 4
     use ieee.std logic unsigned.all;
 5
 6
   ⊟entity ms alu is
 7
    end ms_alu;
 8
 9
    ⊟architecture modelsim of ms alu is
   曰component ALU --算术逻辑单元
10
   □ port (DA,DB: in std_logic_vector(15 downto 0); --输入数据
11
              Code: in std_logic_vector(3 downto 0); --輸入命令ISUM, ESUM: in std_logic; --輸入、輸出控制
12
13
              ALU_OUT: out std_logic_vector(15 downto 0); --ALU输出数据
14
              Zero, Over, Nege: out std logic --标志位
15
16
              );
17
        end component;
18
     signal DA,DB : std_logic_vector(15 downto 0);
19
                                                    --输入数据
20
     signal Code : std logic vector(3 downto 0):="0000";
     signal ISUM,ESUM : std_logic; --輸出控制
21
22
     signal ALU_OUT : std_logic_vector(15 downto 0); --ALU输出数据
     signal Zero, Over, Nege : std_logic:='0'; --标志位
23
24
     begin
25
    A : ALU port map(DA, DB, Code, ISUM, ESUM, ALU OUT, Zero, Over, Nege);
26 ⊟process
27
     begin
        DA <= "1001110110011111";
28
        wait for 40 ns;
29
30
        DA <= "1000100011110000";
31
        wait for 40 ns;
32
        DA <= "0000011100000001";
33
        wait for 40 ns;
34
        DA <= "100000000110000";
35
        wait for 40 ns;
36
    end process;
37 ⊟process
38
    begin
        DB <= "00000000011111111";
39
        wait for 60 ns;
40
41
        DB <= "111111100000111111";
42
        wait for 60 ns;
        DB <= "0100011100011111";
43
        wait for 60 ns;
44
45
        DB <= "101010101010101010";
46
        wait for 60 ns;
    end process;
47
48 ⊟process
49
    begin
        Code <= Code + 1;
50
51
        wait for 20 ns;
52
     end process;
53
54 ⊟process
55
    begin
       ISUM <= '0';
56
57
        wait for 10 ns;
58
        ISUM <= '1';
59
        wait for 10 ns;
60
     end process;
61
62
   ⊟process
    begin
63
        ESUM <= '0';
64
        wait for 50 ns;
65
66
        ESUM <= '1';
        wait for 50 ns;
67
68
     end process;
69
   end modelsim;
70
```



图 3-5-4 算数逻辑运算单元仿真结果

#### 3.6 数据寄存器 DR

数据寄存器的作用是保存 16 位数据信息。当 IDR=1 时接收输入 16 位数据,当 EDR=1 时,输出内部保存的 16 位数据。此结构应用于 DR 数据寄存器与 ACC 累加器两 个模块。

#### 3.6.1 数据寄存器 DR 的 VHDL 设计

用 VHDL 语言实现, 具体代码如图 3-6-1 所示, 编译成功后得到 RTL Viewer 如图 3-6-2 所示。

```
1
     --DREG16位累加器/数据寄存器
 2
     library ieee;
 3
    use ieee.std logic 1164.all;
 4
    use ieee.std logic unsigned.all;
 5
 6
   ⊟entity DREG is
       port (CLK: in std logic; --时钟信号
7
8
             DI: in std_logic_vector(15 downto 0); --输入数据
9
             W : in std logic; --写命令
10
             R: in std logic; --读命令
             DO: out std logic vector(15 downto 0) --輸出数据
11
12
             );
13
    end DREG;
14
15
   ⊟architecture vhd dreg of DREG is
    signal temp : std logic vector(15 downto 0):="ZZZZZZZZZZZZZZZZZ;;
16
17
   ⊟begin
18
       process(CLK, W, R)
   19
       begin
                                     --时钟上升沿
20
   if(rising_edge(CLK))then
             if(W='1') then --写入
21
   22
                temp <= DI;
23
             end if;
24
          end if;
25
        end process;
    LDO <= temp when R='1' else "ZZZZZZZZZZZZZZZZZZ"; --读命令 否则高阻态
26
27
     end vhd dreg;
```

图 3-6-1 数据寄存器的 VHDL 代码

# DREG:DR temp[15..0] DI[15..0] CLK W LENA DREG:DR OE DO[15..0] DO[15..0]

图 3-6-2 数据寄存器的 RTL 图

#### 3.6.2 数据寄存器的仿真

要用 ModelSim 实现节拍发生器脉冲波形图,编写的测试向量如图 3-6-3 所示,运行结果如图 3-6-4。

```
--数据寄存器仿真文件
 2
     library ieee;
 3
     use ieee.std_logic_1164.all;
     use ieee.std_logic_unsigned.all;
 4
 5
 6 mentity ms dr is
 7
    end ms dr;
 8
 9
   ⊟architecture modelsim of ms dr is
10 曰component DREG --数据寄存器
       port (CLK: in std_logic; --时钟信号
11 ⊟
              DI: in std logic vector(15 downto 0); --輸入数据
12
13
              W: in std logic; --写命令
             R: in std logic; --读命令
14
15
              DO: out std logic vector(15 downto 0) --輸出数据
16
              );
        end component;
17
18
        signal CLK: std_logic; --时钟信号
19
20
        signal DI : std logic vector(15 downto 0);
                                                   --输入数据
21
        signal W: std logic; --写命令
22
        signal R: std logic; --读命令
       signal DO : std logic vector(15 downto 0);
                                                   --输出数据
23
24
     begin
    DR : DREG port map(CLK, DI, W, R, DO);
25
26 ⊟process
27
       begin
28
           CLK<= '0';
29
           wait for 20 ns;
30
           CLK<='1';
31
          wait for 20 ns;
32
       end process;
33 ⊟process
34
        begin
35
          DI<= "10001110011111111";
36
          wait for 40 ns;
37
          DI<= "1001000000011000";
38
          wait for 40 ns;
39
          DI<= "11111111100000000";
          wait for 40 ns;
40
41
          DI<= "1000011110000000";
42
          wait for 40 ns;
43
          DI<= "0100001111000011";
44
          wait for 40 ns;
45
       end process;
46 ⊟process
47
       begin
          W<= '0';
48
49
           wait for 60 ns;
           W<='1';
50
          wait for 60 ns;
51
52
       end process;
53
   ⊟process
54
       begin
55
          R<= '0';
56
          wait for 120 ns;
57
          R<='1';
58
          wait for 120 ns;
59
        end process;
60 end modelsim;
```

图 3-6-3 数据寄存器仿真文件



图 3-6-4 数据寄存器仿真结果

#### 3.7 控制电路 CTRL

控制电路的作用是接收来自指令寄存器的指令代码并根据节拍信号生成为控制信号控制模型机各个模块工作。

#### 3.7.1 控制电路 CTRL 的 VHDL 设计

用 VHDL 语言实现,具体代码如图 3-7-1 所示,编译成功后得到 RTL Viewer 如图 3-7-2 所示。

图 3-7-1 控制电路的 VHDL 代码



图 3-7-2 控制电路的 RTL 图

#### 3.7.2 控制电路的仿真

要用 ModelSim 实现节拍发生器脉冲波形图,编写的测试向量如图 3-7-3 所示,运行结果如图 3-7-4。

```
1 --CTRL控制电路仿真文件
2
    library ieee;
3
    use ieee.std_logic_1164.all;
    use ieee.std_logic_unsigned.all;
4
 6 ⊟entity ms_ctrl is
    end ms_ctrl;
8
   ⊟architecture modelsim of ms_ctrl is
9
10 曰component CTRL --程序计数器
11 p port (CLK: in std_logic; --时钟信号
             Code : in std_logic_vector(3 downto 0); --指令信号 from IREG
12
             T : in std_logic_vector(7 downto 0); --节拍信号 from COUNTER
13
             IPC: out std logic; --PC控制信号
14
             IMAR: out std logic; --MAREG寄存信号
15
             IDR, EDR: out std logic; --DREG寄存、输出信号
16
             W, R: out std_logic; --ALU中DREG输入输出信号
17
18
             Code_A : out std_logic_vector(3 downto 0);
             ISUM, ESUM: out std_logic; --ALU控制、输出信号
19
             IIR: out std_logic -- IREG寄存信号
20
21
             );
       end component;
22
23
       signal CLK: std_logic; --时钟信号
24
       signal Code: std_logic_vector(3 downto 0); --指令信号 from IREG
25
26
        signal T: std logic vector(7 downto 0); --节拍信号 from COUNTER
       signal IPC : std logic; --PC控制信号
27
28
        signal IMAR: std_logic; --MAREG寄存信号
       signal IDR, EDR: std_logic; --DREG寄存、输出信号
29
       signal W, R : std_logic; --ALU中DREG输入输出信号
30
31
        signal Code A : std logic vector(3 downto 0);
        signal ISUM, ESUM : std logic;
                                       --ALU控制、输出信号
32
33
        signal IIR: std logic; -- IREG寄存信号
34
    begin
35
    CL : CTRL port map(CLK, Code, T, IPC, IMAR, IDR, EDR, W, R, Code_A, ISUM, ESUM, IIR);
36
37
   ⊟process
38
    begin
          CLK <= '0';
39
          wait for 20 ns;
40
          CLK <= '1';
41
42
          wait for 20 ns;
43
       end process;
44 ⊟process
45
       begin
          T <= "00000001";
46
          wait for 40 ns;
47
          T <= "00000010";
48
          wait for 40 ns;
49
50
          T <= "00000100";
          wait for 40 ns;
51
52
          T <= "00001000";
53
          wait for 40 ns;
          T <= "00010000";
54
55
          wait for 40 ns;
56
          T <= "00100000";
          wait for 40 ns;
57
          T <= "01000000";
58
59
          wait for 40 ns;
          T <= "10000000";
60
          wait for 40 ns;
61
62
       end process;
63
64
65 ⊟process
      begin
66
          Code <= "0001";
67
68
          wait for 320 ns;
          Code <= "0010";
69
70
          wait for 320 ns;
          Code <= "0011";
71
          wait for 320 ns;
72
       end process;
73
74
76 end modelsim;
```

# | Wave - Ceful # | Missis | Mi

#### 图 3-7-3 控制电路仿真文件

图 3-7-4 控制电路仿真结果

## 3.8 时钟信号产生器 CLOCK

时钟信号产生器的作用对系统时钟信号进行分频输出,调节模型机内部时钟信号,控制指令操作速度。

#### 3.8.1 时钟信号产生器 CLOCK 的 VHDL 设计

用 VHDL 语言实现,具体代码如图 3-8-1 所示,编译成功后得到 RTL Viewer 如图 3-8-2 所示。

```
┗━CLOCK时钟信号产生器
     library ieee;
 2
     use ieee.std logic 1164.all;
 3
     use ieee.std logic unsigned.all;
 4
 5
 6
   ⊟entity CLOCK is
 7
        port (CLK: in std logic; --50MHz T=20ns 5e7T= 1s
    8
              CLK OUT : out std logic
 9
              );
10
    end CLOCK;
11
12
    ⊟architecture vhd of CLOCK is
   Lsignal temp : std logic:='0';
13
14
   ⊟begin
15
   CLK OUT <= temp;
16
       process (CLK)
    17
        variable T : integer := 10; --25000000
18
        variable counter : integer range 0 to T;
19
        begin
20
           if(counter = T) then
   21
              counter := 0;
22
              temp <= not temp;
23
          elsif(rising edge(CLK))then
   24
              counter := counter + 1;
25
           end if;
26
        end process;
27
     end;
```

图 3-8-1 时钟信号产生器的 VHDL 代码



图 3-8-2 时钟信号产生器的 RTL 图

#### 3.8.2 时钟信号产生器的仿真

要用 ModelSim 实现节拍发生器脉冲波形图,编写的测试向量如图 3-8-3 所示,运行结果如图 3-8-4。

```
--时钟信号产生器仿真文件
 2
     library ieee;
 3
     use ieee.std logic 1164.all;
 4
     use ieee.std logic unsigned.all;
 5
   ⊟entity ms clk is
 6
 7
    end ms clk;
 8
 9
   Marchitecture modelsim of ms clk is
   回component CLOCK --时钟信号产生器
10
11
        port (CLK: in std logic; --50MHz T=20ns 5e7T= 1s
12
              CLK OUT : out std logic
13
              );
14
        end component;
15
        signal CLK: std logic; --时钟信号
16
17
        signal CLK OUT : std logic;
18
     begin
19
    CL : CLOCK port map(CLK, CLK OUT);
20
    □process
21
        begin
22
           CLK<= '0';
23
           wait for 20 ns;
24
           CLK<='1';
           wait for 20 ns;
25
26
        end process;
27
     end modelsim;
```

图 3-8-3 时钟信号产生器仿真文件



图 3-8-4 时钟信号产生器仿真结果

#### 3.9 程序计数器 PC

程序计数器的作用控制指令操作进程,输出地址数据信息。当时钟信号上升沿来临时,若 CLR=1 则程序计数器 PC 恢复初始状态,地址信息恢复为 0000。当 CLR=0 且 IPC=1 时程序计数器执行加一动作,否则状态不改变。

#### 3.9.1 程序计数器 PC 的 VHDL 设计

用 VHDL 语言实现,具体代码如图 3-9-1 所示,编译成功后得到 RTL Viewer 如图 3-9-2 所示。

```
--PC程序计数器
     library ieee;
 2
 3
     use ieee.std logic 1164.all;
 4
     use ieee.std logic unsigned.all;
 5
 6
   ⊟entity PC is
        port (CLK: in std_logic; -- 时钟信号
 7
    8
              CLR : in std logic;
              IPC: in std_logic; --控制信号
 9
10
              PC OUT : out std logic vector(3 downto 0)
11
              );
12
     end PC;
13
14
    ⊟architecture vhd pc of PC is
15
    "signal temp : std logic vector(3 downto 0);
16
   ⊟begin
17
   process(CLK, CLR, IPC)
18
        begin
                                --清零
19
           if(CLR = '1') then
   temp <= "0000";
20
           elsif(rising edge(CLK)) then --时钟上升沿
21
   if(IPC = '1')then --控制信号有效
22
   temp \leftarrow temp + 1; --PC + 1
23
24
              end if;
25
           end if:
26
        end process;
    LPC OUT <= temp;
27
28
     end vhd pc;
```

图 3-9-1 程序计数器的 VHDL 代码



图 3-9-2 程序计数器的 RTL 图

#### 3.9.2 程序计数器的仿真

要用 ModelSim 实现节拍发生器脉冲波形图,编写的测试向量如图 3-9-3 所示,运行结果如图 3-9-4。

```
├--程序计数器仿真文件
 2
     library ieee;
 3
     use ieee.std logic 1164.all;
     use ieee.std logic unsigned.all;
 4
 5
 6
   ⊟entity ms pc is
7
    end ms pc;
 8
 9
    ⊟architecture modelsim of ms pc is
10
   曰component PC --程序计数器
   回 port (CLK: in std logic; --时钟信号
11
12
              CLR : in std logic;
              IPC: in std logic; --控制信号
13
              PC_OUT : out std_logic vector(3 downto 0)
14
15
              );
16
        end component;
17
        signal CLK: std logic; --时钟信号
18
19
        signal CLR : std logic;
        signal IPC : std logic; --控制信号
20
        signal PC OUT : std logic vector(3 downto 0);
21
22
     begin
23
    P : PC port map(CLK, CLR, IPC, PC OUT);
24
   ⊟process
25
        begin
           CLK<= '0';
26
27
           wait for 20 ns;
28
           CLK<='1';
29
           wait for 20 ns;
30
        end process;
31
32
   ⊟process
33
        begin
34
          CLR<= '1';
35
           wait for 40 ns;
36
           CLR<='0';
37
           wait;
38
        end process;
39
40
   ⊟process
41
       begin
42
           IPC<= '0';
43
           wait for 60 ns;
44
           IPC<='1';
45
           wait for 60 ns;
46
       end process;
47
    end modelsim;
```

#### 图 3-9-3 程序计数器仿真文件



图 3-9-4 程序计数器仿真结果

#### 3.10 存储器 RAM

存储器的作用是保存 16 位数据信息,存储空间为 16×16 位。当 CS=1 是存储器处于工作状态,此时若 WR=0,则为写状态,输入 16 位信息保存于 4 位地址信息所指空间内;若 WR=1.则为读状态,输出保存于 4 位地址信息所指空间内 16 位数据信息。

#### 3.10.1 存储器 RAM 的 VHDL 设计

用 VHDL 语言实现,具体代码如图 3-10-1 所示,编译成功后得到 RTL Viewer 如图 3-10-2 所示。

```
1
     --RAM存储器
     library ieee;
 2
 3
     use ieee.std_logic_1164.all;
 4
     use ieee.std logic unsigned.all;
   ⊟entity RAM is
 6
                                   --工作使能端
        port (CS : in std logic;
                                   --读写使能端
8
              WR : in std logic;
9
              Add IN: in std logic vector(3 downto 0);
              Address: in std_logic_vector(3 downto 0);
10
              DI : in std logic vector(15 downto 0);
11
              DO : out std logic_vector(15 downto 0)
12
13
    end RAM;
14
     --16 * 16 bit
15
16
   ⊟architecture vhd ram of RAM is
17
   TYPE matrix index is array (15 downto 0) of std logic vector(15 downto 0);
18
   ⊟begin
19
        process(CS, WR, Add IN, Address, DI)
   20
        variable Data : matrix index;
21
        begin
                            --使能端有效
22
           if(CS='1') then
   23
   if(WR = '0') then --写有效
24
                 Data(conv integer(ADD IN(3 downto 0))) := DI;
              elsif(WR = 'T') then --读有效
25
   DO <= Data(conv integer(Address(3 downto 0)));
26
27
              end if;
28
           end if;
29
        end process;
30
     end vhd ram;
```

图 3-10-1 存储器的 VHDL 代码



#### 图 3-10-2 存储器的 RTL 图

## 3.10.2 存储器的仿真

要用 ModelSim 实现节拍发生器脉冲波形图,编写的测试向量如图 3-10-3 所示,运行结果如图 3-10-4。

```
■ --RAM存储器仿真文件
 2
     library ieee;
 3
    use ieee.std_logic_1164.all;
 4
    use ieee.std_logic_unsigned.all;
 5
 6
    ⊟entity ms ram is
 7
    end ms_ram;
 8
 9
   ⊟architecture modelsim of ms ram is
10
   曰component RAM --程序计数器
11 ⊟ port (CS : in std_logic;
                                   --工作使能端
              WR : in std_logic;
12
                                  --读写使能端
13
              Add IN : in std logic vector(3 downto 0);
              Address : in std_logic_vector(3 downto 0);
14
15
              DI : in std logic vector(15 downto 0);
              DO: out std logic vector(15 downto 0)
16
17
              );
18
        end component;
19
        signal CS: std_logic; --时钟信号
signal WR: std_logic; --读写使能端
20
21
22
        signal Add_IN : std_logic_vector(3 downto 0);
23
        signal Address : std logic vector(3 downto 0);
24
        signal DI : std logic vector(15 downto 0);
25
        signal DO : std_logic_vector(15 downto 0);
26
     begin
27
     R : RAM port map(CS, WR, Add IN, Address, DI, DO);
28 ⊟process
29
        begin
30
          CS<= '1';
31
           wait;
32
        end process;
33
34
   ⊟process
35
        begin
           WR<= '0';
36
37
           wait for 100 ns;
38
           WR<='1';
39
           wait for 100 ns;
        end process;
40
41 ⊟process
42
        begin
           Address <= "0000";
43
44
           wait for 20 ns;
          Address <= "0001";
45
46
           wait for 20 ns;
           Address <= "0010";
47
48
           wait for 20 ns;
49
           Address <= "0011";
           wait for 20 ns;
50
           Address <= "0100";
51
52
           wait for 20 ns;
53
        end process;
54
   ⊟process
55
        begin
           Add IN<="0000";DI<="0100010011111001";
56
57
           wait for 20 ns;
58
           Add IN<="0001";DI<="1000111000011110";
59
           wait for 20 ns;
60
           Add IN<="0010";DI<="00000000111111110";
61
           wait for 20 ns;
           Add IN<="0011";DI<="11111001111110001";
62
63
           wait for 20 ns;
64
           Add IN<="0100";DI<="00000011111110000";
65
           wait for 20 ns;
66
        end process;
67 end modelsim;
```

图 3-10-3 存储器仿真文件



图 3-10-4 存储器仿真结果

#### 3.11 总线 dbus

总线的作用接收保存来自于数据寄存器 DR 与算数逻辑运算单元 ALU 的 16 位数据,并输出。

#### 3.11.1 总线 dbus 的 VHDL 设计

用 VHDL 语言实现,具体代码如图 3-11-1 所示,编译成功后得到 RTL Viewer 如图 3-11-2 所示。

```
1
     --dbus
     library ieee;
 3
     use ieee.std logic 1164.all;
    use ieee.std logic unsigned.all;
 5
    ⊟entity dbus is
 6
        port (D ALU : in std logic vector(15 downto 0);
 7
              D DR : in std logic vector(15 downto 0);
 8
              D OUT : out std logic vector (15 downto 0)
 9
              );
10
     end dbus;
11
    ⊟architecture vhd of dbus is
12
13
    signal temp: std logic vector(15 downto 0):="ZZZZZZZZZZZZZZZZZZ;
14
    ⊟begin
15
        process(D ALU, D DR)
    16
        begin
17
           if not (D ALU = "ZZZZZZZZZZZZZZZZZ") then
    18
              temp <= D ALU;
19
    20
              temp <= D DR;
21
           end if;
22
        end process;
    D OUT <= temp;
23
24
     end;
```

图 3-11-1 总线的 VHDL 代码



图 3-11-2 总线的 RTL 图

#### 3.11.2 总线的仿真

要用 ModelSim 实现节拍发生器脉冲波形图,编写的测试向量如图 3-11-3 所示,运行结果如图 3-11-4。

```
--dbus仿真文件
     library ieee;
 2
 3
     use ieee.std logic 1164.all;
 4
     use ieee.std logic unsigned.all;
 5
    ⊟entity ms_dbus is
 6
 7
    end ms dbus;
 8
 9
    ⊟architecture modelsim of ms dbus is
10 曰component dbus --程序计数器
        port (D_ALU : in std_logic_vector(15 downto 0);
11
12
              D DR : in std logic vector(15 downto 0);
13
              D OUT : out std logic vector(15 downto 0)
14
              );
15
        end component;
16
17
        signal D ALU : std logic vector(15 downto 0);
18
        signal D DR : std logic vector(15 downto 0);
19
        signal D OUT : std logic vector(15 downto 0);
20
21
    d : dbus port map(D ALU, D DR, D OUT);
22 ⊟process
23
        begin
24
           D ALU <= "ZZZZZZZZZZZZZZZZZ;;
25
           wait for 30 ns;
26
           D ALU <= "1001100011100010";
27
           wait for 30 ns;
28
           D ALU <= "1000100000000000";
29
           wait for 30 ns;
30
           D ALU <= "ZZZZZZZZZZZZZZZZZ;;
31
           wait for 30 ns;
32
           D ALU <= "10111110111100110";
33
           wait for 30 ns;
           D ALU <= "11111111110000000";
34
35
           wait for 30 ns;
36
        end process;
37
    ⊟process
38
        begin
39
           D DR <= "ZZZZZZZZZZZZZZZZZ;
40
           wait for 80 ns;
41
           D DR <= "111111111111111";
42
           wait for 80 ns;
           D DR <= "0000000000000000";
43
44
           wait for 80 ns;
45
           D DR <= "ZZZZZZZZZZZZZZZZZ;";
46
           wait for 80 ns;
47
           D DR <= "ZZZZZZZZZZZZZZZZZ;
48
           wait for 80 ns;
49
           D DR <= "0101010101010111";
50
           wait for 80 ns;
51
        end process;
   end modelsim;
```

#### 图 3-11-3 总线仿真文件



图 3-11-4 总线仿真结果

# 第4章 系统 VHDL 设计与仿真

#### 4.1 顶层模块设计

16 位模型机由 CPU、存储器两大模块组成。CPU 包含时间信号产生器、节拍信号发生器、程序计数器、地址寄存器、数据寄存器、指令寄存器、控制电路、累加器、算数逻辑运算单元共 9 部分组成。程序计数器记录程序运行进度,输出 4 位地址信号,通过地址寄存器访问存储器。存储器根据地址信号查找 16 位数据信息输出至数据寄存器并输入至内部总线。指令寄存器获取内部总线中的指令代码信息,经过内部译码器翻译生成指令信号。节拍信号发生器接收时间信号,循环生成节拍信号。控制电路接收节拍信号与指令信号生成微指令信号,控制模型机各个模块。算数逻辑单元接收累加器与内部总线中的 16 位数据,执行相应的运算动作,输出运算结果。

```
├-16位模型机
1
      library ieee;
      use ieee.std_logic_1164.all;
      use ieee.std_logic_unsigned.all;
    ⊟entity Sixteen Bit CPU is
     日 port (CLK: in std_logic; ---时钟信号
CLR: in std_logic; ---复位信号
                   CS, WR: in std_logic; --RAM的控制信号
Add_IN: in std_logic_vector(3 downto 0); --RAM输入数据存放地址
Input: in std_logic_vector(15 downto 0); --RAM输入数据
ALU_OUT: out std_logic_vector(15 downto 0); --ALU输出数据
10
11
12
13
                   Zero, Over, Nege: out std_logic; --标志位信号
14
                   ERROR,STOP : out std_logic;
15
                   Tap: out std_logic_vector(7 downto 0); --节拍信号
Code_IR: out std_logic_vector(3 downto 0); --IR输出指令
IPC_O: out std_logic; --PC控制信号
IMAR_O: out std_logic; --MAR寄存信号
16
17
18
19
                   IDR_O, EDR_O: out std_logic; --DR寄存、输出信号
20
                   W_O, R_O: out std_logic; --ALU中DR输入输出信号
ISUM_O: out std_logic; --ALU输出信号
ESUM_O: out std_logic; --ALU输出信号
IIR_O: out std_logic; --IREG寄存信号
21
22
23
24
                   ABUS O : out std logic_vector(3 downto 0); --地址总线dbus_O : out std_logic_vector(15 downto 0) --内部总线
25
26
27
                   );
      end Sixteen_Bit_CPU;
28
30
    ⊟architecture vhd of Sixteen_Bit_CPU is
    日 component MAREG --地址寄存器
日 port (CLK: in std_logic; --时钟信号
31
32
                   AI : in std_logic_vector(3 downto 0);
IMAR : in std_logic; --寄存命令
33
34
35
                   AO : out std_logic_vector(3 downto 0)
36
      end component;
37
38
39
     白component IREG --指令寄存器
40
    □ port (CLK: in std logic; --时钟信号
                   DI: in std_logic_vector(15 downto 0); --指令数据
IIR: in std_logic; --寄存信号
Code: out std_logic_vector(3 downto 0); --指令信号
ERROR,STOP: out std_logic
41
42
43
44
45
                   );
46
      end component;
47
     Ocomponent COUNTER --节拍发生器
48
     D port (CLK: in std_logic; --时钟信号 CLR: in std_logic; --初始信号 T: out std_logic_vector(7 downto 0)
49
50
51
                   );
52
53
      end component;
54
55
     Ocomponent ALU --算术逻辑单元
    日 port (DA,DB: in std_logic_vector(15 downto 0); --輸入数据
Code: in std_logic_vector(3 downto 0); --輸入命令
ISUM, ESUM: in std_logic; --輸入、輸出控制
57
58
                   ALU_OUT : out std_logic_vector(15 downto 0); --ALU输出数据 Zero, Over, Nege : out std_logic --标志位
59
60
61
                   );
62
          end component;
63
64 □component DREG --数据寄存器
69
                   DO: out std_logic_vector(15 downto 0) --输出数据
70
                   );
71
          end component;
72
73
    白component CLOCK --时钟信号产生器
74
     port (CLK : in std_logic; --50MHz T=20ns 5e7T= 1s
75
                   CLK_OUT : out std_logic
76
                   );
77
           end component;
78
79
     白component PC --程序计数器
80 日 port (CLK: in std_logic; --时钟信号
81 | CLR: in std_logic;
82 | IPC: in std_logic; --控制信号
83
                   PC OUT : out std logic vector(3 downto 0)
84
85
           end component;
```

#### 图 4-2-1 顶层模块 VHDL 代码(1)

```
87 回component CTRL --控制电路
              89
  90
  91
  92
                           IMAR: out std_logic; --MAREG寄存信号
                          IDR, EDR: out std_logic; --DREG寄存、输出信号
W, R: out std_logic; --ALU中DREG输入输出信号
  93
  94
                          ISUM: out std logic vector(3 downto 0);
ISUM: out std logic; --ALU控制信号
ESUM: out std logic; --ALU输出信号
  95
  96
  97
  98
                           IIR: out std_logic --IREG寄存信号
  99
                           ١:
100
           end component;
101
        白component RAM --存储器
             port (CS : in std_logic; --工作使能端
WR : in std_logic; --读写使能端
103
104
                          Add_IN: in std_logic_vector(3 downto 0);
Address: in std_logic_vector(3 downto 0);
DI: in std_logic_vector(15 downto 0);
105
106
107
108
                          DO : out std_logic_vector(15 downto 0)
109
                          ) :
           end component;
110
111
         Ocomponent dbus --内部数据总线
             113
114
115
116
117
           end component;
          signal CLK_Used: std_logic; --时钟信号 CL时钟信号产生器 --> 各个电路
signal T: std_logic_vector(7 downto 0); --节拍信号 CT节拍发生器 --> CTRIM控制电路
signal Code: std_logic_vector(3 downto 0); --指令信号 IR指令寄存器 --> CTRIM控制电路
signal Code_A: std_logic_vector(3 downto 0); --指令信号 CTRIM控制电路 --> ALU
signal IPC: std_logic; --PC信号 CTRIM控制电路 --> PC程序计数器
signal IPC: std_logic; --MAR寄存信号 CTRIM控制电路 --> MAR地址寄存器
signal IDR, EDR: std_logic; --DR寄存、输出信号 CTRIM控制电路 --> DR数据寄存器
signal IDR, EDR: std_logic; --ALU中DR输入输出信号 CTRIM控制电路 --> ALU與据寄存器
signal ISUM: std_logic; --ALU指令信号 CTRIM控制电路 --> ALU算数逻辑单元
signal ESUM: std_logic; --ALU输出信号 CTRIM控制电路 --> ALU算数逻辑单元
signal ESUM: std_logic; --ALU输出信号 CTRIM控制电路 --> ALU算数逻辑单元
signal IIR: std_logic; --IREG寄存信号 CTRIM控制电路 --> IR指令寄存器
signal IIR: std_logic; --IREG寄存信号 CTRIM控制电路 --> IR指令寄存器
signal Address: std_logic_vector(3 downto 0); --地址数据 MAR数据寄存器 --> RAM存储器
signal A OUT: std_logic_vector(15 downto 0);
118
119
120
121
122
123
124
125
126
127
128
129
130
131
           signal A_OUT : std_logic_vector(15 downto 0);
signal DR_OUT : std_logic_vector(15 downto 0);
132
133
           signal dbus_OUT : std_logic_vector(15 downto 0);
134
135
           signal ABUS : std_logic_vector(3 downto 0); --地址线
136
137
            signal D BUS : std logic vector(15 downto 0); --外部数据总线
138
139
            --輸出信号赋值
140
141
           Tap <= T;
142
           Code_IR <= Code;
143
           IPC_O <= IPC;</pre>
           IMAR O <= IMAR;
144
145
146
147
           R O <= R;
148
           ISUM_O <= ISUM;
           ESUM_O <= ESUM;
IIR_O <= IIR;
149
150
151
           ABUS_O <= ABUS;
           dbus O <= dbus OUT;
152
153
           ALU OUT <= A OUT;
154
           CL: CLOCK port map(CLK, CLK_Used); --时刊信写广土命
CT: COUNTER port map(CLK_Used, CLR, T); --节拍发生器
CTRLM: CTRL port map(CLK_Used, Code, T, IPC, IMAR, IDR, EDR, W, R, Code A, ISUM, ESUM, IIR); --控制电路
           CL : CLOCK port map(CLK, CLK Used); -- 时钟信号产生器
155
156
157
          TR: IREG port map(CLK_Used, dbus_OUT, IIR, Code, ERROR, STOP);
DR: DREG port map(CLK_Used, D_BUS, IDR, EDR, DR_OUT); --数据等
ACC: DREG port map(CLK_Used, dbus_OUT, W, R, DA); --累加器
P: PC port map(CLK_Used, CLR, IPC, Address); --程序寄存器
158
                                                                                                                --数据寄存器
159
160
161
           MAR : MAREG port map(CLK_Used, Address, IMAR, ABUS); --地址寄存器
          RAMM: RAM port map(CS, WR, Add_IN, ABUS, Input, D_BUS); --存储器
A: ALU port map(DA, dbus_OUT, Code_A, ISUM, ESUM, A_OUT, Zero, Over, Nege); --算数逻辑单元
d: dbus port map(A_OUT, DR_OUT, dbus_OUT); --总线
163
164
165
          end vhd:
```

图 4-2-2 顶层模块 VHDL 代码(2)



图 4-2-3 顶层模块 RTL 图

## 4.2 顶层模块仿真

编写 testbenth 文件对顶层模块测试。

```
1 --極序计数器W等A...
2 library ieee;
3 use ieee.std_logic_l164.all;
4 use ieee.std_logic_unsigned.all;
        ⊟entity ms_cpu is 
end ms_cpu;
       10
11
12
13
14
15
16
17
18
19
20
21
              22
23
24
25
26
27
28
30
31
32
33
34
35
36
37
38
40
41
                signal CLK: std_logic; --財种信号
signal CLR: std_logic; --其位信号
signal CS, WR: std_logic; --其位信号
signal AdJ N: std_logic; --RAM的控制信号
signal AdJ N: std_logic vector(3 downto 0); --RAM输入数据存放地址
signal Input: std_logic vector(15 downto 0); --RAM输入数据
signal Input: std_logic vector(15 downto 0); --ALU输出数据
signal Zero, Over, Nege: std_logic; --标志位信号
signal ERROR,STOF: std_logic;
                signal Tap: std_logic_vector(7 downto 0);
signal Code IR: std_logic_vector(3 downto 0);
signal Code IR: std_logic; --PC信号 CTRIM控制电路 --> PC程序计数器
signal IMAR O: std_logic; --PC信号 CTRIM控制电路 --> PC程序计数器
signal IMAR O: std_logic; --MAR等存信号 CTRIM控制电路 --> DR数据寄存器
signal IMAR O: std_logic; --ALU中DR输入输出信号 CTRIM控制电路 --> DR数据寄存器
signal IMAR O: std_logic; --ALU中DR输入输出信号 CTRIM控制电路 --> ALU政报寄存器
signal IMAR O: std_logic; --ALU和估信号 CTRIM控制电路 --> ALU策数逻辑单元
signal ESUM O: std_logic; --IREG寄存信号 CTRIM控制电路 --> IR指令寄存器
signal IRO : std_logic; --IREG寄存信号 CTRIM控制电路 --> IR指令寄存器
signal ABUS O: std_logic_vector(3 downto 0); --地址线
signal dbus O: std_logic_vector(15 downto 0); --内部总线
gin
  42
43
44
45
46
47
48
49
50
51
52
53
55
56
60
61
         | begin | CLK, CLR, CS, WR, Add IN, Input, ALU OUT, Zero, Over, Nege, ERROR, STOP, Tap, Code_IR, IPC_O, IMAR_O, IDR_O, EDR_O, W_O, R_O, ISUM_O, ESUM_O, IIR_O, ABUS_O, dbus_O);
                begin
  CLK<= '0';
  wait for 5 ns;
  CLK<='1';
  wait for 5 ns;
end process;</pre>
                 begin
begin
CS<='1';
wait;
end process;
                begin
  CLR <= '1';
  wait for 400 ns;
  CLR <= '0';
  vait:</pre>
                 end process;
                     gin

WR<='0'; Add_IN<="0000"; Input<="000000000111110"; --指令 LD

wait for 30 ns;

WR<='0'; Add_IN<="0001"; Input<="00000000000110"; --操作数 6

wait for 30 ns;
                      WR<='0'; Add_IN<="0010"; Input<="000000011000110"; --指令 ADD wait for 30 ns; Input<="000000000000110"; --操作数 7 wait for 30 ns;
                                                                                                                                                                  结果 000000000001101(13)
                      WR<='0'; Add_IN<="0100"; Input<="0101010101011110"; --指令 NOT
                                                                                                                                                                 结果 1111111111110010
                      wait for 30 ns;
                      WR<='0'; Add_IN<="0101"; Input<="000000000111110"; --指令 LD
                      wait for 30 ns;
WRK="0'; Add_INK="0110"; Input<="000000110001000"; --操作数 392
wait for 30 ns;
                      WR<='0'; Add_IN<="0111"; Input<="0111100001010000"; --指令 XOR wait for 30 ns;
                      结果 0111000001101000
                      WR<='0'; Add_IN<="1001"; Input<="0010111011100111"; --指令 INC wait for 30 ns;
                                                                                                                                                                 结果 0111000001101001(28777)
                      WR<='0'; Add_IN<="1010"; Input<="0001001100011110"; --指令 SUB
                      wait for 30 ns;
wRc='0'; Add_INc="1011"; Input<="0111000001111111"; --操作数 28799
wait for 30 ns;
                                                                                                                                                                  结果 11111111111101010(65536-22) Nege 1 溢出
109
110
111
                      WR<='0'; Add IN<="1100"; Input<="000000001110110"; --指令 HALT
113
                      wait for 30 ns; WR<='1';
114
                        wait;
             end modelsim:
```

#### 图 4-2-4 顶层模块仿真文件

从仿真结果可以看出,控制系统输出为控制指令正确,ALU 计算满足代码书写,可以正确完成程序执行。综上,满足设计要求。



图 4-2-5 顶层模块仿真结果总览



图 4-2-6 顶层模块仿真结果局部放大

## 第5章 结论

本次课设题目是"16位模型机的设计与实现",该课题从软件实现平台的学习到程序的设计与仿真,实现了对16位模型计算机各部分功能的仿真。

在开发期间,有目的的去学习一些将要用到的东西,仔细的考虑工作流程的规律和步骤充分的利用手中的开发工具,对 VHDL 语言有了深刻地了解与掌握,并对 QuartusII 软件有了深入的了解。

运用 Quartus II 软件,基于 VHDL 的 16 位模型计算机,完成了以下工作:

针对8位模型计算机的总体框图划分成几个相对独立的模块,然后对各个模块在开发环境中进行编程和调试。

对每个模块单独进行分析设计,并在 Quartus II 中进行了功能仿真。

在设计的过程中,将一些常用的模块定义为相应的逻辑元件符号,以便共享和复用,使设计具有可重用性和可移植性,提高工作效率。

各个模块都调试成功后将各个模块连接起来总体调试,按照总体的设计图进行集成调试。

16 位模型计算机的仿真实验结果表明波形正确,达到了设计的功能要求。

通过本课题的设计,让我对数字逻辑与系统设计和计算机组成原理这两门课程有了更深的体会,并更好的学会了使用Quartus II 软件进行设计和运用VHDL语言进行编程。在完成此设计中也遇到过许多困难,设计中也存在着一些不足之处,希望在日后的学习中慢慢得到改善和提高。

# 参考文献

- [1] 李晶皎, 李景宏, 曹阳. 逻辑与数字系统设计(M).北京: 清华大学出版社, 2018.
- [2] 李景宏,王永军等著. 数字逻辑与数字基础(第五版)[M]. 北京: 电子工业出版社, 2017.

## 心得体会

历时 3 周的数字逻辑与数字系统课程设计随着报告的书写完毕结束了。内心复杂。通过这次课程设计,我成功的实现了 16 位模型机的设计。在设计与实现的过程中,遇到了很多困难与问题。由于在平时几乎不适用 Modelsim 进行仿真,所以在使用它的最初就给我造成了很大的麻烦,在一个个 bug 中不断试错、挑错、改错,使得现在的我能够简单的使用 Modelsim 仿真完成此次课设的内容。其次的一大难题就是对整个模型机进行顶层的设计。尤其是节拍发生器与控制电路的逻辑关系,让我百思不得解,经过课本的翻阅,网上资料的查询以及各种 CPU 相关教学视频,我才理解整个模型机的工作原理并确定了自己模型机的设计思路与方向。深入了解了模型机的实现原理和掌握了Modelsim 的使用,之后的代码实现过程中困扰我的就只剩源源不断地 bug。调试 bug 无疑是一种煎熬与折磨,是对自己认真、耐心与毅力地考验。而最终获得正确仿真结果时的地快乐也是不言而喻的。写代码最吸引我的也便是编译通过时的那份创造的喜悦。通过这次的课程设计,我更深入的了解了课堂所教的各个知识点,提升了我的动手能力,更锻炼了我的耐心。在之后的学习生活中,我也会以此次课程设计为宝贵经验,不断提升自己的知识深度与代码书写能力。