# 山东大学 计算机科学与技术 学院

## 计算机组成与设计 课程实验报告

学号: 202200130048 | 姓名: 陈静雯 | 班级: 6

实验题目: RAM 扩展实验

实验学时: 2 实验日期: 4.30

#### 实验目的:

了解半导体静态随机读写存储器 RAM 的工作原理及其使用方法。

掌握半导体存储器的字、位扩展技术。

硬件环境: 康芯 KX-CDS EP4CE6/10 器件

软件环境: quartus || 环境

### 实验内容与设计:

#### 1、实验内容

- (1) 采用实验 8 所设计的 256  $\times$  4 的 RAM 的结构(参考实验 8 生成器件),构成 1K  $\times$ 8 的存储器。根据课本第 4 章的内容自行设计实现方案。
- (2) 实验 8 中, 因为 RAM 的数据输入和数据输出是不同的端口,设计时不用隔离器件。要利用 2-4 译码器 74139.
- (3)选择五个不连续的存贮单元地址,分别存入不同内容,作单个存贮器单元的读/写操作实验。

#### 2、实验原理图





### 3、实验步骤

- (1) 按要求设计并输入电路图,进行编译、引脚锁定、向 FPGA 配置下载;
- (2)通过键 1、键 2输入 RAM 的 8位数据(选择实验台工作模式 1),键 3、键 4输入存储器的低 8位地址,高 2位地址由红色的拨码开关提供。键 8控制读/写允许,低电平时读允许,高电平时写允许;键 7(CLKO)产生读/写时钟脉冲,即生成写地址锁存脉冲,对 RAM 进行写/读操作;

## 4、实验结果

键 8=1=5,键 4-3 控制地址,键 2-1 控制数据,红色拨码开关左 2=A9(最高位地址),左 4=A8(次高位地址),

此时 A9A8=11, 所以在第四组 RAM 的 01 地址(11000······01)写入数据 06



## 在 11000 ······04, 第四组 ROM 芯片上写入数据 39



键 8=0=读, 读取 1100 -----01 地址的数据, 显示之前写入的 06



## 结论分析与体会:

- 1. 位上的扩展可以通过多个 RAM 同时分别读取数据的高位和低位,
- 2. 字上的扩展通过译码器选择相应的芯片,具体可以根据最高位地址的不同来设计片选,来对不同的芯片进行读写

注:实验报告的命名规则: 学号\_姓名\_实验 n\_班级