# 山东大学 计算机科学与技术 学院

# 计算机组成与设计 课程实验报告

学号: 202200130048 姓名: 陈静雯 班级: 6

实验题目: RAM 实验

实验学时: 2 实验日期: 4.23

## 实验目的:

- 1、了解 FPGA 中 RAM 的功能;
- 2、掌握 RAM 的参数设置和使用方法:
- 3、掌握作为随机存储器 RAM 的仿真测试方法,工作特性和读写方法。

硬件环境: 康芯 KX-CDS EP4CE6/10 器件

软件环境: quartus || 环境

## 实验内容与设计:

#### 1、实验内容

在 FPGA 中利用嵌入式阵列块 EAB 可以构成存储器,RAM 的结构如图 8-1。数据从 ram\_dp0 的左边 D[7..0]输入,从右边 Q[7..0]输出,R/W 为读/写控制信号端。当输入数据和地址准备好以后,在 inclock 是地址锁存时钟,当信号上升沿到来时,地址被锁存,数据写入存储单元。数据的读出控制是从 A[7..0]输入存储单元地址,在 CLK 信号上升沿到来时,该单元数据从 Q[7..0]输出。R/W 是读/写控制端,低电平时进行读操作,高电平时进行写操作;CLK 是读/写时钟脉冲信号;DATA[7..0]是 RAM\_dq0 的 8 位数据输入端;A[7..0]是 RAM 的读出和写入地址;Q[7..0]是 RAM\_dq0 的 8 位数据输出端。

#### 2、实验原理图





#### 3、实验步骤

- 1、按图 7-1 输入电路图,进行编译、引脚锁定、向 FPGA 配置下载;
- 2、通过键 1、键 2输入 RAM 的 8 位数据(选择实验台工作模式 1),键 3、键 4输入存储器的 8 位地址。键 8 控制读/写允许,低电平时读允许,高电平时写允许;键 7(CLKO)产生读/写时钟脉冲,即生成写地址锁存脉冲,对 RAM 进行写/读操作;
- 3、RAM 也能加入初始化文件;选择 RAM 的 ID 名取为: ram1。 实验中选择实验电路模式为 NO. 1,按以上方式进行验证实验。首先控制读出初始化数 据,与载入的初始化文件 ram\_dp1. mif 中的数据进行比较,然后控制写入一些数据,再读 出比较。使用在系统读写 RAM 的工具对其中的数据进行读写操作,设置成连续读模式,将

#### 4、实验结果

读/写=键 8, CLK=键 7, 数据=键 2-1, 地址=键 4-3, 数码管 8-7, 输出数据; 数码管 4-3, 显示输入地址, 数码管 2-1, 显示输入数据

在系统读写工具窗口的数据与实验箱上数码管上显示的数据进行对比(图 8-3)。

键 8=1, 写数据, 输入数据 18 到地址 16



键 8=0, 读地址 15 的数据: 15



键 8=0, 读地址 16 的数据, 即刚刚写入的, 输出: 18



## 结论分析与体会:

1. RAM 读写数据,可以设置初始 mif 数据文件,利用 FPGA 对其进行读写修改

注:实验报告的命名规则: 学号\_姓名\_实验 n\_班级