Контроллер динамической памяти (КДП) К1810ВТ03 используется в качестве устройства управления ОЗУ микропроцессорных систем на базе МПК серий К580, К1810, К1821, а также для создания функционально независимых модулей динамических ОЗУ. Контроллер вырабатывает все необходимые сигналы управления чтением, записью и регенерацией для ОЗУ емкостью 4К, 16К, 64К и более, выполненного на элементах памяти серии К565.

Контроллер относится к классу многофункциональных схем и может работать в нескольких режимах, которые задаются подачей на специальные входы КДП напряжений высокого или низкого уровня. Таким образом, КДП задаются режимы работы с ОЗУ емкостью 4К, 16К или 64К слов. При использовании дополнительных схемных решений КДП может быть использован для ОЗУ большей емкости. Кроме того, контроллеру могут быть заданы режимы внутренней или внешней регенерации, опережающего чтения, работы с внешним или внутренним генератором. КДП предназначен для построения как функционально независимых модулей, так и модулей, выполненных в стандарте Multibus.

Назначение выводов КДП (рис. 5.35).

AL6—AL0 — адресные входы младшего байта ячеек ОЗУ.



Рис. 5.35. Условное графическое обозначение КДП ВТО3

**АН6—АН0** — адресные входы старшего байта ячеек ОЗУ.

**ВО/AL7**, **В1/ОР1/АН7** — входы выбора банка, выполняющие различные функции в зависимости от выбранного режима. Для режима 16К выводы В0, В1 выполняют функцию выбора банка и участвуют в формировании сигналов на одном из выходов RASO, RAS1, RAS2, RAS3. Для режима 64К эги входы являются соответствующими адресными линиями AL7, AH7.

PCS — защищенный выбор кристалла. Сигнал низкого уровня на этом входе инициализирует выполнение функций чтения/записи в ЗУ, причем если сигнал сформирован, то пикл памяти аннулировать нельзя.

**WR** — входной сигнал, указывающий КДП на то, что ЦП выполняет функции записи данных в ЗУ. Участвует в формировании сигнала WE.

**RD/S1** — входной сигнал, указывающий КДП на то, что ЦП выполняет функцию чтения данных из ЗУ. Сигнал S1 используется в режиме опережающего чтения совместно с сигналом ALE.

**REFRQ/ALE** — запрос регенерации. Для режима опережающего чтения этот вход (ALE) используется для инициализации цикла чтения и подключается к выходу ALE центрального процессора.

**OUT6—OUT0** — выходные сигналы адресов строк и столбцов ЗУ. Вырабатываются в правильной последовательности (сначала младший, затем старший байты) в сопровождении сигналов RAS и CAS. В режиме регенерации на этих входах формируются адреса регенерируемых сгрок.

**WE** — инициализация записи, выходной сигнал (строб), используемый для выполнения функции записи данных в ЗУ.

**CAS** — строб адреса столбца. Выходной сигнал, вырабатываемый после формирования на выходах OUT6 — OUT0 старшего байта ЗУ, с помощью которого осуществляется запись (защелкивание) на внутренцих регистрах ИС ЗУ старшего байта адреса.

RASO, RAS1, RAS2/OUT7, RAS3/BO— стробы адреса строки. Выходные сигналы, выполняющие различные функции в зависимости от выбранного режима. В режиме 16К все четыре сигнала являются стробами младшего байта адреса ЗУ для различных банков и выполняют аналогичную функцию как и сигнал CAS. Низкий уровень сигнала на одном из выходов (RASO—RAS3) вырабатывается в зависимости от кода на входах ВО, В1. В режиме 64К стробами адреса являются только линии RASO, RAS1. Выход ОСТ7 является выходной линией старшего разряда адресов строк и столбцов, а выход ВО используется для выбора банка ЗУ. При ВО=О формируется строб банка О (RASO), при ВО=1— строб банка 1 (RAS1).

**ХАСК** — готовность данных. Выходной сигнал, вырабатываемый КДП в конце цикла чтения/записи и сообщающий ЦП об окончании цикла взаимодействия.

**SACK** — готовность системы. Выходной сигнал, вырабатываемый КДП в начале цикла обращения к памяти. Если запрос к памяти от ЦП приходится на цикл регенерации, то SACK задерживается до начала цикла чтения/записи.

X0/OP2, X1/CLK — выходные линии для подключения внешнего кварцевого резонатора (рис. 5.37). Если вход X0/OP2 подключать к шине питания +5 В или через резистор сопротивлением 1 кОм к шине питания +12 В, то вход X1/CLK используется для подключения внешнего генератора.

16K/64K — вход выбора режима. Сигнал высокого уровня на этом входе задает режим работы КДП с ОЗУ емкостью 16K слов, а сигнал низкого уровня — режим работы с ОЗУ емкостью 64K.

 $U_{cc}$  — шина питания +5 В.

GND — общий.

Структурная схема КДП (рис. 5.36) включает два функциональных блока,

один из которых принимает адреса ячеек памяти от ЦП и формирует их в мультиплексированном режиме в правильной последовательности на выходах ОUТ. Кроме того, в цикле регенерации на этих выходах формируются адреса регенерируемых строк. Блок включает: два буфера ВD для приема от ЦП 16-разрядного адреса ячейки ОЗУ; счетчик/регистр МАК адресов регенерации; мультиплексоры МUX1, МUX2, с помощью которых осуществляется выдача на выходы ОUT7—ОUT0 младших и старших адресов или адресов строк регенерации (содержимое MAR) в правильной последовательности в сопровождении стробов RAS3—RAS0 и CAS.



Рис. 5.36. Структура КДП ВТОЗ

Второй функциональный блок выполняет операции синхронизации, арбитража и формирования полного набора управляющих сигналов для динамического ОЗУ и включает:

буфер BD для приема сигналов адресации, записи/считывания от ЦП; триггер RG, обеспечивающий запоминание запроса на регенерацию от внешних источников;

счетчик/таймер RT, обеспечивающий необходимые запросы на регенерацию;

схему SYNC, обеспечивающую привязку входных сигналов к фронтам тактового генератора КДП;

арбитр A, разрешающий конфликты между запросами на регенерацию и к памяти;

генератор синхротактов SGW;

логическую схему LC, обеспечивающую формирование сигналов RAS,  $\overline{\text{CAS}}, \overline{\text{WE}}$  управления элементами ОЗУ, а также квитирующих сигналов  $\overline{\text{XACK}}$  и  $\overline{\text{SACK}}.$ 

Контроллер динамической памяти обеспечивает прием запросов на циклы памяти от ЦП, формирует адреса ячеек ОЗУ в нужной последовательности, вырабатывает все сигналы управления циклами записи, чтения и регенерации, а также квитирующие сигналы ХАСК и SACK, сообщающие ЦП о завершении циклов памяти. Все фронты выходных сигналов КДП привязаны к фронтам тактовых сигналов, кроме сигналов ХАСК и SACK. КДП может работать в режиме с внутренним или внешним генератором. В режиме с внутренним генератором на входы ХО, Х1 подключен кварцевый резонатор (рис. 5.37). В режиме с внешним генератором используются тактовые сигналы ЦП, для чего вход ХО/ОР2 подключают к шине питания +5 В, а вход Х1/ССК — к выходу тактового генератора ЦП.



Рис. 5.38. Схема с декодированием состояния ЦП



Рис. 5.37. Схема подключения кварцевого резонатора

Для запросов циклов памяти обычно используют входы RD и WR, кроме режима опережающего чтения, в котором для запроса цикла чтения используются входы  $\overline{ALE}$  и S1 вместо  $\overline{RD}$ .

Инициализация КДП осуществляется по входу PCS. При подаче на него сигнала низкого уровня происходит разрешение запросов циклов памяти от ЦП. При сигнале  $\overline{PCS} = 0$  разрешается прием запросов на циклы чтения или записи по входам  $\overline{RD}$  или  $\overline{WR}$ , которые аннулировать нельзя, если даже на вход  $\overline{PCS}$  сразу подается сигнал высокого уровня.

Регенерация памяти КДП может выполняться двумя способами. Внутренний цикл регенерации осуществляется с помощью таймера регенерации RT, расположенного внутри КДП и обеспечивающего регенерацию всех строк ОЗУ через 2/4 мс для 128/256 циклов соответственно. При внешней регенерации используется вход внешнего запроса на регенерацию REFRQ (ALE) и может осуществляться «скрытая» регенерация, так как внутренняя логика КДП позволяет фиксировать запросы на регенерацию, а арбитр — решать конфликтные ситуации при одновременных запросах от ЦП на циклы памяти и регенерацию. На рис. 5.38 показана схема, позволяющая декодировать состояние выборки команды ЦП и использовать пустой такт этого цикла для регенерации.

При запросе циклов памяти от ЦП входные буферы BD1, BD2 запоминают адрес ячейки памяти и выдают их последовательно с помощью адресных мультиплексоров MUX1, MUX2 на выводы OUT7—OUT0 в сопровождении сигналов RAS и CAS, которые разделяют цикл памяти на два периода. В течение первого к выходам OUT подключаются выходы BD2(AL7—AL0) и формируется сигнал RAS. Во втором периоде к выходам OUT подключаются выходы BD1 (AH7—AH0) и формируется сигнал CAS. Сигналы RAS и CAS позволяют зафиксировать во внутренних буферах элементов памяти полный адрес ячейки. В цикле записи на выходе WE формируется отрицательный строб, выполняющий функцию записи данных в элементы памяти.

В цикле регенерации к адресным выходам OUT подключаются выходы счетчика/регенерации MAR и вырабатывается только сигнал  $\overline{RAS}$ . Для минимизации задержек информации на адресных выходах  $\overline{OUT}$  инвертируется.



Рис. 5.39. Времениме диаграммы работы КДП в цикле обращения к памяти  $(\mathbf{t_{P}} - \mathbf{в}$ ремя регенерации)

Временная диаграмма работы адресного мультиплексора и формирователя сигналов RAS и CAS показана на рис. 5.39, а временная диаграмма сигналов WR, RAS, WE и CAS — на рис. 5.40.



Рис. 5 40. Временные диаграммы работы КДП в цикле чтения

**Функционирование.** Микросхема может находиться в состоянии ожидания либо в цикле проверки, регенерации, чтения или записи. Обычно КДП находится в состоянии ожидания. Всякий раз, когда поступает запрос на другие циклы, он переходит к выполнению требуемого цикла, после чего возвращается в состояние ожидания.

*Цикл проверки* используется для проверки работы внутренних функций КДП. Циклы проверки запрашиваются подачей активных сигналов на входы PCS, RD, WR. В цикле проверки сбрасывает счетчик регенерации и выполняется цикл записи. При нормальной работе этот цикл использовать нельзя, так как он может повлиять на цикл регенерации динамического ОЗУ.



Рис. 5.41. Цикл чтения/записи после сигнала регенерации

*Цикл регенерации* осуществляется двумя способами: внутренним и внешним. В общем случае в цикле регенерации на выходы OUT7 — OUT0 выдается адрес строк регенерации (содержимое счетчика MAR) и активизируются выходы строба строк RAS. Выходы CAS, WE, SACK и XACK остаются неактивными. После завершения одного цикла регенерации содержимое MAR увеличивается на единицу.

Внутренняя регенерация осуществляется с помощью таймера регенерации RT, расположенного внутри микросхемы. Таймер обеспечивает регенерацию всех строк динамического ОЗУ через каждые 2 мс для 128 циклов или каждые 4 мс для 256 циклов. Таймер регенерации выставляет запросы на регенерацию через каждые 10...16 мкс, если сигнал на входе REFRQ(ALE) неактивен.

При внешней регенерации используется вход REFRQ(ALE). Внешняя регенерация невозможна, если задан режим опережающего чтения. Запросы внешней регенерации фиксируются в КДП и переводят его в цикл регенерации, если нет циклов памяти. Если выполняются циклы памяти или одновременно с запросом на регенерацию поступил запрос на циклы памяти, то предпочтение отдается циклам памяти. Это свойство позволяет «скрыть» циклы регенерации во время работы системы, т. е. использовать пустые такты циклов выполнения команд для выполнения циклов регенерации (см. рис. 5.42). На рис. 5.41 и 5.42 показаны циклы регенерации.

*Циклы считывания* могут выполняться двумя различными способами: нормального и опережающего считывания. Нормальный цикл считывания выполняется по запросу, поступающему на вход  $\overline{RD}$  при условии, что  $\overline{PCS} = 0$ . Запрос на входе  $\overline{RD}$  должен сохраняться до тех пор, пока КДП не выставит сигнал  $\overline{XACK}$ .



Рис. 5.42. Цикл регенерации после цикла чтения/записи

Опережающее считывание возможно только в режиме 16К. Циклы опережающего считывания запрашиваются по входу ALE, если S1 находится в активном состоянии. Фиксация запроса на циклы опережающего считывания осуществляется по срезу сигнала ALE. Если запрос на цикл считывание приходит во время выполнения цикла регенерации, то КДП вырабатывает квитирующий сигнал SACK по запросу на цикл считывание и удерживает его до тех пор, пока не выработается сигнал XACK. Квитирующие сигналы XACK или SACK используются для генерации сигнала готовности READY ЦП в зависимости от конфигурации МПС. На рис. 5.43 показана временная диаграмма работы КДП в цикле нормального считывания/записи, а на рис. 5.44 — в цикле опере-



Рис. 5.43. Цика нормального чтения/записи

жающего чтения. Режим опережающего считывания (рис. 5.44) задается подключением входа B1/OP1 к шине питания (+12 B), через резистор сопротивлением 5,1 КОм. В этом режиме КДП может управлять только двумя банками ОЗУ (RAS2, RAS3) и ие работает в режиме внешней регенерации. В табл. 5.6 приведено назначение выводов КДП в режимах нормального и опережающего считывания.

таблица 5.6

| Номер  | Обозначение | Считывание |             |  |
|--------|-------------|------------|-------------|--|
| вывода |             | нормальное | опережающее |  |
| 25     | BI/OPI/AH7  | Ввод В1    | + 12 B      |  |
| 32     | RD/S1       | Ввод RD    | Ввод 51     |  |
| 34     | REFRQ/ALE   | Ввод REFRQ | Ввод ALE    |  |

Шиклы записи запрашиваются и выполняются аналогично циклам нормального считывания (рис. 5.43) за исключением того, что запрос на цикл записи осуществляется сигналом WR и в цикле записи КДП вырабатывает исполнительный строб записи WE. Все циклы записи, вырабатываемые КДП, являются «удлиненными». Если ЦП не обеспечивает достаточного времени для установки данных для записи, необходимо задержать сигнал WR либо WE. Задержка сигнала WR приводит к задержке всех выходных сигналов контроллера, включая сигналы квитирования XACK и SACK, что приводит к увеличению числа состояний ожидания, генерируемых ЦП. Если осуществляется задержка WE, то фронт этого сигнала используется для записи данных в ОЗУ.



Рис. 5.44. Цикл опережающего чтения

Временные диаграммы сигналов WR, RAS, WE, CAS представлены на рис. 5.40, а цикл опережающего чтения— на рис. 5.44.

Режимы работы КДП. Микросхема может работать в двух основных режимах, которые задаются потенциалами на входе 16K/64K и ориентируют КДП на управление различными элементами памяти.

|                          |           |         | таблица 5          | 5.7            |  |
|--------------------------|-----------|---------|--------------------|----------------|--|
| Но <b>ме</b> р<br>вывода | Режим     |         |                    |                |  |
|                          | 16K       |         | 64K                |                |  |
| 23                       | RAS2      |         | Адресный вывод OU' | <br><b>r</b> 7 |  |
| 24                       | Выбор бан | ка (ВО) | Адресный вход AL7  |                |  |
| 25                       | Выбор бан | ка (В1) | To me              |                |  |
| 26                       | RAS3      |         | Выбор банка ВО     |                |  |

Режим 16К задается подключением входа 16К/64К к шине питания (+5 В). Он ориентирован на управление ОЗУ, выполненного на элементах памяти К565РУ6, и обеспечивает управление модулем ОЗУ емкостью 64К, разделенным на четыре банка по 16К слов в каждом, в режиме нормального чтения. Для опережающего чтения управляет двумя банками ОЗУ по 16К слов. Выбор банка в этом режиме осуществляется адресным кодом на входах В0, В1, который формирует один из выходных сигналов (RASO—RAS3), инициализирующий обращения к соответствующему банку.

таблица 5.8

| Режим | Входы  |               | Выходы |        |          |          |
|-------|--------|---------------|--------|--------|----------|----------|
|       | В0     | B1            | RASO   | RAS1   | RAS2     | RAS3     |
| 16K   | 0<br>0 | 0<br><b>1</b> | 0<br>1 | 1<br>0 | 1        | 1        |
|       | 1<br>1 | 0<br>1        | 1<br>1 | 1<br>1 | 0<br>1   | 1<br>0   |
| 64K   | 0<br>1 | <b>-</b>      | 0<br>1 | 1<br>0 | <u>-</u> | <b>-</b> |

Режим 64К задается подключением входа 164/64К к шине и ориентирован на управление ОЗУ, выполненного на элементах памяти РУ5. Он обеспечивает управление модулем ОЗУ емкостью 128К слов, образованным двумя банками по 64К каждый. В этом режиме КДП может выполнять только циклы нормального чтения. Выбор банка осуществляется кодом на входе В0, открывающем выход RASO либо RAS1.

В табл. 5.7 показано назначение выводов КДП в зависимости от выбранного режима, а в табл. 5.8 — соответствие кодов на выходах  $\overline{RAS3}$ — $\overline{RAS0}$  кодам на входах B0, B1.

Кроме двух основных режимов работы КДП могут быть заданы режимы работы: с ОЗУ емкостью 4К, с внутренним или внешним генератором, опережающего чтения. Эти режимы задаются положительными смещениями по входам ОРЗ — ОР1. Режим 4К ориентирует КДП на работу с ОЗУ на элементах памяти 565РУ1, и задается, как и режим 16К, за исключением того, что вывод ОРЗ подключается к шине питания (+12 В) через резистор 5,1 кОм.

Работа с внешним или внутренним генератором может быть задана для любых режимов работы с помощью входов X0/OP2, X1/CLK. Работа с внутренним генератором предполагает использование кварцевого резонатора, который подключается по схеме, показанной на рис. 5.37. Работа с внешним генератором задается подключением входа OP2 к шине питания (+5 либо +12 В) через резистор сопротивлением 1 кОм. В этом случае вход CLK подключен к выходу тактового генератора ЦП.

Операция опережающего чтения возможна только для режима 16К. Режим опережающего чтения задается подключением входа ОР1 к шине питания (+ 12 В) через резистор сопротивлением 5,1 кОм. В этом случае запрос цикла чтения производится внешним сигналом по входам ALE и S1. В табл. 5.9 по-казано назначение выводов КДП в зависимости от выбранных режимов.

|                  |                      |                                          | Таблица 5.9                          |  |  |  |
|------------------|----------------------|------------------------------------------|--------------------------------------|--|--|--|
| Номер            | Обозначение          | Функция                                  |                                      |  |  |  |
| вывода           |                      | нормальная                               | дополнительная                       |  |  |  |
| 2 <b>5</b><br>36 | B1/OP1/AH7<br>XO/OP2 | Выбор банка В1                           | Опережающее чтение                   |  |  |  |
| 18               | AL6/OP3              | Вход подключения XO<br>Адресный вход AL6 | Вход внешнего генератора<br>Режим 4К |  |  |  |

Применение КДП. Как уже отмечалось, КДП может быть использован для управления модулем ОЗУ различной емкости. Покажем на примере, как КДП используется для управления модулем памяти 64К, выполненным на элементах памяти К565РУ6. На рис. 5.45 показана структурная схема модуля ОЗУ емкостью 64 Кбайт для КДП в режиме 16К для нормального чтения с внешним генератором и внутренней регенерацией. Адреса ячеек ОЗУ занимают пространство с 80000 по 8FFF. Модуль памяти включает 32 ИС К565РУ6, четыре банка по восемь ИС в каждом. Адресация к ячейкам памяти каждого банка осуществляется линиями А13—А0 шины адреса. Выбор банка осуществляется линиями А14, А15, инициализирующими один из выходов RAS3—RAS0. Инициализация КДП выполняется по базовому адресу модуля памяти, равному 1000 для старших разрядов (А19—А16) шины адреса. Инициализацию осуществляют сигналом на входе PCS, который формируется путем дешифрации этих разрядов с помощью логических элементов ИЛИ-НЕ, И-НЕ. На рис. 5.46 показано распределение разрядов шины адреса при адресации к модулю памяти.

Цикл регенерации КДП выполняется автономно. В случае запросов циклов памяти со стороны процессора КДП формирует соответствующие сигналы управления  $\overline{RAS}$ ,  $\overline{CAS}$  и  $\overline{WE}$  модулем ОЗУ в цикле считывания, выставляя данные на входы буфера RG и фиксируя их сигналом  $\overline{XACK}$ . Выходные шины

буфера открываются на время действия сигнала RD B цикле записи данные из  $M\Pi$  поступают непосредственно на входы DI элементов памяти и фиксируются сигналом  $\overline{WE}$ .



Рис. 5.45. Структурная схема 03У в режиме 16 К

На рис. 5.47 приведена структурная схема модуля ОЗУ емкостью 256 Кбайт для КДП в режиме 64К в стандарте Multibus. Модуль памяти выполняется на элементах памяти К565РУ5 и включает 32 ИС. Модуль разбит на два банка емкостью по 64К 16-разрядных слов. Каждый банк, в свою очередь, делится на два поля по 64 Кбайт для хранения старшего и младшего байта слова. Выбор банка осуществляется разрядом A17 шины адреса. При A17 = 0 выбирается банк 0 сигналом 00 сигналом 01 при A17 = 02 выбирается банк 03 сигналом 03 при A17 = 04 банк 05 сигналом 05 при A17 = 06 выбирается банк 06 сигналом 06 при A17 = 07 банк 08 сигналом 08 ганк 08 сигналом 08 ганк 08 ганк 08 сигналом 08 ганк 0



Рис. 5.46. Распраделение адресного пространства модуля ЗУ

В зависимости от состояния сигналов на входах ВНЕ и A0 выбирается старший или младший байт слова либо полностью слово согласно порядку чтения данных командами ЦП. Инициализация циклов обращения к памяти осуществляется по входу PCS дешифрацией старших разрядов (A18, A19) шины адреса.

В цикле чтения данные с шины DO фиксируются в выходных буферах регистра  $\overline{XACK}$ . В цикле записи данные поступают от ЦП через входной буфер BD на шину памяти DI и записываются в адресуемую ячейку сигналом



Рис. 5.47. Структурная схема 034 в рвжиме 64К

WE. Входной буфер BD открывается сигналом WR от ЦП. Сигнал XACK может быть использован как квитирующий, сообщающий ЦП о завершении циклов памяти. Как правило, этот сигнал используется для формирования сигнала READY для ЦП (рис. 5.48).



Рис. 5.48. Варианты использования сигналов SACK и XACK