## 作业(第8章)

| 1. | 计算机系统的                                  | り輸入/輸出接□                                         | Ⅰ通常是指    | 的交界        | 才面。             |         |  |  |  |
|----|-----------------------------------------|--------------------------------------------------|----------|------------|-----------------|---------|--|--|--|
|    | a) CPU与有                                | 存储器之间                                            |          |            |                 |         |  |  |  |
|    | b) 存储器与                                 | 与打印机之间                                           |          |            |                 |         |  |  |  |
|    | c) 主机与夕                                 | 卜围设备之间                                           |          |            |                 |         |  |  |  |
|    | d) CPU与                                 | 系统总线之间                                           |          |            |                 |         |  |  |  |
| 2. | 在微型机中,常用的 I/O 信息交换方式有。                  |                                                  |          |            |                 |         |  |  |  |
|    | a) 程序查询                                 | ョ方式                                              |          |            |                 |         |  |  |  |
|    | b) 中断方式                                 | C                                                |          |            |                 |         |  |  |  |
|    | c) DMA 方                                | 式                                                |          |            |                 |         |  |  |  |
|    | d) 通道方式                                 | Ç                                                |          |            |                 |         |  |  |  |
| 3. | 在控制的 I/O 信息交换方式下,外部设备完全是被动的。            |                                                  |          |            |                 |         |  |  |  |
|    | a) 程序查询方式                               |                                                  |          |            |                 |         |  |  |  |
|    | b) 中断方式                                 | Ç                                                |          |            |                 |         |  |  |  |
|    | c) DMA 方                                | 式                                                |          |            |                 |         |  |  |  |
| 4. | ( <b>选作</b> )下列                         | ( <b>选作</b> )下列有关 I/O 接口的叙述中错误的是。                |          |            |                 |         |  |  |  |
|    | a) 状态端口                                 | a) 状态端口和控制端口可以合用同一寄存器                            |          |            |                 |         |  |  |  |
|    | b) I/O 接口中 CPU 可访问的寄存器,称为 I/O 端口        |                                                  |          |            |                 |         |  |  |  |
|    | c) 采用独立编址方式时, I/O 端口地址和主存地址可能相同         |                                                  |          |            |                 |         |  |  |  |
|    | d) 采用统一编址方式时,CPU 不能用访存指令访问 I/O 端口       |                                                  |          |            |                 |         |  |  |  |
| 5. | (A 类选作)在计算机系统中,CPU 对外围设备的管理除程序 A方式、程序 B |                                                  |          |            |                 |         |  |  |  |
|    | 方式タ                                     | 卜,还有 C                                           | 方式,D     | 方式,和       | IE方式。           |         |  |  |  |
|    |                                         |                                                  |          |            |                 |         |  |  |  |
| 6. | 假定基准程序                                  | 序 A 在某计算机                                        | 上的运行时间   | ]为 160 秒,其 | 中 120 秒为 CPU 时间 | 可,其余为   |  |  |  |
|    | I/O 时间。若                                | I/O 时间。若 CPU 速度提高 50%, I/O 速度不变,则运行基准程序 A 所耗费的时间 |          |            |                 |         |  |  |  |
|    | 是                                       | 。 说明:                                            | 参阅教材 P2  | 35 例 1     |                 |         |  |  |  |
|    | a) 120                                  | b) 100                                           | )        | c) 90      | d) 70           |         |  |  |  |
|    |                                         |                                                  |          |            |                 |         |  |  |  |
| 7. | ( <b>B 类选作</b> )                        | 在采用中断 I/O                                        | 方式控制打印   | 7输出的情况下    | ,CPU 和打印控制接     | 口中的 I/O |  |  |  |
|    | 端口之间交換                                  | 色的信息不可能                                          | 是        | 0          |                 |         |  |  |  |
|    | a) 打印字符                                 | 符 b) 主存:                                         | 地址 c)    | 设备状态       | d) 控制命令         |         |  |  |  |
| 8. | 单级中断系统                                  | <b>充中,中断服务</b>                                   | 程序的执行顺   | 序是         | o               |         |  |  |  |
|    | ①保护现场                                   | ②开中断                                             | ③关中断     | ④保护断点      | ⑤中断事件处理         |         |  |  |  |
|    | ⑥恢复现场                                   | ⑦中断返回                                            |          |            |                 |         |  |  |  |
|    | a) 345@                                 | 37                                               |          |            |                 |         |  |  |  |
|    | b) 3157                                 | Ď                                                |          |            |                 |         |  |  |  |
|    | c) 1562                                 | 2)7                                              |          |            |                 |         |  |  |  |
|    | d) 4156                                 |                                                  |          |            |                 |         |  |  |  |
| 9. | ,                                       |                                                  | 方式中,CPU: | 和外设不能并行    | 厅工作的方式是         | o       |  |  |  |
|    | a) 通道方式                                 |                                                  |          |            |                 |         |  |  |  |
|    | b) 中断方式                                 |                                                  |          |            |                 |         |  |  |  |
|    | c) 程序查询                                 |                                                  |          |            |                 |         |  |  |  |

| 10. | ). I/O 与主机信息交换的控制方式中,CPU 和外设可以并行工作的方式是,传送 |                                                    |  |  |  |  |  |
|-----|-------------------------------------------|----------------------------------------------------|--|--|--|--|--|
|     | 和主                                        | 上程序运行并行是。                                          |  |  |  |  |  |
|     | a)                                        | 中断方式                                               |  |  |  |  |  |
|     | b)                                        | DMA 方式                                             |  |  |  |  |  |
|     | c)                                        | 程序查询方式                                             |  |  |  |  |  |
| 11. | 程序                                        | 序控制方式中(程序查询方式和程序中断方式),数据的传送由进行                     |  |  |  |  |  |
|     | 控制                                        | 训。                                                 |  |  |  |  |  |
| 12. | 在報                                        | 俞入/输出系统中,设备编址有和和两种方法,后者访问                          |  |  |  |  |  |
|     |                                           | 设备需要。                                              |  |  |  |  |  |
| 13. |                                           | 序中断方式是各类计算机中广泛使用的一种数据交换方式,当某一外设的数据准备就              |  |  |  |  |  |
|     | 绪后                                        | 后,它主动向                                             |  |  |  |  |  |
|     | 自动                                        | <b>力转移到该设备的。</b>                                   |  |  |  |  |  |
| 14. | P 26                                      | 78 可参阅 P247 例 2 及 PPT 中"多级中断处理过程"                  |  |  |  |  |  |
| 15. | P 26                                      | 7 1                                                |  |  |  |  |  |
| 16. | P 26                                      | 7 2                                                |  |  |  |  |  |
| 17. | (发                                        | <b>选作</b> )                                        |  |  |  |  |  |
| 7   | 列道                                        | 选项中,在 I/O 总线的数据线上传输的信息包括                           |  |  |  |  |  |
|     | I.                                        | . I/O 接口中的命令字 II. I/O 接口中的状态字 III.中断类型号            |  |  |  |  |  |
|     |                                           | , I, II B. 仅 I, III C. 仅 II, III D. I, II, III     |  |  |  |  |  |
|     |                                           |                                                    |  |  |  |  |  |
| 18. |                                           | ▲ <b>类选作</b> )假定不采用 Cache 和指令预取技术,且机器处于"开中断"状态,则在下 |  |  |  |  |  |
|     |                                           | 有关指令执行的叙述中,错误的是。                                   |  |  |  |  |  |
|     | ,                                         | 每个指令周期中 CPU 都至少访问内存一次                              |  |  |  |  |  |
|     | ,                                         | 每个指令周期一定大于或等于一个 CPU 时钟周期                           |  |  |  |  |  |
|     | c)                                        | ***************************************            |  |  |  |  |  |
|     | d)                                        | 空操作指令的指令周期中任何寄存器(包括 PC)的内容都不会被改变                   |  |  |  |  |  |
| 19. |                                           | 采用 DMA 方式高速传送数据时,数据传送是。                            |  |  |  |  |  |
|     | a)                                        | ,                                                  |  |  |  |  |  |
|     |                                           | 在总线控制器发出的控制信号控制下完成的                                |  |  |  |  |  |
|     | ,                                         | 由 CPU 执行程序完成的                                      |  |  |  |  |  |
| 20  |                                           | 由 CPU 响应硬中断处理完成的                                   |  |  |  |  |  |
| 20. |                                           | [A 技术的出现使得 A可通过 B直接访问 C与此同时, CPU                   |  |  |  |  |  |
| 21  |                                           | 以继续执行程序。                                           |  |  |  |  |  |
| 21. |                                           | 问陈述中,正确的是。                                         |  |  |  |  |  |
|     | a)                                        | 检测有无 DMA 请求,一般安排在一条指令执行过程的末尾                       |  |  |  |  |  |
|     | b)                                        |                                                    |  |  |  |  |  |
|     |                                           | 中断服务程序的最后一条指令是无条件转移指令                              |  |  |  |  |  |
|     | d)                                        | 程序中断过程是由硬件和中断服务程序共同完成的                             |  |  |  |  |  |
| 22. | DM                                        | [A 方式是在之间建立直接的数据通路。                                |  |  |  |  |  |
|     | a)                                        | CPU 与外围设备                                          |  |  |  |  |  |
|     | b)                                        | 外设与外设                                              |  |  |  |  |  |
|     | c)                                        | 主存与外围设备                                            |  |  |  |  |  |
|     | d)                                        | CPU 与主存                                            |  |  |  |  |  |

- $23.\ P_{267}\, 4$
- 24. 说明: 可参阅 8.4-PPT 例 6

某计算机的 CPU 主频为 500MHz, CPI 为 5 (即执行每条指令平均需 5 个时钟周期)。假定某外设的数据传输率为 0.5MB/s,采用中断方式与主机进行数据传送,以 32 位为传输单位,对应的中断服务程序包含 18 条指令,中断服务的其他开销相当于 2 条指令的执行时间。请回答下列问题,要求给出计算过程。

- (1) 在中断方式下, CPU 用于该外设 I/O 的时间占整个 CPU 时间的百分比是多少?
- (2) 当该外设的数据传输率达到 5MB/s 时,改用 DMA 方式传送数据,假定每次 DMA 传送块大小为 5000B,且 DMA 预处理和后处理的总开销为 500 个时钟周期,则 CPU 用于该外设 I/O 的时间占整个 CPU 时间的百分比是多少?(假设 DMA 与 CPU 之间没有访问冲突。)
- 25. P<sub>267</sub> 5

d) 主存

| 20. | 断哨         | 向应所容许       |                | 间为 50        | ns,则在该       | 设备持                        | 每 400ns 发出<br>续工作过程中 ( |                                       |           |
|-----|------------|-------------|----------------|--------------|--------------|----------------------------|------------------------|---------------------------------------|-----------|
|     |            |             | b) 12.5%       |              |              |                            |                        |                                       |           |
| 2.7 | - 1        |             | 上中断的功能可        |              | · ·          |                            | d) 5070                |                                       |           |
| _,. |            | 中断允许        |                | <u>учш</u>   |              | <b>(</b> ) L) <b>(</b> ) ( |                        |                                       |           |
|     |            | 中断禁止        |                |              |              |                            |                        |                                       |           |
|     | ,          | 中断屏蔽        | 7 - 112 - 1111 |              |              |                            |                        |                                       |           |
|     | ,          | 中断触发        |                |              |              |                            |                        |                                       |           |
|     | α)         | 1 13/1/14/2 | С нн           |              |              |                            |                        |                                       |           |
| 28. | ( <b>A</b> | 、 类选作)      | P 267 6        |              |              |                            |                        |                                       |           |
|     |            |             |                | <b>铵</b> 其组成 | 结构可分类        | ন                          | 型和                     |                                       | 型两种。      |
|     |            |             |                |              |              |                            |                        |                                       |           |
|     |            |             |                |              |              | , ,,,,                     |                        |                                       | 2,01,1201 |
| 30. |            |             | ·              |              | <del>-</del> |                            | 上而且在 E                 | 3.                                    | 上可        |
|     |            |             | 之。             |              |              |                            |                        |                                       |           |
| 31. |            |             |                |              |              |                            | 双述中,错误的                | 是                                     | 0         |
|     | a)         | 中断 I/O      | 方式请求的是         | CPU 处:       | 理时间,Di       | MA 方词                      | 式请求的是总线                | ····································· |           |
|     | b)         | 中断响应        | Z发生在一条指        | 令执行约         | 吉東后,DM       | <b>1A</b> 响应               | 2发生在一个总                | 线事务完                                  | 区成后       |
|     | c)         | 中断 I/O      | 方式下数据传         | 送通过转         | 次件完成,I       | )MA 方                      | 式下数据传送                 | 由硬件完                                  | 成         |
|     | d)         | 中断 I/O      | 方式适用于所         | 有外部设         | 设备,DMA       | 方式仅                        | 适用于快速外                 | 部设备                                   |           |
| 32. | ( <b>A</b> | 类选作)        | 在 DMA 传送       | 方式中,         | 发出 DMA       | 请求的                        | 力是                     | o                                     |           |
|     |            | 外部设备        |                |              |              |                            |                        |                                       |           |
|     |            | DMA 控       | 制器             |              |              |                            |                        |                                       |           |
|     | c)         | CPU         |                |              |              |                            |                        |                                       |           |