## SC - PASSOS DE INTERPRETAÇÃO DE UM CICLO DE INSTRUÇÃO

**1º** Lê-se, read-RD, o valor do registo %ip, Instruction Pointer – IP, e vê-se para que endereço de memória é que está a apontar. Como se procedeu a uma leitura o **Control Bus** tem o sinal **RD**;

Neste caso o endereço de memoria para onde está a apontar o registo %ip é *0x4040* e esse mesmo valor é escrito simultaneamente no **Adress Bus.** 

### Banco de registos

| ip | xxxx xxxx xx | xxx xxxx |       |  |
|----|--------------|----------|-------|--|
|    | Adress Bus   | 0x4040   |       |  |
|    | Data Bus     |          |       |  |
|    | Control Bus  | RD       |       |  |
|    |              | LINHA DO | ГЕМРО |  |

**Nota:** <u>A leitura do Instruction Pointer é sempre o 1º passo no ciclo de execução de uma maquina, sem esta leitura a maquina não sabe que instrução executar! Como tal torna-se obrigatório, antes de tudo, a leitura do registo %ip no banco de registos.</u>

2º No endereço de memoria 0x4040 o valor existente é 55, mas como se trata de uma maquina de 16bits a capacidade do Data Bus é de 2 Bytes, logo também é capturado o valor da posição de memoria imediatamente a seguir. Atenção à ordem da captura destes valores, como se trata de uma maquina little endien(1) a ordem de captura é 1º o valor 89 e a seguir o valor 55. Desta forma o valor obtido na memoria para o Data Bus é 0x8955.

| Adress Bus  | 0x4040         |
|-------------|----------------|
| Data Bus    | 0x8955         |
| Control Bus | RD             |
|             | LINHA DO TEMPO |

Obs: Definição de Adress Bus, Data Bus e Control Bus(2).

**3º** Descodificada a instrução, <u>que já nos é dada no enunciado</u>, temos então:



#### addw %bx, -8(%bp)

**4º**A instrução dada é **addw,** uma adição. Para esta mesma instrução de adição, são necessários "pelo menos" 2 operandos.

**%bx** é um registo, que tem guardado nele o valor *0xFFEF*, registo esse que é o 1º operando. O 2º operando da instrução encontra-se no endereço de memoria (-8(%bp)). Este endereço de memoria, (-8(%bp)), nada mais é, que uma <u>soma de 2 valores,i é, valor que está num registo + o Displacement 8 bits, cujo seu resultado será o endereço de memoria onde está o 2º operando da instrução **addw**.</u>

| Banco de registos |
|-------------------|
|-------------------|

| _  |      |      |      |      |              |     |    |    |   |
|----|------|------|------|------|--------------|-----|----|----|---|
| bx | xxxx | xxxx | xxxx | xxxx | _ <u>f</u> _ | _f_ | _e | f_ | _ |

**4.1º** Calcular o endereço de memoria, **(-8(%bp)**, onde se encontra o 2º operando da instrução **addw**:

**%bp** obtém-se indo ao banco de registos e capturando o seu valor que neste caso é o valor em hexadecimal *0x841C*;

# Banco de registos

b) Agora tem-se que: 
$$(-8(\%bp)) <=> \%bp + (-8) <=> \%bp - 8 <=> \%bp <=>  $0x841C$   $\frac{-8}{...}$   $\frac{-8}{0x8414}$$$

c)
O valor do 2º operando da instução **addw** encontra-se no endereço de memoria
0x8414.

**5º** Neste momento sabe-se em que endereço da memoria é que se encontra o valor do 2º operando da instrução **addw**, *0x8414*, então da-se a ordem de leitura do conteúdo existente nesse endereço de



memoria, enviando o sinal de leitura, read - RD, pelo **Control Buss** e passado o respetivo endereço de memoria, a ser lido, pelo **Adress Bus**;

| Adress Bus  | 0x4040 | 0x8414         |  |
|-------------|--------|----------------|--|
| Data Bus    |        | 0x8955         |  |
| Control Bus | RD     | RD             |  |
|             | I      | LINHA DO TEMPO |  |

 $6^{\circ}$  É efetuada a ordem de leitura passada pelo **Control Bus**, **RD**, do endereço passado pelo **Adress Bus**, 0x8414 ( $n\~ao$  esquecer a política little endien).

# Memória

.: É neste momento que se obtém então, de forma explicita, o valor do 2º operando da instrução que foi dada, **addw**. Valor esse que é *0x4012* e que é imediatamente passado pelo **Data Bus**.

| Adress Bus  | 0x4040 | 0x84           | 14     |
|-------------|--------|----------------|--------|
| Data Bus    |        | 0x8955         | 0x4012 |
| Control Bus | RD     | RD             | )      |
|             |        | LINHA DO TEMPO |        |

**7º** Neste estado do ciclo de todo o processamento, já se sabe qual é a instrução a executar e os dois operandos envolvidos, de forma explicita, desta mesma instrução.

\*não dá OVERFLOW porque é a soma de um negativo (0xFFEF) com um positivo. Ignora-se o ultimo bit de transporte porque trata-se de uma maquina de 16bits.

**8°** Obtido o resultado da instrução aplicada aos operandos anteriormente determinados resta apenas escrever o resultado obtido, 0x4001, no endereço de memoria anteriormente calculado do 2° operando(3), 0x8414.

Para que tal aconteça o <u>valor a ser escrito/guardado</u>, *0x4001*, é passado pelo **Data Bus**, o l<u>ocal na memoria</u> onde será escrito esse resultado, *0x8414*, é passado pelo **Adress Bus**, e a <u>ordem de escrita</u> do resultado é passada pelo **Control Bus** pelo envio do sinal de escrita, **read-RD**.

| Adress Bus  | 0x4040 |        | 0x8414 |        | 0x8414 |
|-------------|--------|--------|--------|--------|--------|
| Data Bus    |        | 0x8955 |        | 0x4012 | 0x4001 |
| Control Bus | RD     |        | RD     |        | WR     |
|             |        |        |        |        |        |

LINHA DO TEMPO

**9º** Incrementa o Instruction Pointer (registo %ip) para que se proceda à execução da próxima instrução e se dê inicio novamente a todo este ciclo (do passo 1 ao 9).

-----FIM DA EXECUÇÃO DO CICLO\*\*-----

REGISTOS MODIFICADOS: %IP CÉLULAS DE MEMÓRIA MODIFICADAS(4): 0x8414 e 0x8415



- (1) Em little endien o byte menos significativo do barramento refere-se ao conteúdo da célula de memoria com o endereço mais baixo; No caso do big endien é o contrario;
- (2) -
- **Adress Bus** Barramento de endereços é responsável por transportar, neste caso, 16bits de cada vez e apenas durante o período de tempo em que esses valores estiverem ativos no barramento;
- **Data Bus** Barramento de Dados é responsável por transportar, neste caso, 16 bits de cada vez, e apenas durante o período de tempo em que esses valores estiverem no barramento;
- **Control Bus** Barramento de controlo é responsável por transportar os sinais de controlo que forem necessários, nomeadamente, escrita ou leitura(Read -RD ou Write WR).
- (3) O local onde é guardado o resultado obtido é indicado no enunciado, logo no capitulo 1;
- (4) São modificadas 2 células de memoria porque como indicado acima, trata-se de uma maquina de 16bits o que implica alocação constante de 2 bytes de memoria seguidos, alem de que o resultado obtido na instrução dada ocupa esses 2 Bytes e a ordem de inserção na memória é determinada pela forma de como é transportada a informação, que neste caso é sob a forma *little endien*:

#### RESULTADO OBTIDO DA INSTRUÇÃO: 0x4001

1° byte(byte menos significativo do barramento):0x\*\*01 2° byte: 0x40\*\*

Estado da memoria antes de guardar o resultado:

Estado da memoria depois de guardar o resultado:

| Memória |           |       |  |  |  |
|---------|-----------|-------|--|--|--|
| 0x8414  | 0001 0010 | 0_1   |  |  |  |
| 5       | 0100 0000 | 4 0   |  |  |  |
| 0x8416  | 0001 0100 | _1_4_ |  |  |  |

