

Repescagem - 2.º Teste de Introdução à Arquitetura de Computadores

IST - LEIC-T

1.° Semestre 2015/2016 Duração: 60 minutos 18 janeiro 2016

| NOME | NÚMERO |  |
|------|--------|--|

1. (1 + 2 + 1 valores) Considere o seguinte programa, que usa rotinas de interrupção para alterar o valor de um display hexadecimal.

| PLACE contador: pilha: fim_pilha: | 1000H<br>WORD<br>TABLE | 6<br>100H    | 1 | rot1: | PUSH<br>MOV<br>ADD<br>MOV<br>POP<br>RFE | R1 R1, [R2] R1, 2 ; incrementa [R2], R1 ; atualiza contador R1 |
|-----------------------------------|------------------------|--------------|---|-------|-----------------------------------------|----------------------------------------------------------------|
|                                   |                        |              | 1 | rot3: | PUSH                                    | R1                                                             |
| PLACE                             | 0                      |              | 1 |       | MOV                                     | R1, [R2]                                                       |
|                                   |                        |              |   |       | EI1                                     |                                                                |
|                                   |                        |              |   |       | SUB                                     | R1, 1; decrementa                                              |
|                                   | MOV                    | R2, contador |   |       | MOV                                     | [R2], R1; atualiza contador                                    |
|                                   | EI3                    |              |   |       | POP                                     | R1                                                             |
|                                   | EI                     |              |   |       | RFE                                     |                                                                |
| fim:                              | JMP                    | fim          |   |       |                                         |                                                                |

- a) Do lado esquerdo, complete a zona de dados e o programa principal com o necessário para a pilha e as interrupções 1 e 3 funcionarem corretamente (rotinas no lado direito);
- b) Suponha que os pedidos de interrupção 1 e 3 se alternam, com um segundo de intervalo, e que a interrupção 1 é a primeira a ser pedida. Indique de seguida a sequência dos 8 primeiros valores que as rotinas de interrupção escrevem no contador (e o número da interrupção em que cada valor é escrito). <u>Justifique os dois primeiros</u>;

| Interrupção |  |  |  |  |  |
|-------------|--|--|--|--|--|
| Valor       |  |  |  |  |  |
|             |  |  |  |  |  |
|             |  |  |  |  |  |
|             |  |  |  |  |  |
|             |  |  |  |  |  |
|             |  |  |  |  |  |
|             |  |  |  |  |  |
|             |  |  |  |  |  |

c) Repita a alínea anterior (<u>recomeçando o programa</u>), mas supondo agora que na rotina rot3 a instrução EI1 passa para imediatamente antes do POP R1. <u>Justifique as diferenças face ao caso anterior</u>.

| Interrupção |  |  |  |  |  |  |  |  |
|-------------|--|--|--|--|--|--|--|--|
| Valor       |  |  |  |  |  |  |  |  |

2. (2 valores) Uma transmissão de dados é feita por um barramento série assíncrono, com bit de paridade e 2 stop bits. O recetor demora 50 milissegundos a processar cada byte recebido, mas pode ir recebendo o byte seguinte (e apenas esse) durante esse processamento, processando-o imediatamente após processar o anterior. Supondo que o emissor usa um ritmo de transmissão de 1000 bits/seg, indique qual o tempo mínimo, em média, que o emissor tem de esperar entre acabar de enviar um byte e poder começar a enviar o seguinte. Justifique.



3. (3 valores) Considere o seguinte sistema de descodificação de endereços utilizado por um processador de <u>bus</u> de dados de 8 bits e bus de endereços de 16 bits. Preencha a tabela com os bits de endereço a que cada dispositivo deve ligar, a sua capacidade (decimal) e os endereços de início e de fim (em <u>hexadecimal</u>) em que esse dispositivo está ativo (<u>não considerando endereços de acesso repetido</u> - espelhos).



| Dispositivo    | Bits de endereço | Capacidade (bytes)<br>(decimal) | Início<br>(hexadecimal) | Fim (hexadecimal) |
|----------------|------------------|---------------------------------|-------------------------|-------------------|
| Descodificador |                  |                                 |                         |                   |
| RAM1           | A0-A8            |                                 |                         |                   |
| RAM2           |                  | 1 K                             | 1000H                   |                   |
| ROM            |                  |                                 |                         | 1FFFH             |
| Periférico     | A0-A6            |                                 |                         |                   |

4. (2 valores) Considere a seguinte tabela de verdade, relativa a uma função de quatro entradas e uma saída. Simplifique a respetiva função, preenchendo a tabela de Karnaugh e escrevendo a expressão algébrica simplificada.

| Z | D | C | В | A |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 |
| 1 | 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 0 | 0 |
| 1 | 1 | 1 | 0 | 0 |
| 0 | 0 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 | 0 |
| 1 | 0 | 1 | 1 | 0 |
| 1 | 1 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 | 1 |
| 0 | 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 0 | 1 |
| 1 | 0 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 | 1 |
| 1 | 0 | 1 | 1 | 1 |
| 0 | 1 | 1 | 1 | 1 |

|    |    | CD |             |  |  |  |  |  |  |  |
|----|----|----|-------------|--|--|--|--|--|--|--|
|    |    | 00 | 00 01 11 10 |  |  |  |  |  |  |  |
|    | 00 |    |             |  |  |  |  |  |  |  |
| AB | 01 |    |             |  |  |  |  |  |  |  |
| AD | 11 |    |             |  |  |  |  |  |  |  |
|    | 10 |    |             |  |  |  |  |  |  |  |



5. (1 + 2 valores) Suponha que a *cache* do PEPE (processador com 16 bits de endereço, <u>endereçamento de byte</u>) é de mapeamento direto, com uma capacidade de 512 palavras (<u>blocos de 8 palavras</u>).

| a` | Quantos | blocos | tem | a | cache' | 9 |
|----|---------|--------|-----|---|--------|---|
|    |         |        |     |   |        |   |



b) Suponha que um programa num PEPE <u>sem cache</u> gasta 20% do seu tempo de execução T em acessos de dados à memória e que num PEPE <u>com cache</u> os acessos à memória em caso de *cache hit* demoram 10% do tempo dos acessos em caso de *cache miss*. Assumindo uma *hit rate* de 80%, qual será o tempo de execução T<sub>C</sub> do mesmo programa no PEPE com *cache*, em função de T? <u>Justifique</u>.



6. (2 + 1 valores) Considere o circuito seguinte, que permite obter no registo Z o mdc (máximo divisor comum) entre dois números A e B (positivos e maiores que 1). Depois de carregar os valores A e B nos registos X e Y, o algoritmo inicializa Z e R a 1 e vai testando sucessivamente se X e Y são divisíveis por Z, caso em que atualiza R com o valor de Z. Termina quando Z for maior que X ou que Y, altura em que R conterá o mdc, o sinal ACABOU é ativado e o programa fica em salto infinito na mesma microinstrução.



a) Preencha a tabela seguinte com os sinais necessários para implementar o algoritmo. Indique apenas os sinais relevantes em cada ciclo de relógio e deixe em branco as restantes células.

| Endereço | Microinstrução (RTL)                                        | LOAD_X | TOAD_Y | Z_TINI | INCR_Z | LOAD_R | ACABOU | SEL_MICRO_<br>SALTO | MICRO_SAL<br>TO |
|----------|-------------------------------------------------------------|--------|--------|--------|--------|--------|--------|---------------------|-----------------|
| 0        | $X \leftarrow A;$<br>$Y \leftarrow B;$<br>$Z \leftarrow 1;$ |        |        |        |        |        |        |                     |                 |
| 1        | $R \leftarrow Z$                                            |        |        |        |        |        |        |                     |                 |
| 2        | $(Z_MAIOR = 1) : MPC \leftarrow 7$                          |        |        |        |        |        |        |                     |                 |
| 3        | $(X_{INDIV_Z} = 1) : MPC \leftarrow 6$                      |        |        |        |        |        |        |                     |                 |
| 4        | $(Y_INDIV_Z = 1) : MPC \leftarrow 6$                        |        |        |        |        |        |        |                     |                 |
| 5        | $R \leftarrow Z$                                            |        |        |        |        |        |        |                     |                 |
| 6        | $Z \leftarrow Z + 1;$<br>MPC $\leftarrow 2$                 |        |        |        |        |        |        |                     |                 |
| 7        | ACABOU ← 1;<br>MPC ← 7                                      |        |        |        |        |        |        |                     |                 |

| b) | Se usarmos uma ROM de microprograma com 16 bits de largura, quantos bits NÃO serão necessários? |
|----|-------------------------------------------------------------------------------------------------|
|    | <u>Justifique</u> .                                                                             |

- 7. (1,5 + 1,5 valores) Imagine um processador com endereçamento de byte, capaz de endereçar um espaço virtual de 000 000H até FFF FFFH, enquanto o espaço de endereçamento físico vai de 00000H até FFFFFH. As páginas físicas têm uma dimensão de 4 Kbytes.
  - a) Preencha a tabela seguinte com os valores que decorrem desta informação.

| N.º bits do espaço virtual |  |
|----------------------------|--|
| N.º bits do espaço físico  |  |
| N.º páginas virtuais       |  |

b) Suponha que a TLB é totalmente associativa de 8 entradas e há apenas 64 Kbytes de memória física, localizada a partir do endereço 10000H. Após reset, o processador acede aos seguintes endereços virtuais:

207 3B8H

4B8 35AH

0A2 1A0H

1EF 5BEH

4B8 FFEH

207 8FCH

Indique, na tabela a seguir, um <u>possível</u> estado do conteúdo da TLB imediatamente após estes acessos. <u>Arbitre o que for necessário</u> (não há solução única) e preencha apenas o que for relevante.

| Posição da<br>TLB | Bit<br>validade | N.º página<br>virtual<br>(hexadecimal) | N.º página<br>física<br>(hexadecimal) |
|-------------------|-----------------|----------------------------------------|---------------------------------------|
| 0                 |                 |                                        |                                       |
| 1                 |                 |                                        |                                       |
| 2                 |                 |                                        |                                       |
| 3                 |                 |                                        |                                       |
| 4                 |                 |                                        |                                       |
| 5                 |                 |                                        |                                       |
| 6                 |                 |                                        |                                       |
| 7                 |                 |                                        |                                       |