# **Divisor 8bits**

#### Adriana Raffaella dos Santos Fonseca

<sup>1</sup>Escola Superior de Tecnologia – Universidade do Estado do Amazonas (UEA) Manaus – AM – Brasil

ardsf.eng23@uea.edu.br

## 1. Introdução

Este documento apresenta o projeto e a implementação de um **divisor de 8 bits** utilizando a linguagem de descrição de hardware **Verilog**. O divisor foi projetado para operar de forma síncrona, recebendo dois números de 8 bits, um dividendo (A) e um divisor (B), e fornecendo como saída o quociente e o resto da operação. A arquitetura se baseia no algoritmo de divisão por subtrações e deslocamentos sucessivos, comumente empregado em sistemas digitais. O objetivo principal é demonstrar a funcionalidade e a corretude do módulo de divisão através de simulações e testes, garantindo sua robustez para futuras integrações em projetos de maior complexidade.

#### 2. Funcionamento do divisor



Figura 1. Diagrama de implementação do divisor.

O módulo 'div\_8b' implementa um divisor não restaurador, otimizado para divisão de números de 8 bits baseado em partes no diagrama da figura 1. A operação é controlada por um relógio ('clk'), um sinal de reset ('rst') e um sinal de início ('inicio').

O algoritmo funciona da seguinte forma:

- 1. **Inicialização**: Ao detectar um reset ('rst'), todos os registradores (resto, divisor, quociente, count, fim, busy) são zerados para garantir um estado inicial conhecido.
- 2. **Início da Divisão**: Quando o sinal 'inicio' é ativado e o módulo não está ocupado ('!busy'), o processo de divisão é iniciado. O dividendo (A) é carregado na parte

| Iteração | Passo                                      | Quaciente | Divisor   | Resto     |
|----------|--------------------------------------------|-----------|-----------|-----------|
| 0        | Valores iniciais                           | 0000      | 0010 0000 | 0000 0111 |
| ì        | 1: Resto = Rem - Div                       | 0000      | 0010 0000 | 110 0111  |
|          | 2b: Resto < 0 ⇒ +Div, sII Q, Q0 = 0        | 0000      | 0010 0000 | 0000 0111 |
|          | 3: Deslocamento do Divisor 1 bit à direita | 0000      | 0001 0000 | 0000 0111 |
| 2        | 1: Resto = Resto - Div                     | 0000      | 0001 0000 | ①111 0111 |
|          | 2b: Resto < 0 ⇒ +Div, sII Q, Q0 = 0        | 0000      | 0001 0000 | 0000 0111 |
|          | 3: Deslocamento do Divisor 1 bit à direita | 0000      | 0000 1000 | 0000 0111 |
| 3        | 1: Resto = Resto - Div                     | 0000      | 0000 1000 | ①111 1111 |
|          | 2b: Resto < 0 ⇒ +Div, sll Q, Q0 = 0        | 0000      | 0000 1000 | 0000 0111 |
|          | 3: Deslocamento do Divisor 1 bit à direita | 0000      | 0000 0100 | 0000 0111 |
| 4        | 1: Resto = Resto - Div                     | 0000      | 0000 0100 | @000 0011 |
|          | 2a: Resto ≥ 0 ⇒ sII Q, Q0 = 1              | 0001      | 0000 0100 | 0000 0011 |
|          | 3: Deslocamento do Divisor 1 bit à direita | 0001      | 0000 0010 | 0000 0011 |
| 5        | 1: Resto = Resto - Div                     | 0001      | 0000 0010 | @000 0001 |
|          | 2a: Resto ≥ 0 ⇒ sll Q, Q0 = 1              | 0011      | 0000 0010 | 0000 0001 |
|          | 3: Deslocamento do Divisor 1 bit à direita | 0011      | 0000 0001 | 0000 0001 |

Figura 2. Exemplo do processo de divisão.

menos significativa do registrador 'resto' de 16 bits, e o divisor (B) é posicionado na parte mais significativa do registrador 'divisor' de 16 bits (equivalente a  $B \ll 8$ ). Um contador 'count' é inicializado com o valor 8, indicando 8 iterações para a divisão de 8 bits. O sinal 'busy' é ativado.

- 3. **Processo Iterativo**: Enquanto o módulo está ocupado ('busy') e o contador 'count' é maior que zero, o algoritmo realiza as seguintes etapas a cada ciclo de clock:
  - O registrador 'resto' é deslocado para a esquerda em 1 bit ('resto = resto « 1').
  - É feita uma comparação entre a parte mais significativa do 'resto' (os 8 bits mais à esquerda, 'resto[15:8]') e o divisor ('divisor ≫ 8', que é o valor original de B).
  - Se 'resto[15:8]' for maior ou igual ao divisor, o divisor é subtraído de 'resto[15:8]', e o bit menos significativo de 'resto' ('resto[0]') é definido como 1 (indicando que o bit do quociente é 1).
  - Caso contrário, 'resto[0]' é definido como 0 (indicando que o bit do quociente é 0).
  - O contador 'count' é decrementado.
- 4. **Finalização**: Quando 'count' atinge 1 (indicando a última iteração), o resultado é finalizado. O quociente é armazenado nos 8 bits menos significativos de 'resto' ('resto[7:0]'), e o resto final é obtido dos 8 bits mais significativos de 'resto' ('resto[15:8]'). Os sinais 'fim' e 'busy' são ativados e desativados, respectivamente, para indicar a conclusão da operação.

Este método garante que a divisão seja realizada em um número fixo de ciclos de clock (8 ciclos para um divisor de 8 bits) após o sinal de 'inicio'.

## 3. Descrição em verilog

A seguir, é apresentada a descrição do módulo Verilog para o divisor de 8 bits ('div\_8b').

```
module div_8b (
    input clk, rst, inicio,
    input [7:0] A, B, //Entradas dividendo e divisor
    output reg [7:0] quociente,
    output reg fim,
    output reg [15:0] resto_out
    );
```

```
reg [15:0] divisor;
            reg [15:0] resto;
10
            reg [3:0] count;
11
12
            reg busy; //indica que a divis~ao esta em andamento
13
            always @(posedge clk or posedge rst) begin
14
                     if (rst) begin
15
                              resto <= 0;
                              divisor <= 0;
17
                              quociente <= 0;
18
                              resto_out <= 0;</pre>
19
                              count <= 0;
20
                              fim \ll 0;
21
                              busy <= 0;
22
23
                     end else if (inicio && !busy) begin
                              resto <= {8'd0, A};
24
                              divisor <= {B, 8'd0};
25
                              count <= 8;
26
                              fim <= 0;
27
                              busy <= 1;
28
29
                     end else if (busy && count > 0) begin
30
                              resto = resto << 1;
31
32
                              if (resto[15:8] >= (divisor >> 8)) begin
33
                                       resto[15:8] = resto[15:8] - (divisor >>
34
                                            8);
                                       resto[0] = 1'b1;
35
                              end else begin
36
                                       resto[0] = 1'b0;
37
38
                              end
39
                              count <= count - 1;
40
41
                              if (count == 1) begin
42
                                       quociente <= resto[7:0];
43
                                       resto_out <= resto[15:8]; // agora sim,</pre>
44
                                            valor final e atualizado
                                       fim <= 1;
45
                                       busy <= 0;
46
                              end
47
                     end
48
            end
49
50
   endmodule
```

### 4. Testes

Para verificar a funcionalidade e corretude do módulo 'div\_8b', foi desenvolvido um *test-bench* em Verilog. O *testbench* simula cenários de entrada e verifica as saídas do divisor, comparando-as com os resultados esperados. O clock foi configurado para 100 MHz (período de 10 ns).

O 'tb\_div\_8b' realiza os seguintes testes:

```
    Teste 1: 7 ÷ 2

            Entradas: A = 7, B = 2
            Esperado: Quociente = 3, Resto = 1

    Teste 2: 200 ÷ 10

            Entradas: A = 200, B = 10
            Esperado: Quociente = 20, Resto = 0

    Teste 3: 32 ÷ 7

            Entradas: A = 32, B = 7
            Esperado: Quociente = 4, Resto = 4
```

Cada teste inclui um reset inicial para garantir que o módulo esteja em um estado conhecido antes da execução da divisão. Os resultados são exibidos no console de simulação, indicando se o teste foi bem-sucedido ou falhou.

```
'timescale 1ns / 1ps
2
3
   module tb_div_8b;
4
        // Entradas
5
        reg clk;
        reg rst;
7
        reg inicio;
8
        reg [7:0] A, B;
9
10
        // Saidas
11
        wire [7:0] quociente;
12
        wire fim;
13
        wire [15:0] resto_out;
15
        // Instancia do modulo
16
        div_8b uut (
17
18
             .clk(clk),
             .rst(rst),
19
             .inicio(inicio),
20
             .A(A),
21
             .B(B),
22
             .quociente (quociente),
23
             .fim(fim),
24
25
             .resto_out(resto_out)
        );
26
27
        // Clock: 100 MHz
28
        always #5 clk = ~clk;
29
30
        initial begin
31
            $display("Inicio_dos_testes");
32
            clk = 0;
33
             rst = 1;
34
            inicio = 0;
35
            A = 0;
36
            B = 0;
37
             #20 \text{ rst} = 0;
38
39
             // Teste 1: 7 / 2 = 3 resto 1
40
            A = 8' d7;
```

```
B = 8' d2;
42
43
            inicio = 1;
            #10 inicio = 0;
44
45
46
           wait (fim);
47
            #10;
            if (quociente == 8'd3 && resto_out == 16'd1)
48
                $display("Teste_1_0K:_7_/_2_=_%d_resto_%d", quociente,
49
                    resto_out);
            else
50
                $display("Teste_1_FALHOU:_esperado_3_/_1,_obtido_%d_/_%d",
51
                    quociente, resto_out);
52
            // Teste 2: 200 / 10 = 20 resto 0
53
            rst = 1; #10; rst = 0;
54
55
           A = 8'd200;
           B = 8'd10;
56
            inicio = 1;
57
            #10 inicio = 0;
58
59
           wait (fim);
60
            #10;
61
            if (quociente == 8'd20 && resto_out== 16'd0)
62
                $display("Teste_2_OK:_200_/_10_=_%d_resto_%d", quociente,
63
                    resto_out);
            else
64
                $display("Teste_2_FALHOU:_esperado_20_/_0,_obtido_%d_/_%d",
65
                     quociente, resto_out);
66
            // Teste 3: 32 / 7 = 4 resto 4
67
           rst = 1; #10; rst = 0;
68
69
           A = 8' d32;
           B = 8' d7;
70
            inicio = 1;
71
            #10 inicio = 0;
72
73
74
           wait (fim);
            #10;
75
            if (quociente == 8'd4 && resto_out == 16'd4)
76
                $display("Teste_3_OK:_32_/_7_=_%d_resto_%d", quociente,
77
                    resto out);
            else
78
                $display("Teste_3_FALHOU:_esperado_4_/_4,_obtido_%d_/_%d",
79
                    quociente, resto_out);
80
            $display("Fim_dos_testes");
81
82
83
            $finish;
       end
84
85
   endmodule
```

### 5. Conclusão

Este trabalho detalhou o projeto e a implementação de um **divisor de 8 bits** em Verilog, utilizando um algoritmo de divisão por subtrações e deslocamentos. O módulo 'div\_8b' demonstrou capacidade de realizar divisões inteiras de forma eficiente e síncrona. Os testes realizados com o *testbench* validaram a funcionalidade do divisor para diferentes cenários de entrada, confirmando a correta obtenção do quociente e do resto. A modularidade e a clareza da descrição em Verilog permitem que este divisor seja facilmente integrado em sistemas digitais maiores, servindo como um componente fundamental em diversas aplicações. Futuros trabalhos podem incluir a otimização do consumo de recursos, a implementação de divisores com maior largura de bits ou a exploração de outros algoritmos de divisão.