# 流水线 CPU 的设计

# 一、CPU 设计方案综述

## (一) 总体设计概述

本 CPU 为 Verilog 实现的流水线 MIPS - CPU,支持的指令集包含 {addu、subu、ori、lw、sw、beq、lui、j、jal、jr、nop}。 为了实现这些功能,CPU 在顶层模块 mips 下并列包含了 ALU、Compare、Controller、Conflict、DM、Ext、GRF、IM、PC、Pipelineregs 等模块。

流水线一共分为五个级别 F、D、E、M、W。F 级包含了 PC 和 IM 模块以及在顶层 mips 文件中实现的选择器和加法器; D 级包含了 Controller、Compare、Ext、GRF 等模块; E 级包含了 ALU 部件以及选择器; M 级包含了 DM 部件; W 级连接到 D 级寄存器,并且包含了在顶层模块中实现了用于存入寄存器数据选择的功能。相邻两流水级之间还各设置了一系列流水线寄存器,用于存储流水的信息。此外,为满足数据冒险的转发需求,还顶层模块中设置了一系列控制信号用于控制转发。并且还设置了一个Conflict 模块用于控制暂停信号,可以控制 D 级和 E 级的暂停; PipeLineRegs 模块用于将上级信号向下一级进行传递。

## (二) 总体设计概述

#### 1. PC

| 信号名   | 方向 | 描述                     |
|-------|----|------------------------|
| c1k   | I  | 时钟信号                   |
| reset | I  | 复位信号(同步复位至 0x00003000) |
| en    | I  | 使能信号,为1时PC正常工作,为0时PC冻结 |
| next  | I  | 32 位输入次指令地址            |
| IAddr | 0  | 32 位输出当前指令地址           |

### 2. ALU

| 信号名    | 方向 | 描述         |
|--------|----|------------|
| Op1    | I  | 32 位运算数 1  |
| 0p2    | I  | 32 位运算数 2  |
| Se1    | I  | 5 位的功能选择信号 |
| Result | 0  | 32 位的运算结果  |

#### 3. compare

| 信号名  | 方向 | 描述           |
|------|----|--------------|
| C1   | I  | 32 位运算数 1    |
| C2   | I  | 32 位运算数 2    |
| Se1  | I  | 3 位的比较功能选择信号 |
| true | 0  | 32 位的比较结果    |

#### 4. Conflict

| 信号名       | 方向 | 描述               |
|-----------|----|------------------|
| WriteRegE | I  | 5 位 E 阶段寄存器写地址   |
| WriteRegM | I  | 5 位 M 阶段寄存器写地址   |
| RegWriteE | I  | E 阶段寄存器写使能       |
| RegWriteM | I  | M 阶段寄存器写使能       |
| RegSrcE   | I  | 3 位 E 阶段寄存器写数据选择 |
| RegSrcM   | I  | 3 位 M 阶段寄存器写数据选择 |
| BranchD   | I  | D 阶段分支信号         |

| JumpD      | I | D阶段跳转信号         |
|------------|---|-----------------|
| JumpE      | I | E阶段跳转信号         |
| RegDstD    | I | D阶段寄存器写地址选择     |
| rsD        | I | D 阶段 rs 寄存器地址   |
| rtD        | I | D 阶段 rt 寄存器地址   |
| rsE        | I | E 阶段 rs 寄存器地址   |
| rtE        | I | E 阶段 rt 寄存器地址   |
| WriteRegW  | I | W阶段寄存器写使能       |
| rtM        | I | M 阶段 rt 寄存器地址   |
| stal1      | 0 | 暂停信号            |
| ForwardrsD | 0 | D 阶段 rs 寄存器转发选择 |
| ForwardrtD | 0 | D 阶段 rt 寄存器转发选择 |
| ForwardrsE | 0 | E 阶段 rs 寄存器转发选择 |
| ForwardrtE | 0 | E 阶段 rt 寄存器转发选择 |
| ForwardrtM | 0 | M 阶段 rt 寄存器转发选择 |

# 5. Controller

| 信号名      | 方向 | 描述          |
|----------|----|-------------|
| cmd      | I  | 32 位指令      |
| Jump     | 0  | 跳转信号        |
| RegSrc   | 0  | 寄存器写数据选择信号  |
| MemWrite | 0  | 内存写使能       |
| Branch   | 0  | 分支跳转        |
| ALUSrc   | 0  | ALU 操作数选择信号 |
| RegDst   | 0  | 寄存器写选择信号    |
| RegWrite | 0  | 寄存器写使能      |
| ExtOp    | 0  | 符号扩展选择      |
| ALUCtr1  | 0  | ALU 操作选择    |
| loen     | 0  | HI 寄存器使能    |
| hien     | 0  | LO 寄存器使能    |

# 6. DM

| 信号名    | 方向 | 描述       |
|--------|----|----------|
| C1k    | I  | 时钟信号     |
| we     | I  | 写使能信号    |
| reset  | I  | 重置信号     |
| isu    | I  | 是否是无符号操作 |
| MemDst | I  | 内存操作类型   |
| Addr   | I  | 读取/写入地址  |
| WData  | I  | 写入数据     |
| IAddr  | I  | 当前指令地址   |
| RData  | 0  | 读取的数据    |

# 7. ext

| 信号名 | 方向 | 描述           |
|-----|----|--------------|
| imm | I  | 待扩展的 16 位立即数 |

| ЕОр | I | 扩展类型 |
|-----|---|------|
| ext | 0 | 扩展结果 |

#### 8. GRF

| 信号名     | 方向 | 描述       |
|---------|----|----------|
| C1k     | I  | 时钟信号     |
| WEnable | I  | 写使能      |
| reset   | I  | 重置信号     |
| RAddr1  | I  | 寄存器读地址 1 |
| RAddr2  | I  | 寄存器读地址 2 |
| WAddr   | I  | 寄存器写地址   |
| WData   | I  | 寄存器写数据   |
| IAddr   | I  | 当前指令地址   |
| RData1  | 0  | 读取的数据 1  |
| RData2  | 0  | 读取的数据 2  |

## 9. IM

| 信号名   | 方向 | 描述        |
|-------|----|-----------|
| RAddr | I  | 读地址       |
| RData | 0  | 根据地址读到的指令 |

## 10. PipeLineRegs

| 信号名   | 方向 | 描述   |
|-------|----|------|
| c1k   | I  | 时钟信号 |
| en    | I  | 使能信号 |
| reset | I  | 重置信号 |
| in    | I  | 输入数据 |
| out   | 0  | 输出数据 |

# (三)数据通路的综合

数据通路图:



# (四)重要机制实现方法

#### 1. 跳转

在顶层模块 mips 中译码出 next 的计算控制信号,计算出 next 后输出到 F 级 MUX\_PcSel,MUX\_PcSel 对来自 D 级寄存器的指令译码判断是否为跳转指令,若是则输出 next 至 PC,反之输出当前 F 级 pc+4(来自 add4 部件的输出)至 PC。

#### 2. 暂停

|      | rs | rt | 功能部件 | E | M | W     |
|------|----|----|------|---|---|-------|
| addu | 1  | 1  | ALU  | 1 | 0 | 0     |
| subu | 1  | 1  | ALU  | 1 | 0 | 0     |
| ori  | 1  |    | ALU  | 1 | 0 | 0     |
| 1w   | 1  |    | DM   | 2 | 1 | 0     |
| sw   | 1  | 2  | 2    |   | 2 | 3     |
| beq  | 0  | 0  |      |   | 2 |       |
| lui  |    |    | ALU  | 1 | 0 | 0     |
| j    | 9  |    | 2    |   | 2 |       |
| jal  | 9  |    | PC   | 0 | 0 | 0     |
| jr   | 0  |    |      |   |   | (8)   |
| nop  |    |    |      |   |   | 10.00 |

|    | Tnew | Е   |    |    | M   |    |    | W   |    |    |
|----|------|-----|----|----|-----|----|----|-----|----|----|
|    |      | ALU | DM | PC | ALU | DM | PC | ALU | DM | PC |
| rs | Tuse | 1   | 2  | 0  | 0   | 1  | 0  | 0   | 0  | 0  |
|    | 0    | S   | S  | F  | F   | S  | F  | F   | F  | F  |
|    | 1    | F   | S  | F  | F   | F  | F  | F   | F  | F  |
| rt | Tnew | E   |    | M  |     | W  |    |     |    |    |
|    |      | ALU | DM | PC | ALU | DM | PC | ALU | DM | PC |
|    | Tuse | 1   | 2  | 0  | 0   | 1  | 0  | 0   | 0  | 0  |
|    | 0    | S   | S  | F  | F   | S  | F  | F   | F  | F  |
|    | 1    | F   | S  | F  | F   | F  | F  | F   | F  | F  |
|    | 2    | F   | F  | F  | F   | F  | F  | F   | F  | F  |

构建策略矩阵,当 Tnew>Tuse 时必须使用暂停,产生暂停信号,此时需要冻结 PC 的值,冻结 D 级流水线的值并清零 E 级流水线。

暂停信号由rs、rt寄存器的暂停信号取并集,当 Tnew与 Tuse满足矩阵中暂停条件,且写入寄存器与读取寄存器相同时相应暂停信号置 1。

对 D、E、M 级指令分别译码即可得到 Tuse 与 Tnew 值。

#### 3. 转发

沿用 Tnew 信号,本设计在宏定义时不同 Tnew 信号反映该级目前指令产生写入寄存器值的部件,因此在转发控制中只需要根据该级处指令写入寄存器编号与 D 级指令读取寄存器编号相同、该级指令产生写入寄存器值的部件两个信号判断转发哪一数据。

对 M、W 级指令分别译码即可得到该两级产生的写入寄存器数据来源,从而明确转发的数据来源。 此处需注意,如果写入寄存器为 0 号寄存器,不进行转发。

# 二、测试方案

# (一)典型测试样例

| Tuse_rs=0, Tn                           | ew_E=ALU,暂停                 |
|-----------------------------------------|-----------------------------|
| ori \$2, \$0, 0x3000                    | @00003000: \$ 2 <= 00003000 |
| ori \$3, \$0, 0x2fff<br>ori \$4, \$0, 1 | @00003004: \$ 3 <= 00002fff |
| addu \$5, \$3, \$4 ##                   | @00003008: \$ 4 <= 00000001 |
| beq \$5, \$2, label ## ori \$10, \$0, 5 | @0000300c: \$ 5 <= 00003000 |
| ori \$11, \$0, 6                        | @00003014: \$10 <= 00000005 |
| label:                                  | 00000001 612 < 0000000-     |
| ori \$12, \$0, 0x302c ##                | @0000301c: \$12 <= 0000302c |
| jr \$12 ##                              |                             |

```
ori $1, $0, 9
                                  @00003024: $ 1 <= 00000009
lui $9, 0x2222
                                  @0000302c: $12 <= 00000146
ori $12, $0, 326
                    Tuse rs=0, Tnew E=DM, 暂停
ori $1, $0, 256
                                  @00003000: $ 1 <= 00000100
ori $6, $0, 256
                                  @00003004: $ 6 <= 00000100
ori $5, $0, 4
sw $1, 4($5)
                                  @00003008: $ 5 <= 00000004
lw $10, 4($5)
                                  @0000300c: *00000008 <= 00000100
beq $10, $6, label ##
nop
                                  @00003010: $10 <= 00000100
ori $20, $0, 2
                                  @00003020: $ 4 <= 12340000
label:
lui $4, 0x1234
                       Tuse rs=0, Tnew E=PC
                   Tuse rs=0, Tnew M=ALU, 转发
ori $2, $0, 0x3000
                                  @00003000: $ 2 <= 00003000
ori $3, $0, 0x2fff
                                  @00003004: $ 3 <= 00002fff
ori $4, $0, 1
addu $5, $3, $4
                   ##
                                  @00003008: $ 4 <= 00000001
ori $30, $0, 56
                                  @0000300c: $ 5 <= 00003000
beg $5, $2, label
ori $10, $0, 5
                                  @00003010: $30 <= 00000038
ori $11, $0, 6
                                  @00003018: $10 <= 00000005
label:
ori $12, $0, 0x3034 ##
                                  @00003020: $12 <= 00003034
ori $29, $0, 58
                                  @00003024: $29 <= 0000003a
jr $12
ori $1, $0, 9
                                  @0000302c: $ 1 <= 00000009
lui $9, 0x2222
                                  @00003034: $12 <= 00000146
ori $12, $0, 326
                 Tuse_rs=0,Tnew_M=DM,暂停
ori $1, $0, 0x3038
                                  @00003000: $ 1 <= 00003038
ori $5, $0, 0x3038
                                  @00003004: $ 5 <= 00003038
ori $2, $0, 4
                                  @00003008: $ 2 <= 00000004
sw $1, -4($2)
                                  @0000300c: *00000000 <= 00003038
lw $10, -4 ($2)
                                  @00003010: $10 <= 00003038
                                  @00003014: $ 3 <= 0000007b
ori $3, $0, 123
beq $10, $5, label ##
                                  @00003024: $ 6 <= 00003038
nop
                                  @00003028: $26 <= 12340000
ori $25, $0, 256
                                  @00003038: $24 <= 0000009c
label:
lw $6, -4($2) ##
lui $26, 0x1234
jr $6
nop
ori $23, $0, 125
ori $24, $0, 156
                    Tuse rs=0, Tnew M=PC, 转发
                                  @00003000: $ 5 <= 00003010
ori $5, $0, 0x3010
ori $1, $0, 256
                                  @00003004: $ 1 <= 00000100
                                  @00003008: $31 <= 00003010
jal label
                                  @00003020: $ 9 <= 12340000
nop
ori $2, $0, 255
label:
beq $31, $5, label2
                       ##
ori $6, $0, 247
label2:
lui $9, 0x1234
                    Tuse rs=0, Tnew W=ALU, 转发
ori $2, $0, 0x3000
                                  @00003000: $ 2 <= 00003000
ori $3, $0, 0x2fff
                                  @00003004: $ 3 <= 00002fff
ori $4, $0, 1
                                  @00003008: $ 4 <= 00000001
                                  @0000300c: $ 5 <= 00003000
addu $5, $3, $4
                   ##
```

```
ori $27, $0, 256
                                  @00003010: $27 <= 00000100
ori $22, $0, 355
                                  @00003014: $22 <= 00000163
beq $5, $2, label
                                  @0000301c: $10 <= 00000005
                    ##
                                  @00003024: $12 <= 0000303c
ori $10, $0, 5
ori $11, $0, 6
                                  @00003028: $23 <= 00003001
label:
                                  @0000302c: $24 <= 00003000
ori $12, $0, 0x303c ##
                                  @00003034: $ 1 <= 00000009
addu $23, $2, $4
                                  @0000303c: $12 <= 00000146
subu $24, $23, $4
jr $12
ori $1, $0, 9
lui $9, 0x2222
ori $12, $0, 326
                    Tuse rs=0, Tnew W=DM, 转发
ori $1, $0, 0x3040
                                  @00003000: $ 1 <= 00003040
ori $5, $0, 0x3040
                                  @00003004: $ 5 <= 00003040
                                  @00003008: $ 2 <= 00000004
ori $2, $0, 4
sw $1, -4($2)
                                  @0000300c: *00000000 <= 00003040
                                  @00003010: $10 <= 00003040
1w $10, -4($2)
                                  @00003014: $16 <= 00000102
ori $16, $0, 258
ori $3, $0, 123
                                  @00003018: $ 3 <= 0000007b
beq $10, $5, label ##
                                  @00003028: $ 6 <= 00003040
                                  @0000302c: $26 <= 12340000
nop
ori $25, $0, 256
                                  @00003030: $17 <= 0000017d
label:
                                  @00003040: $24 <= 0000009c
1w $6, -4($2) ##
lui $26, 0x1234
addu $17, $16, $3
jr $6
nop
ori $23, $0, 125
ori $24, $0, 156
                    Tuse rs=0, Tnew W=PC, 转发
ori $5, $0, 0x3010
                                  @00003000: $ 5 <= 00003010
ori $1, $0, 256
                                  @00003004: $ 1 <= 00000100
jal label
                                  @00003008: $31 <= 00003010
                 ##
                                  @00003014: $10 <= 00001234
nop
ori $2, $0, 255
                                  @00003024: $ 9 <= 12340000
label:
ori $10, $0, 0x1234
beq $31, $5, label2
                       ##
nop
ori $6, $0, 247
label2:
lui $9, 0x1234
                    Tuse rs=1, Tnew E=ALU, 转发
ori $1, $0, 256
                                  @00003000: $ 1 <= 00000100
ori $2, $0, 255 ##
                                  @00003004: $ 2 <= 000000ff
addu $4, $2, $1 ##
                                  @00003008: $ 4 <= 000001ff
                    Tuse rs=1, Tnew E=DM, 暂停
                                  @00003000: $ 1 <= 00000004
ori $1, $0, 4
ori $2, $0, 0x1234
                                  @00003004: $ 2 <= 00001234
sw $2, 4($1)
                                  @00003008: *00000008 <= 00001234
lw $3, 4($1) ##
                                  @0000300c: $ 3 <= 00001234
addu $4, $3, $1 ##
                                  @00003010: $ 4 <= 00001238
                    Tuse_rs=1, Tnew E=PC, 转发
ori $1, $0, 154
                                  @00003000: $ 1 <= 0000009a
ori $2, $0, 111
                                  @00003004: $ 2 <= 0000006f
jal label ##
                                  @00003008: $31 <= 00003010
addu $3, $31, $1
                                  @0000300c: $ 3 <= 000030aa
                   ##
addu $4, $1, $2
                                  @00003014: $ 5 <= 00000093
label:
ori $5, $0, 147
                    Tuse_rs=1, Tnew_M=ALU, 转发
ori $1, $0, 256
                                  @00003000: $ 1 <= 00000100
ori $2, $0, 255
                                  @00003004: $ 2 <= 000000ff
                   ##
```

| ori \$3, \$0, 289        | @00003008: \$ 3 <= 00000121      |  |  |  |  |
|--------------------------|----------------------------------|--|--|--|--|
| addu \$4, \$2, \$1 ##    | @0000300c: \$ 4 <= 000001ff      |  |  |  |  |
| Tuse_rs=1, Tnew_M=DM, 转发 |                                  |  |  |  |  |
| ori \$1, \$0, 4          | @00003000: \$ 1 <= 00000004      |  |  |  |  |
| ori \$2, \$0, 0x1234     | @00003004: \$ 2 <= 00001234      |  |  |  |  |
| sw \$2, 4(\$1)           | @00003008: *00000008 <= 00001234 |  |  |  |  |
| lw \$3, 4(\$1) ##        | @0000300c: \$ 3 <= 00001234      |  |  |  |  |
| ori \$25, \$0, 156       | @00003010: \$25 <= 0000009c      |  |  |  |  |
| addu \$4, \$3, \$1 ##    | @00003014: \$ 4 <= 00001238      |  |  |  |  |
| Tuse_rs=1, Tr            | new_M=PC,转发                      |  |  |  |  |
| ori \$1, \$0, 154        | @00003000: \$ 1 <= 0000009a      |  |  |  |  |
| ori \$2, \$0, 111        | @00003004: \$ 2 <= 0000006f      |  |  |  |  |
| jal label ##             | @00003008: \$31 <= 00003010      |  |  |  |  |
| addu \$4, \$1, \$2       | @0000300c: \$ 4 <= 00000109      |  |  |  |  |
| lui \$8, 0x1235          | @00003014: \$ 3 <= 000030aa      |  |  |  |  |
| label:                   | @00003018: \$ 5 <= 00000093      |  |  |  |  |
| addu \$3, \$31, \$1 ##   |                                  |  |  |  |  |
| ori \$5, \$0, 147        |                                  |  |  |  |  |
| Tuse_rs=1, Tn            | ew_W=ALU,转发                      |  |  |  |  |
| ori \$1, \$0, 256        | @00003000: \$ 1 <= 00000100      |  |  |  |  |
| ori \$2, \$0, 255 ##     | @00003004: \$ 2 <= 000000ff      |  |  |  |  |
| lui \$5, 0x1256          | @00003008: \$ 5 <= 12560000      |  |  |  |  |
| ori \$3, \$0, 289        | @0000300c: \$ 3 <= 00000121      |  |  |  |  |
| addu \$4, \$2, \$1 ##    | @00003010: \$ 4 <= 000001ff      |  |  |  |  |
| Tuse_rs=1, Tr            | new_W=DM,转发                      |  |  |  |  |
| ori \$1, \$0, 4          | @00003000: \$ 1 <= 00000004      |  |  |  |  |
| ori \$2, \$0, 0x1234     | @00003004: \$ 2 <= 00001234      |  |  |  |  |
| sw \$2, 4(\$1)           | @00003008: *00000008 <= 00001234 |  |  |  |  |
| lw \$3, 4(\$1) ##        | @0000300c: \$ 3 <= 00001234      |  |  |  |  |
| ori \$25, \$0, 156       | @00003010: \$25 <= 0000009c      |  |  |  |  |
| lui \$26, 0x1475         | @00003014: \$26 <= 14750000      |  |  |  |  |
| addu \$4, \$3, \$1 ##    | @00003018: \$ 4 <= 00001238      |  |  |  |  |
| Tuse_rs=1, Tnew_W=PC, 转发 |                                  |  |  |  |  |
| ori \$1, \$0, 154        | @00003000: \$ 1 <= 0000009a      |  |  |  |  |
| ori \$2, \$0, 111        | @00003004: \$ 2 <= 0000006f      |  |  |  |  |
| jal label ##             | @00003008: \$31 <= 00003010      |  |  |  |  |
| addu \$4, \$1, \$2       | @0000300c: \$ 4 <= 00000109      |  |  |  |  |
| lui \$8, 0x1235          | @00003014: \$ 9 <= 00580000      |  |  |  |  |
| label:                   | @00003018: \$ 3 <= 000030aa      |  |  |  |  |
| lui \$9, 0x58            | @0000301c: \$ 5 <= 00000093      |  |  |  |  |
| addu \$3, \$31, \$1 ##   |                                  |  |  |  |  |
| ori \$5, \$0, 147        |                                  |  |  |  |  |

| Tuse_rt=0, T              | new_E=ALU,暂停                     |  |  |  |  |
|---------------------------|----------------------------------|--|--|--|--|
| ori \$2, \$0, 0x3000      | @00003000: \$ 2 <= 00003000      |  |  |  |  |
| ori \$3, \$0, 0x2fff      | @00003004: \$ 3 <= 00002fff      |  |  |  |  |
| ori \$4, \$0, 1           | @00003008: \$ 4 <= 00000001      |  |  |  |  |
| addu \$5, \$3, \$4 ##     | @0000300c: \$ 5 <= 00003000      |  |  |  |  |
| beq \$2, \$5, label ##    | @00003014: \$10 <= 00000005      |  |  |  |  |
| ori \$10, \$0, 5          | @0000301c: \$12 <= 0000302c      |  |  |  |  |
| ori \$11, \$0, 6          |                                  |  |  |  |  |
| label:                    |                                  |  |  |  |  |
| ori \$12, \$0, 0x302c     |                                  |  |  |  |  |
| Tuse_rt=0,Tnew_E=ALU,暂停   |                                  |  |  |  |  |
| ori \$1, \$0, 256         | @00003000: \$ 1 <= 00000100      |  |  |  |  |
| ori \$6, \$0, 256         | @00003004: \$ 6 <= 00000100      |  |  |  |  |
| ori \$5, \$0, 4           | @00003008: \$ 5 <= 00000004      |  |  |  |  |
| sw \$1, 4(\$5)            | @0000300c: *00000008 <= 00000100 |  |  |  |  |
| lw \$10, 4(\$5) ##        | @00003010: \$10 <= 00000100      |  |  |  |  |
| beq \$6, \$10, label ##   | @00003020: \$ 4 <= 12340000      |  |  |  |  |
| nop                       |                                  |  |  |  |  |
| ori \$20, \$0, 2          |                                  |  |  |  |  |
| label:                    |                                  |  |  |  |  |
| lui \$4, 0x1234           |                                  |  |  |  |  |
| Tuse_rt=0, Tnew_E=PC      |                                  |  |  |  |  |
| Tuse_rt=0, Tnew_M=ALU, 转发 |                                  |  |  |  |  |

```
ori $2, $0, 0x3000
                                  @00003000: $ 2 <= 00003000
ori $3, $0, 0x2fff
                                  @00003004: $ 3 <= 00002fff
                                  @00003008: $ 4 <= 00000001
ori $4, $0, 1
addu $5, $3, $4
                   ##
                                  @0000300c: $ 5 <= 00003000
ori $30, $0, 56
                                  @00003010: $30 <= 00000038
beq $2, $5, label
                                  @00003018: $10 <= 00000005
ori $10, $0, 5
                                  @00003020: $12 <= 00003034
ori $11, $0, 6
label:
ori $12, $0, 0x3034
                    Tuse_rt=0, Tnew_M=DM, 暂停
ori $1, $0, 0x3038
                                  @00003000: $ 1 <= 00003038
ori $5, $0, 0x3038
                                  @00003004: $ 5 <= 00003038
                                  @00003008: $ 2 <= 00000004
ori $2, $0, 4
sw $1, -4($2)
                                  @0000300c: *00000000 <= 00003038
lw $10, -4($2)
                                  @00003010: $10 <= 00003038
                  ##
ori $3, $0, 123
                                  @00003014: $ 3 <= 0000007b
beq $5, $10, label ##
                                  @00003024: $27 <= 00000091
nop
ori $25, $0, 256
label:
ori $27, $0, 145
                     Tuse rt=0, Tnew M=PC, 转发
ori $5, $0, 0x3011
                                  @00003000: $ 5 <= 00003011
ori $1, $0, 256
                                  @00003004: $ 1 <= 00000100
jal label
                 ##
                                  @00003008: $31 <= 00003010
                                  @0000301c: $ 6 <= 000000f7
nop
ori $2, $0, 255
                                  @00003020: $ 9 <= 12340000
label:
beq $5, $31, label2
                       ##
nop
ori $6, $0, 247
label2:
lui $9, 0x1234
                    Tuse_rt=0,Tnew_W=ALU,转发
ori $2, $0, 0x3000
                                  @00003000: $ 2 <= 00003000
ori $3, $0, 0x2fff
                                  @00003004: $ 3 <= 00002fff
ori $4, $0, 1
                                  @00003008: $ 4 <= 00000001
addu $5, $3, $4
                                  @0000300c: $ 5 <= 00003000
ori $27, $0, 256
                                  @00003010: $27 <= 00000100
ori $22, $0, 355
                                  @00003014: $22 <= 00000163
beq $2, $5, label
                                  @0000301c: $10 <= 00000005
ori $10, $0, 5
                                  @00003024: $23 <= 00003001
ori $11, $0, 6
label:
addu $23, $2, $4
                    Tuse_rt=0, Tnew_W=DM, 转发
ori $1, $0, 0x3040
                                  @00003000: $ 1 <= 00003040
ori $5, $0, 0x3040
                                  @00003004: $ 5 <= 00003040
ori $2, $0, 4
                                  @00003008: $ 2 <= 00000004
sw $1, -4($2)
                                  @0000300c: *00000000 <= 00003040
lw $10, -4($2)
                                  @00003010: $10 <= 00003040
ori $16, $0, 258
                                  @00003014: $16 <= 00000102
ori $3, $0, 123
                                  @00003018: $ 3 <= 0000007b
beg $5, $10, label ##
                                  @00003028: $ 6 <= 00003040
ori $25, $0, 256
label:
lw $6, -4 ($2)
```

#### 三、思考题

1. 在采用本节所述的控制冒险处理方式下, PC 的值应当如何被更新? 请从数据通路和控制信号两方面说明

答:在数据通路方面:寄存器堆被放在了D级部分,因此寄存器值比较也放在了D级,所以将确定 next\_pc 的任务也放在D级,这样可以保证比较和跳转操作的连续性,此处注意 beq 指令判断为 0 的时候,next\_pc 应该为 pc + 4,jal 等写如寄存器的指令的地址也为 pc + 4;由于延迟槽的使用,在未产生跳转操作时,应保持每个周期 pc + 4 的操作,因此需要在F级每次给 pc + 4,然后再输入回 pc 中。因此在 pc 处设置一个选择器,在本 cpu 中采用三目运算实现,用于确定是 pc + 4,还是跳转的地址。并且由于暂停的需要,还需要从暂停控制器接到 pc,使 pc 可以暂停。

在控制信号方面,在 D 级译码之后可以得到 next\_pc 操作控制信号,一般有三种 b 类型,j 类型或者 r 类型。Pc 中的使能信号为暂停信号(stall)取反得到,当使能信号为 l 时,pc 正常工作;为 0 时,pc 冻结。

2. 对于 jal 等需要将指令地址写入寄存器的指令,为什么需要回写 PC+8?

答:

由于使用了延迟槽, CPU 会自动执行跳转指令后一个指令,该指令是在编译过程中编译器优化加入的,因此返回至跳转位置时应执行的是跳转指令后第二条指令,即 pc+8,所以回写入寄存器的指令应是 pc+8。

3. 为什么所有的供给者都是存储了上一级传来的各种数据的流水级寄存器,而不是由 ALU 或者 DM 等部件来提供数据? 答:

因为可能产生死循环: 若供给者为 ALU, 需求者也为 ALU, 此时 ALU 的输出端口与输入端口相接产生错误。而所有供给者都设置为流水级寄存器在我看来是为了功能上的协调统一, 否则相同的效率下暂停与转发的控制将更加复杂难以操作。

4. 如果不采用已转发过的数据,而采用上一级中的原始数据,会出现什么样的问题? 试列举指令序列说明这个问题。

答:

若上一级的数据来自 W 级转发而之后并未使用转发过的数据,则可能会导致数据的错误。比如序列:

ori \$1, \$0, 0x1234

addu \$1, \$2, \$3 (\$2+\$3=0x5678)

XXX

XXX

addu \$5, \$1, \$2

当第二条指令位于 W 级时,第五条指令位于 D 级,此时原始数据 RD1 为 0x1234,转发后数据 V1 为 0x5678,下一个时钟周期,若使用原始数据,第五条指令到达 E 级,此时参与计算的\$1 为 0x1234,但实际上第二条指令刚刚写入了寄存器,\$1 值实际为 0x5678,因此产生错误。

- 5. 我们为什么要对 GRF 采用内部转发机制?如果不采用内部转发机制,我们要怎样才能解决这种情况下的转发需求呢? 若某一时钟周期,GRF 需要写入寄存器,同时有新的指令需要在 D 级读取该寄存器的值,时钟上升沿到来时,两操作 并行导致读取的寄存器值仍为原来的值,可能产生错误。
- 6. 为什么 0 号寄存器需要特殊处理?

答:

因为 0 号寄存器无法写入,且任何时候读出均为 0,不涉及数据冲突与冒险,若未进行特殊处理,当某一指令需要写入 0 寄存器,且后面指令需要读取 0 号寄存器时,根据普通转发机制,产生转发,将要写入的值转发,导致参与运算或比较的数据不是应读出的 0,可能产生错误。

7. 什么是"最新产生的数据"?

答:对某个寄存器而言,最新指令产生要写入该寄存器的数据就是最新产生的数据。

8. 在 AT 方法讨论转发条件的时候,只提到了"供给者需求者的 A 相同,且不为 0",但在 CPU 写入 GRF 的时候,是有一个 we 信号来控制是否要写入的。为何在 AT 方法中不需要特判 we 呢?为了用且仅用 A 和 T 完成转发,在翻译出 A 的时候,要结合 we 做什么操作呢?

答:供给者既然已经称为了供给者,说明指令在它的位置上产生的值在之后一定会有写入寄存器的操作(若不被转发覆盖),因此不需要写使能的特判。为了仅用 AT 完成转发,我认为在翻译 A 时,若 WE 为 1,则照常翻译 A,若 WE 为 0,则直接将 A 翻译成 0,即写入 0 寄存器,在判断转发时也将直接被判定为不转发。

## (四) 在线测试相关说明

1. 在本实验中你遇到了哪些不同指令类型组合产生的冲突?你又是如何解决的?相应的测试样例是什么样的?如果你是手动构造的样例,请说明构造策略,说明你的测试程序如何保证覆盖了所有需要测试的情况;如果你是完全随机生成的测试样例,请思考完全随机的测试程序有何不足之处;如果你在生成测试样例时采用了特殊的策略,比如构造连续数据冒险序列,请你描述一下你使用的策略如何结合了随机性达到强测的效果。此思考题请同学们结合自己测试 CPU 使用的具体手段,按照自己的实际情况进行回答。

答: 在测试中, 我采用了大量的测试样例, 基本上覆盖了所有的组合情况, 未使用自动化测试工具。