# Présentation du projet de systèmes d'exploitation

Ryan Lahfa, Théophane Vallaeys, Julien Marquet

\_\_\_\_

Introduction au projet

Un système d'exploitation avec une approche micro-noyau, écrit dans Zig<sup>1</sup> qui cible les plateformes UEFI<sup>2</sup> pour x86\_64.

#### Fonctionnalités :

· Appels systèmes rapides avec System Call Extensions;

<sup>1.</sup> Un langage expérimental qui se veut être un remplacement du C pour le bas niveau.

<sup>2.</sup> Testé sur OVMF principalement.

Un système d'exploitation avec une approche micro-noyau, écrit dans Zig<sup>1</sup> qui cible les plateformes UEFI<sup>2</sup> pour x86\_64.

- Appels systèmes rapides avec System Call Extensions;
- Mémoire virtuelle et PML4 gérée;

<sup>1.</sup> Un langage expérimental qui se veut être un remplacement du C pour le bas niveau.

<sup>2.</sup> Testé sur OVMF principalement.

Un système d'exploitation avec une approche micro-noyau, écrit dans Zig<sup>1</sup> qui cible les plateformes UEFI<sup>2</sup> pour x86\_64.

- · Appels systèmes rapides avec System Call Extensions;
- · Mémoire virtuelle et PML4 gérée;
- Gestion vidéo avec le framebuffer linéaire UEFI, polices de caractères
  PSF2 intégrée, dessin de texte, « TTY » simple;

- 1. Un langage expérimental qui se veut être un remplacement du C pour le bas niveau.
- 2. Testé sur OVMF principalement.

Un système d'exploitation avec une approche micro-noyau, écrit dans Zig<sup>1</sup> qui cible les plateformes UEFI<sup>2</sup> pour x86\_64.

- Appels systèmes rapides avec System Call Extensions;
- · Mémoire virtuelle et PML4 gérée;
- Gestion vidéo avec le framebuffer linéaire UEFI, polices de caractères
  PSF2 intégrée, dessin de texte, « TTY » simple;
- · Gestion des tâches utilisateur et noyau avec le scheduler de L4

<sup>1.</sup> Un langage expérimental qui se veut être un remplacement du C pour le bas niveau.

<sup>2.</sup> Testé sur OVMF principalement.

Un système d'exploitation avec une approche micro-noyau, écrit dans Zig<sup>1</sup> qui cible les plateformes UEFI<sup>2</sup> pour x86\_64.

- Appels systèmes rapides avec System Call Extensions;
- · Mémoire virtuelle et PML4 gérée;
- Gestion vidéo avec le framebuffer linéaire UEFI, polices de caractères
  PSF2 intégrée, dessin de texte, « TTY » simple;
- · Gestion des tâches utilisateur et noyau avec le scheduler de L4
- · Debuggage sur console série, debuggage avec GDB et tous les symboles

<sup>1.</sup> Un langage expérimental qui se veut être un remplacement du C pour le bas niveau.

<sup>2.</sup> Testé sur OVMF principalement.

# Plan de présentation du système

### Plan de cette soutenance :

· x86\_64, mémoire virtuelle, protection (Julien)

## Plan de présentation du système

#### Plan de cette soutenance :

- · x86\_64, mémoire virtuelle, protection (Julien)
- · Protocoles UEFI, framebuffer VGA, appels systèmes rapides (Ryan)

## Plan de présentation du système

#### Plan de cette soutenance :

- · x86\_64, mémoire virtuelle, protection (Julien)
- · Protocoles UEFI, framebuffer VGA, appels systèmes rapides (Ryan)
- · Scheduler, tâches, préemptions par interruptions (Théophane)

# Un mot sur Zig

# Difficultés générales

• Deux espaces d'adressage : « physique » et « linéaire »³

<sup>3.</sup> En mode 64 bits

- · Deux espaces d'adressage : « physique » et « linéaire »<sup>3</sup>
- Le système de mémoire virtuelle permet d'associer à chaque adresse virtuelle une adresse physique

<sup>3.</sup> En mode 64 bits

- · Deux espaces d'adressage : « physique » et « linéaire »<sup>3</sup>
- Le système de mémoire virtuelle permet d'associer à chaque adresse virtuelle une adresse physique
- · La granularité de ce système est la « page » : 4096 octets

<sup>3.</sup> Fn mode 64 bits

- · Deux espaces d'adressage : « physique » et « linéaire »<sup>3</sup>
- Le système de mémoire virtuelle permet d'associer à chaque adresse virtuelle une adresse physique
- · La granularité de ce système est la « page » : 4096 octets
- Traduction de linéaire vers physique en décomposant les adresses linéaires en morçeaux :

<sup>3.</sup> Fn mode 64 bits

- · Deux espaces d'adressage : « physique » et « linéaire »<sup>3</sup>
- Le système de mémoire virtuelle permet d'associer à chaque adresse virtuelle une adresse physique
- · La granularité de ce système est la « page » : 4096 octets
- Traduction de linéaire vers physique en décomposant les adresses linéaires en morçeaux :
- · Les 12 derniers bits : adresse dans une page

<sup>3.</sup> En mode 64 bits

- Deux espaces d'adressage : « physique » et « linéaire »<sup>3</sup>
- Le système de mémoire virtuelle permet d'associer à chaque adresse virtuelle une adresse physique
- · La granularité de ce système est la « page » : 4096 octets
- Traduction de linéaire vers physique en décomposant les adresses linéaires en morçeaux :
- · Les 12 derniers bits : adresse dans une page
- 4\*9 bits pour les 4 niveaux de « page tables »<sup>4</sup>

<sup>3.</sup> Fn mode 64 bits

<sup>4.</sup> Vocabulaire non officiel

- · Deux espaces d'adressage : « physique » et « linéaire »<sup>3</sup>
- Le système de mémoire virtuelle permet d'associer à chaque adresse virtuelle une adresse physique
- · La granularité de ce système est la « page » : 4096 octets
- Traduction de linéaire vers physique en décomposant les adresses linéaires en morçeaux :
- · Les 12 derniers bits : adresse dans une page
- · 4\*9 bits pour les 4 niveaux de « page tables »4
- Les bits de poids forts sont remplis par extension de signe<sup>5</sup>
- 3. Fn mode 64 bits
- 4. Vocabulaire non officiel
- 5. Et une adresse non valide provoque une erreur, plusieurs heures de lecture de documentation ont été nécessaires pour obtenir cette information.

| · Les entrées des tables de pages sont chacune stockées sur une page |
|----------------------------------------------------------------------|
|                                                                      |
|                                                                      |
|                                                                      |
|                                                                      |
|                                                                      |
|                                                                      |
|                                                                      |
|                                                                      |
|                                                                      |
|                                                                      |
|                                                                      |

- · Les entrées des tables de pages sont chacune stockées sur une page
- · Les tables les plus basses référencent les adresses des pages<sup>6</sup>

<sup>6.</sup> Adresses alignées sur une page, i.e. 4Ko

- · Les entrées des tables de pages sont chacune stockées sur une page
- · Les tables les plus basses référencent les adresses des pages<sup>6</sup>
- · Les tables de niveau supérieur référencent les pages inférieures<sup>7</sup>

<sup>6.</sup> Adresses alignées sur une page, i.e. 4Ko

<sup>7.</sup> Adresses aussi alignées sur une page

- · Les entrées des tables de pages sont chacune stockées sur une page
- · Les tables les plus basses référencent les adresses des pages<sup>6</sup>
- · Les tables de niveau supérieur référencent les pages inférieures<sup>7</sup>
- Chaque entrée comporte des fanions indiquant les droits sur la page, principalement :

<sup>6.</sup> Adresses alignées sur une page, i.e. 4Ko

<sup>7.</sup> Adresses aussi alignées sur une page

- · Les entrées des tables de pages sont chacune stockées sur une page
- · Les tables les plus basses référencent les adresses des pages<sup>6</sup>
- · Les tables de niveau supérieur référencent les pages inférieures<sup>7</sup>
- Chaque entrée comporte des fanions indiquant les droits sur la page, principalement :
- · P : Indique que la page est bien présente

<sup>6.</sup> Adresses alignées sur une page, i.e. 4Ko

<sup>7.</sup> Adresses aussi alignées sur une page

- · Les entrées des tables de pages sont chacune stockées sur une page
- · Les tables les plus basses référencent les adresses des pages<sup>6</sup>
- · Les tables de niveau supérieur référencent les pages inférieures<sup>7</sup>
- Chaque entrée comporte des fanions indiquant les droits sur la page, principalement :
- · P : Indique que la page est bien présente
- US: Indique que la page est accessible en mode utilisateur (\_ring 3)

<sup>6.</sup> Adresses alignées sur une page, i.e. 4Ko

<sup>7.</sup> Adresses aussi alignées sur une page

- · Les entrées des tables de pages sont chacune stockées sur une page
- · Les tables les plus basses référencent les adresses des pages<sup>6</sup>
- · Les tables de niveau supérieur référencent les pages inférieures<sup>7</sup>
- Chaque entrée comporte des fanions indiquant les droits sur la page, principalement :
- · P : Indique que la page est bien présente
- US: Indique que la page est accessible en mode utilisateur (\_ring 3)
- RW : Indique qu'il est possible d'écrire sur la page<sup>8</sup>

<sup>6.</sup> Adresses alignées sur une page, i.e. 4Ko

<sup>7.</sup> Adresses aussi alignées sur une page

<sup>8. «</sup> If 0, writes may not be allowed »; possiblement ambigu

- · Les entrées des tables de pages sont chacune stockées sur une page
- · Les tables les plus basses référencent les adresses des pages<sup>6</sup>
- · Les tables de niveau supérieur référencent les pages inférieures<sup>7</sup>
- Chaque entrée comporte des fanions indiquant les droits sur la page, principalement :
- · P : Indique que la page est bien présente
- US: Indique que la page est accessible en mode utilisateur (\_ring 3)
- RW : Indique qu'il est possible d'écrire sur la page<sup>8</sup>
- · XD : Pour interdire l'exécution du contenu de la page

<sup>6.</sup> Adresses alignées sur une page, i.e. 4Ko

<sup>7.</sup> Adresses aussi alignées sur une page

<sup>8. «</sup> If 0, writes may not be allowed »; possiblement ambigu

- · Les entrées des tables de pages sont chacune stockées sur une page
- · Les tables les plus basses référencent les adresses des pages<sup>6</sup>
- · Les tables de niveau supérieur référencent les pages inférieures<sup>7</sup>
- Chaque entrée comporte des fanions indiquant les droits sur la page, principalement :
- · P : Indique que la page est bien présente
- US: Indique que la page est accessible en mode utilisateur (\_ring 3)
- RW : Indique qu'il est possible d'écrire sur la page<sup>8</sup>
- · XD : Pour interdire l'exécution du contenu de la page
- On peut aussi avoir des « hugepages » de 2Mo ou 1Go

<sup>6.</sup> Adresses alignées sur une page, i.e. 4Ko

<sup>7.</sup> Adresses aussi alignées sur une page

<sup>8. «</sup> If 0, writes may not be allowed »; possiblement ambigu

<sup>9.</sup> Vocabulaire non officiel

- · Les entrées des tables de pages sont chacune stockées sur une page
- · Les tables les plus basses référencent les adresses des pages<sup>6</sup>
- · Les tables de niveau supérieur référencent les pages inférieures<sup>7</sup>
- Chaque entrée comporte des fanions indiquant les droits sur la page, principalement :
- · P : Indique que la page est bien présente
- US: Indique que la page est accessible en mode utilisateur (\_ring 3)
- RW : Indique qu'il est possible d'écrire sur la page<sup>8</sup>
- · XD : Pour interdire l'exécution du contenu de la page
- · On peut aussi avoir des « hugepages » de 2Mo ou 1Go
- La page racine<sup>10</sup> est référencée par le registre CR3.<sup>11</sup>
- 6. Adresses alignées sur une page, i.e. 4Ko
- 7. Adresses aussi alignées sur une page
- 8. « If 0, writes may not be allowed »; possiblement ambigu
- 9. Vocabulaire non officiel
- 10. PMI 4 chez nous
- 11. À côté de quelques fanions supplémentaires que nous n'utilisons pas.

· On a une grande quantité de mémoire virtuelle disponible

- · On a une grande quantité de mémoire virtuelle disponible
- · Il est d'usage de séparer l'espace d'adressage en deux moitiés :

- · On a une grande quantité de mémoire virtuelle disponible
- · Il est d'usage de séparer l'espace d'adressage en deux moitiés :
- · Moitié haute pour le noyau

- · On a une grande quantité de mémoire virtuelle disponible
- · Il est d'usage de séparer l'espace d'adressage en deux moitiés :
- · Moitié haute pour le noyau
- · Moitié basse pour l'utilisateur

- · On a une grande quantité de mémoire virtuelle disponible
- · Il est d'usage de séparer l'espace d'adressage en deux moitiés :
- · Moitié haute pour le noyau
- Moitié basse pour l'utilisateur
- Grâce à la restructuration de la mémoire, on peut faire croire à chaque tâche qu'elle vit seule sur la machine

- · On a une grande quantité de mémoire virtuelle disponible
- · Il est d'usage de séparer l'espace d'adressage en deux moitiés :
- · Moitié haute pour le noyau
- Moitié basse pour l'utilisateur
- Grâce à la restructuration de la mémoire, on peut faire croire à chaque tâche qu'elle vit seule sur la machine
- Ceci permet d'avoir des exécutables dont le code dépend de la position en mémoire<sup>12</sup>

<sup>12.</sup> Position des données, des instructions, ...

## Application de la mémoire virtuelle

- · On a une grande quantité de mémoire virtuelle disponible
- · Il est d'usage de séparer l'espace d'adressage en deux moitiés :
- · Moitié haute pour le noyau
- · Moitié basse pour l'utilisateur
- Grâce à la restructuration de la mémoire, on peut faire croire à chaque tâche qu'elle vit seule sur la machine
- Ceci permet d'avoir des exécutables dont le code dépend de la position en mémoire<sup>12</sup>
- Permet aussi de simplifier l'agencement de la mémoire pour l'utilisateur : il est beaucoup plus simple de faire grandir la pile par exemple

<sup>12.</sup> Position des données, des instructions, ...

## Application de la mémoire virtuelle

- · On a une grande quantité de mémoire virtuelle disponible
- · Il est d'usage de séparer l'espace d'adressage en deux moitiés :
- · Moitié haute pour le noyau
- · Moitié basse pour l'utilisateur
- Grâce à la restructuration de la mémoire, on peut faire croire à chaque tâche qu'elle vit seule sur la machine
- Ceci permet d'avoir des exécutables dont le code dépend de la position en mémoire<sup>12</sup>
- Permet aussi de simplifier l'agencement de la mémoire pour l'utilisateur : il est beaucoup plus simple de faire grandir la pile par exemple
- La protection de la mémoire permet d'emêcher les utilisateurs de casser le noyau

<sup>12.</sup> Position des données, des instructions, ...

## Application de la mémoire virtuelle

- · On a une grande quantité de mémoire virtuelle disponible
- · Il est d'usage de séparer l'espace d'adressage en deux moitiés :
- · Moitié haute pour le noyau
- · Moitié basse pour l'utilisateur
- Grâce à la restructuration de la mémoire, on peut faire croire à chaque tâche qu'elle vit seule sur la machine
- Ceci permet d'avoir des exécutables dont le code dépend de la position en mémoire<sup>12</sup>
- Permet aussi de simplifier l'agencement de la mémoire pour l'utilisateur : il est beaucoup plus simple de faire grandir la pile par exemple
- La protection de la mémoire permet d'emêcher les utilisateurs de casser le noyau
- Elle permet aussi de protéger les utilisateurs les uns des autres 12. Position des données, des instructions, ...

· TLBs: « Translation Lookaside Buffers »

- · TLBs: « Translation Lookaside Buffers »
- $\cdot\,$  Stockent des traduction linéaire  $\to$  physique

- · TLBs: « Translation Lookaside Buffers »
- $\cdot$  Stockent des traduction linéaire o physique
- Permettent d'éviter de parcourir la hiérarchie de la mémoire virtuelle à chaque accès mémoire

- · TLBs: « Translation Lookaside Buffers »
- $\cdot$  Stockent des traduction linéaire o physique
- Permettent d'éviter de parcourir la hiérarchie de la mémoire virtuelle à chaque accès mémoire
- · Mais doivent êtres gérés à la main : il faut savoir quand les vider

- · TLBs: « Translation Lookaside Buffers »
- · Stockent des traduction linéaire ightarrow physique
- Permettent d'éviter de parcourir la hiérarchie de la mémoire virtuelle à chaque accès mémoire
- · Mais doivent êtres gérés à la main : il faut savoir quand les vider
- invlpg permet de vider les traductions associées à une page en particulier

- · TLBs: « Translation Lookaside Buffers »
- · Stockent des traduction linéaire ightarrow physique
- Permettent d'éviter de parcourir la hiérarchie de la mémoire virtuelle à chaque accès mémoire
- · Mais doivent êtres gérés à la main : il faut savoir quand les vider
- invlpg permet de vider les traductions associées à une page en particulier
- · On peut aussi vider tous les TLBs en rechargant CR3

- · TLBs: « Translation Lookaside Buffers »
- · Stockent des traduction linéaire ightarrow physique
- Permettent d'éviter de parcourir la hiérarchie de la mémoire virtuelle à chaque accès mémoire
- · Mais doivent êtres gérés à la main : il faut savoir quand les vider
- invlpg permet de vider les traductions associées à une page en particulier
- · On peut aussi vider tous les TLBs en rechargant CR3
- Ceci doit être fait en paritculier lors de la modification de la structure de la mémoire et lors d'un changement de permissions



## Protocoles UEFI

# Obtenir un framebuffer VGA

# Obtenir un accès au disque

# Reconstruire l'IDT, la GDT

\_\_\_\_\_

Appels systèmes

Interruptions

## Gestion des interruptions

- · toutes les variables d'état mises sur la pile, map sur un Context
- récupère la fonction dans handlers qui renvoie un pointeur sur le prochain contexte
- Fin d'interruption, reprisse du processus (voir passage en user mode)

## PIT (Programmable Interval Timer)

- · Oscillateur à une fréquence de ~ 1.193182 MHz
  - · Calcul d'un interval de temps approximant la fréquence voulue
- · IRQ régulier, vers le scheduler
- · Permet de mesurer le temps en nanosecoudes
  - · CMOS pour la seconde et au-delà

Scheduler

#### Tâches

- · Une tâche associée à chaque processus kernel ou utilisateur
  - · Y compris le boot dès l'initialisation de la plateforme
- · Nombre fixe de PID, stockés dans une bitmap
- · Mémoire allouée une fois seulement :
  - · 2 pointeurs pour le scheduler
  - · pointeurs vers les piles
  - variables d'état (kernel mode, pid, timeout, scheduled...)

## Round-Robin scheduling

- · Pointeur vers chaque tâche la première fois qu'elle est scheduled
- · Chaque tic du PIT : changement de tâche (préemption)
- · Priorités : similaire au microkernel L4 (0 à 255)
- Tache vide

### Status d'un processus

- États similaire à linux: runnable, stopped, sleep, sleepNoInterrupt, zombie
- · Changement d'état rapide : modifier un octet
- · Le scheduler rejette les processus non exécutables ensuite
  - · Permet de gagner du temps
  - Contrepartie : pas en  ${\cal O}(1)$

### **Timeouts**

- 3 listes doublement chaînées
- · e\_soon, e\_late
- timeouts proches : triés (insertion O(n), accès O(1))
- timeouts tardifs et lointaints : désordonné (accès O(n), insertion O(1))
- · temps écoulé calculé avec le PIT
- · Retire immédiatement du scheduling (besoin des pointeurs)

Affichage à l'écran

#### Côté kernel

- Au boot, utilisation de l'interface UEFI pour trouver le mode d'affichage correct
  - · Récupération du pointeur vers le framebuffer et des informations
- · Délégation au driverspace
  - · Librairie partagée pour le kernel et les drivers
  - · Juste besoin de map une zone de la mémoire vers le buffer

### Librairie

- Graphics : primitives de base
  - Conversion code couleur / pixel (packed struct sur 32 bits)
  - · Gestions de couleurs
  - · Dessinner une zone
  - Copier un tableau de pixel vers une portion d'écran (en redimensionnant)
  - Positionner et dessiner du texte (police simple); permet de se passer de UEFI
- · TTY: afficage textuel
  - · Affiche le texte à la suite
  - · Retours à la ligne, scroll automatique
  - Gestion des caractères spéciaux (retour arrière, retour chariot, nouvelle ligne, tabulation)
  - · Alignement du texte
  - · "Suivre" la position du texte pour les steps
- · Démo · écran de boot