# Архитектура ЭВМ и язык ассемблера

#### Семинар #30:

- 1. Регистр EFLAGS.
- 2. Операции над 64-битными числами.
- 3. Условные перемещения.

# Знаковое/беззнаковое переполнение, регистр EFLAGS



### Знаковое/беззнаковое переполнение

Приведите пример 8-битных значений, при сложении которых:

1. Происходит только беззнаковое переполнение:

2. Происходит только знаковое переполнение.

3. Происходит как знаковое, так и беззнаковое переполнение.

### Знаковое/беззнаковое переполнение

Приведите пример 8-битных значений, при сложении которых:

1. Происходит только беззнаковое переполнение:

$$255 + 1 = 0, -1 + 1 = 0$$

$$11111111 + 00000001 = 00000000$$

2. Происходит только знаковое переполнение.

$$127 + 127 = 254$$
,  $127 + 127 = -2$   
 $011111111 + 011111111 = 111111110$ 

3. Происходит как знаковое, так и беззнаковое переполнение.

$$128 + 128 = 0$$
,  $-128 + -128 = 0$   
 $10000000 + 100000000 = 000000000$ 

#### **Регистр EFLAGS**

|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 31                                                                       | 30                                                      | 29                                         | 28                       | 27                                   | 26       | 25 | 24 | 23 | 22           | 21 | 20          | 19          | 18     | 17     | 16     | 15 | 14     | 13 12            | 11     | 10     | 9      | 8 | 7 | 6      | 5 | 4      | 3 | 2      | 1 | 0      |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------|---------------------------------------------------------|--------------------------------------------|--------------------------|--------------------------------------|----------|----|----|----|--------------|----|-------------|-------------|--------|--------|--------|----|--------|------------------|--------|--------|--------|---|---|--------|---|--------|---|--------|---|--------|
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 0                                                                        | 0                                                       | 0                                          | 0                        | 0                                    | 0        | 0  | 0  | 0  | 0            | I  | V<br>I<br>P | V<br>I<br>F | A<br>C | V<br>M | R<br>F | 0  | N<br>T | 1<br>0<br>P<br>L | O<br>F | D<br>F | I<br>F | T | S | Z<br>F | 0 | A<br>F | 0 | P<br>F | 1 | C<br>F |
| X ID Flag (ID X Virtual Inter X Virtual Inter X Alignment (ID X Virtual-8086) X Resume Fl X Nested Tas X I/O Privilege S Overflow F C Direction F X Interrupt Er X Trap Flag (ID Sign Fl | erru<br>Che<br>Che<br>ag<br>ag<br>lag<br>lag<br>lag<br>SF)<br>SF)<br>(PI | ipt i eck<br>loc<br>(R<br>NT<br>ev<br>(C<br>I (I<br>I e | Per la | end<br>g (<br>Acc<br>(V) | din<br>VI<br>Ce:<br>M)<br>)PI<br>(IF | g (F) ss | Co | P) | ro | I ( <i>F</i> | AC |             |             |        |        |        |    |        |                  |        |        |        |   |   |        |   |        |   |        |   |        |
| S Indicates a                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | Sta                                                                      | atu                                                     | s F                                        | Fla                      | g                                    |          |    |    |    |              |    |             |             |        |        |        |    |        |                  |        |        |        |   |   |        |   |        |   |        |   |        |

- C Indicates a Control Flag
- X Indicates a System Flag

Reserved bit positions. DO NOT USE. Always set to values previously read.

#### **Peructp EFLAGS**

#### 3.4.3.1 Status Flags

The status flags (bits 0, 2, 4, 6, 7, and 11) of the EFLAGS register indicate the results of arithmetic instructions, such as the ADD, SUB, MUL, and DIV instructions. The status flag functions are:

|             | · · · · · · · · · · · · · · · · · · ·                                                                                                                                                                                                                                                     |
|-------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| CF (bit 0)  | <b>Carry flag</b> — Set if an arithmetic operation generates a carry or a borrow out of the most-significant bit of the result; cleared otherwise. This flag indicates an overflow condition for unsigned-integer arithmetic. It is also used in multiple-precision arithmetic.           |
| PF (bit 2)  | <b>Parity flag</b> — Set if the least-significant byte of the result contains an even number of 1 bits; cleared otherwise.                                                                                                                                                                |
| AF (bit 4)  | <b>Auxiliary Carry flag</b> — Set if an arithmetic operation generates a carry or a borrow out of bit 3 of the result; cleared otherwise. This flag is used in binary-coded decimal (BCD) arithmetic.                                                                                     |
| ZF (bit 6)  | <b>Zero flag</b> — Set if the result is zero; cleared otherwise.                                                                                                                                                                                                                          |
| SF (bit 7)  | <b>Sign flag</b> — Set equal to the most-significant bit of the result, which is the sign bit of a signed integer. (0 indicates a positive value and 1 indicates a negative value.)                                                                                                       |
| OF (bit 11) | <b>Overflow flag</b> — Set if the integer result is too large a positive number or too small a negative number (excluding the sign-bit) to fit in the destination operand; cleared otherwise. This flag indicates an overflow condition for signed-integer (two's complement) arithmetic. |

**OF** = "знаковое переполнение" **ZF** = "результат равен 0"

CF = "беззнаковое переполнение" SF = "результат отрицателен"

## Операции над 64-битными числами



#### Операции с 32-битными числами

```
// Беззнаковые 32-битные числа.
static uint32 t u32 a;
static uint32 t u32 b;
static uint32 t u32 c;
static uint32 t u32 d;
u32 c = u32 a * u32 b;
u32 d = u32 a / u32 b;
// Знаковые 32-битные числа.
static int32 t s32 a;
static int32 t s32 b;
static int32 t s32 c;
static int32 t s32 d;
s32 c = s32 a * s32 b;
s32 d = s32 a / s32 b;
```

```
edx, dword [ebx+0x70]
mov
       eax, dword [ebx+0x74]
mov
imul
       eax, edx
       dword [ebx+0x78], eax
mov
       eax, dword [ebx+0x70]
mov
       edi, dword [ebx+0x74]
mov
       edx, 0x0
mov
div
       edi
       dword [ebx+0x7c], eax
mov
       edx, dword [ebx+0x80]
mov
       eax, dword [ebx+0x84]
mov
imul
       eax, edx
       dword [ebx+0x88], eax
mov
       eax, dword [ebx+0x80]
mov
       edi, dword [ebx+0x84]
mov
cdq
idiv
       edi
       dword [ebx+0x8c], eax
mov
```

#### Знаковое расширение

```
// Знаковые 32-битные числа.
static int32_t s32_a;
static int32_t s32_b;
static int32_t s32_c;
static int32_t s32_d;

s32_c = s32_a * s32_b;
s32_d = s32_a / s32_b;
```

```
mov eax, dword [ebx+0x80]
mov edi, dword [ebx+0x84]
cdq
idiv edi
mov dword [ebx+0x8c], eax
```

#### CWD/CDQ/CQO—Convert Word to Doubleword/Convert Doubleword to Quadword

| Opcode     | Instruction | Op/<br>En | 64-Bit<br>Mode | Compat/<br>Leg Mode | Description                    |
|------------|-------------|-----------|----------------|---------------------|--------------------------------|
| 99         | CWD         | ZO        | Valid          | Valid               | DX:AX := sign-extend of AX.    |
| 99         | CDQ         | Z0        | Valid          | Valid               | EDX:EAX := sign-extend of EAX. |
| REX.W + 99 | CQ0         | ZO        | Valid          | N.E.                | RDX:RAX:= sign-extend of RAX.  |

#### Сложение 64-битных чисел

```
; edx:eax = qword [u64 a]
mov eax, dword [u64 a + 0]
mov edx, dword [u64 a + 4]
; ecx:ebx = gword [var64bit b]
mov ebx, dword [u64 b + 0]
mov ecx, dword [u64 b + 4]
; eax = eax + ebx
; Выставляем флаг переноса CF (Carry Flag)
add eax, ebx
; edx = edx + ecx + CF
; Используем флаг переноса СF
adc edx, ecx
; qword [var64bit a] = edx:eax
mov dword [u64 a + 0], eax
mov dword [u64 a + 4], edx
```

#### Умножение 64-битных чисел

```
// Беззнаковые 64-битные числа.
static uint64_t u64_a;
static uint64_t u64_b;
static uint64_t u64_c;
static uint64_t u64_d;

u64_c = u64_a * u64_b;
u64_d = u64_a / u64_b;
```

```
esi, dword [ebx+0x90]
                               {u64_a.1618}
mov
       edi, dword [ebx+0x94] {u64_a.1618+4}
mov
       eax, dword [ebx+0x98] {u64_b.1619}
mov
        edx, dword [ebx+0x9c] {u64_b.1619+4}
mov
       ecx, edi
mov
imul
       ecx, eax
       dword [ebp-0x1c {var_20}], ecx
mov
       ecx, edx
mov
imul
       ecx, esi
add
        ecx, dword [ebp-0x1c {var_20}]
mu1
        esi
add
       ecx, edx
       edx, ecx
mov
        dword [ebx+0xa0], eax \{u64_c.1620\}
mov
       dword [ebx+0xa4], edx \{u64\_c.1620+4\}
mov
```

#### Деление 64-битных чисел

```
// Беззнаковые 64-битные числа.
static uint64_t u64_a;
static uint64_t u64_b;
static uint64_t u64_c;
static uint64_t u64_d;

u64_c = u64_a * u64_b;
u64_d = u64_a / u64_b;
```

```
eax, dword [ebx+0x90]
                              {u64_a.1618}
mov
       edx, dword [ebx+0x94]
                              {u64_a.1618+4}
mov
       esi, dword [ebx+0x98] {u64_b.1619}
mov
       edi, dword [ebx+0x9c] {u64_b.1619+4}
mov
       edi {var_30}
push
push
       esi {var 34}
       edx {var_38}
push
push
       eax {var_3c}
call
       udivdi3
add
       esp, 0x10
       dword [ebx+0xa8], eax \{u64_d.1621\}
mov
       dword [ebx+0xac], edx \{u64_d.1621+4\}
mov
```

### Знаковые/беззнаковые операции

```
esi, dword [ebx+0x90]
                                {u64_a.1618}
mov
mov
        edi, dword [ebx+0x94]
                               {u64_a.1618+4}
        eax, dword [ebx+0x98]
                               {u64_b.1619}
mov
        edx, dword [ebx+0x9c]
                               {u64_b.1619+4}
mov
        ecx, edi
mov
imul
        ecx, eax
        dword [ebp-0x1c {var_20}], ecx
mov
        ecx, edx
mov
imul
        ecx. esi
        ecx, dword [ebp-0x1c {var_20}]
add
mul
        esi
        ecx, edx
add
        edx, ecx
mov
        dword [ebx+0xa0], eax \{u64\_c.1620\}
mov
        dword [ebx+0xa4], edx
                               {u64_c.1620+4}
mov
        eax, dword [ebx+0x90] {u64_a.1618}
mov
        edx. dword [ebx+0x94] {u64_a.1618+4}
mov
        esi, dword [ebx+0x98] {u64_b.1619}
mov
        edi, dword [ebx+0x9c]
                               {u64_b.1619+4}
mov
        edi {var_30}
push
push
        esi {var_34}
push
        edx {var_38}
        eax {var_3c}
push
call
        __udivdi3
add
        esp, 0x10
        dword [ebx+0xa8], eax \{u64_d.1621\}
mov
        dword [ebx+0xac]. edx {u64 d.1621+4}
mov
```

```
esi, dword [ebx+0xb0]
                               {s64_a.1622}
mov
        edi, dword [ebx+0xb4]
mov
                               {s64_a.1622+4}
        eax, dword [ebx+0xb8]
mov
                               {s64_b.1623}
        edx. dword [ebx+0xbc]
                               {s64 b.1623+4}
mov
        ecx, edi
mov
imul
        ecx. eax
        dword [ebp-0x1c {var_20_1}], ecx
mov
        ecx, edx
mov
imul
        ecx, esi
        ecx. dword [ebp-0x1c {var_20_1}]
add
mul
        esi
        ecx, edx
add
        edx. ecx
mov
        dword [ebx+0xc0], eax \{s64\_c.1624\}
mov
        dword [ebx+0xc4], edx
mov
                               {s64_c.1624+4}
mov
        eax, dword [ebx+0xb0]
                               {s64 a.1622}
        edx, dword [ebx+0xb4] {s64_a.1622+4}
mov
        esi. dword [ebx+0xb8]
                              {s64_b.1623}
mov
        edi, dword [ebx+0xbc]
                               {s64 b.1623+4}
mov
        edi {var_30_1}
push
        esi {var_34_1}
push
push
        edx {var_38_1}
push
        eax {var_3c_1}
call
        __divdi3
add
        esp. 0x10
        dword [ebx+0xc8], eax \{s64_d.1625\}
mov
mov
        dword [ebx+0xcc], edx
                               {s64_d.1625+4}
```

## Условные перемещения



#### Условные перемещения

```
; Считываем два числа из консоли.
call io get dec
mov ebx, eax
call io get dec
mov ecx, eax
; Производим сравнение.
cmp ebx, ecx
; Выполняем условное перемещение.
cmovl eax, dword [cmp neg]
cmove eax, dword [cmp zer]
cmovg eax, dword [cmp pos]
: Print result:
call io print dec
```

## Вопросы?



Красивые иконки взяты с сайта <u>handdrawngoods.com</u>