4.2.4 图题 4.2.4 中的 D 锁存器由 4 个与非门和 1 个非门构成,试用**或**-非门代替 4 个与非门,并保留非门,构成 D 锁存器。当使能信号有效时,使其满足 D 锁存器的特性方程  $Q^{n+l}=D$ 。要求画出逻辑图,并列出特性表。





4.3.3 由异或门和边沿 D 触发器组成的电路及输入  $A \cdot B \cdot CP$  信号波形如图题 4.3.3 所示。设触发器的初态为  $\mathbf{0}$ ,画出输出端  $\mathbf{Q}$  的电压波形。



- 4.3.4 设图题 4.3.4 所示电路中,触发器的初态均为 0。
- (1) 画出在时钟脉冲 CP 作用下, 电路输出端  $Q_1$ 、 $Q_0$  的电压波形。
- (2) 试说明  $Q_1$ 、 $Q_0$  信号频率与 CP 信号频率之间的关系。





4.4.3 由边沿 JK 触发器组成的两相脉冲源电路如图题 4.4.3 所示,试对应时钟脉冲 CP 画出图中  $Q_0$ 、 $\overline{Q}_0$ 、 $Q_1$ 、 $\overline{Q}_1$ 和  $y_1$ 、 $y_2$ 的电压波形,并说明  $y_1$ 和  $y_2$ 的时间关系。





4.4.5 由边沿 D 触发器和同或门组成的电路如图题 4.4.5 所示,试列出特性表,分析电路完成的逻辑功能。



1° CP 处子上升沿, T=0 时

若 
$$Q=0$$
  $\overline{Q}=1$  ,例  $T$   $\overline{Q}Q=0$   $Q=0$   $Q=0$   $\overline{Q}=0$  ,例  $\overline{Q}Q=1$   $Q=0$  所以  $Q^{n+1}=Q^n$ 

20 CP处于上升沿, T=1 时

若Q=0 
$$\overline{Q}=1$$
,则 $TO\overline{Q}=1$   $Q=1$  若Q=1  $\overline{Q}=0$ ,则 $TO\overline{Q}=0$   $Q=0$  所以 $Q^{n+1}=\overline{Q}^n$ 

3° CP处于其他状态 Q"=Q"

| c.P          | T   | o o      | o Qu |
|--------------|-----|----------|------|
| · ×          | × . | · × ·    | . Qn |
| · 1          | . 0 | *        | . Ø  |
| lacktriangle | 1   | <b>X</b> | . Qn |

CP处于上升设:

T=1 相当于T触发器

T=0保持 Q 的状态, 银存 CP处于其他状态, 保持 Q , 银存