

فصل دوم

ترانزیستور های اثر میدانی و مدلسازی آنها

در این فصل مدل سازی و عملکرد ترانزیستورهای اثرمیدانی مورد بررسی قرار خواهد گرفت. امروزه طراحی بسیاری از مدارهای مجتمع دیجیتال، مبتنی بر این نوع ترانزیستور است.

# ترانزیستور اثر میدانی

یکی دیگر از عناصر مهم استفاده شده در مدارات مجتمع ترانزیستور اثر میدانی یا 'FET است. در این ترانزیستور مبنای کار برکنترل عبور جریان الکتریکی توسط یک میدان الکتریکی است. تقسیم بندی اولیه برای این قطعه دو مدل پایه را معرفی می نماید:

- ۱. ترانزیستور اثر میدان پیوندی (JFET)
- ۲. ترانزیستور اثر میدان نیمه هادی اکسید فلز (MOS FET) ۲.

در ابتدا عملكرد JFET را مرور مي كنيم:

ند. شکل عالیه آن می تواند جریان بین دو پایانه دیگر را کنترل کند. شکل JFET مشابه BJT قطعه ای است سه سر که یک پایانه آن می تواند جریان بین دو پایانه دیگر را کنترل کند. شکل کلی آن به صورت زیر است:

شکل زیر یک قطعه ی pn است که در واقع ترانزیستور FET کانال n را تشکیل می دهد. دو انتهای بوسیله یک اتصال اهمی به پایانه ای به نام D(درین) و S (سورس) متصل است که از نظر ساختار تفاوتی باهم ندارند. این قطعه ی pn هرگز نباید هدایت (forward) شود و در بایاس معکوس نگه داشته می شود. بنابر این جریان ورودی آن همان جریان اشباع معکوس دیود است.



منحنی مشخصه ی FET مطابق شکل زیر است که به ازای مقادیر مختلف ولتاژ گیت-سورس دسته منحنی هایی بدست می آید. سه ناحیه روی این منحنی ها قابل تفکیک است:

ناحیه اول که به صورت خطی بالا می رود ناحیه مقاومتی (تریودی) گویند.

ناحیه دوم که به صورت خط مستقیم است ناحیه منبع جریان (اشباع).

ناحیه سوم نیز ناحیه شکست است.

<sup>&</sup>lt;sup>1</sup> Field Effect Transistor



مرز ناحیه سمت چپ یعنی منطقه تریودی وضعیت انسداد کانال است که از آن به بعد جریان ثابت می ماند. رابطه ی بین ولتاژ اعمالی در گیت و مسدود شدن کانال مطابق زیر است:

 $V_{DS(PO)}\!\!=\!V_{PO}\!\!+\!V_G$ 

در ناحیه تریودی این قطعه مشابه یک مقاومت عمل می کند که معادله زیر اولین تقریب مناسب برای مقدار مقاومت بر حسب ولتاژ اعمال شده  $V_{\rm GS}$  است:

 $R_d = r_o / (1 + V_{GS} / V_{PO})^2$ 

 $r_{d}$ ، که  $V_{GS}$  مقاومت در  $V_{GS}$  است و  $V_{GS}$  مقاومت در ازای ویژه  $V_{GS}$  است. هرقدر میزان  $V_{GS}$  است )بیشتر شود،  $V_{GS}$  بزرگ تر است و در ضمن این ناحیه در ناحیه مقاومتی صدق می کند.

به طور کلی را بطه ورودی خروجی در FET در ناحیه اشباع به شکل زیر بدست می آید:

 $I_{DS} = I_{PO}[1 + 3V_{GS}/V_{PO} + 2*(-V_{GS}/V_{PO})^{3/2}]$ 

 $I_{DS}\!\!=\!\!I_{PO}[1\!+\!V_{GS}\!/V_{PO}]^2$ 

نماد های استفاده شده برای FET کانال p و p بصورت زیر است:



وبرای FET کانال N از نماد زیر استفاده خواهیم کرد:



# ترانزیستورهای MOS

نمادهایی که در این کتاب برای نمایش ترانزیستورهای MOS افزایشی به کار می رود، در شکل ( $^{-1}$ ) نشان داده شده است.  $^{-1}$  ترانزیستورهای MOS در واقع دارای چهار پایه می باشند که پایه چهارم اتصالی به زیرلایه در دارد. برای مدارهای دیجیتال، اتصال زیرلایه در زیرلایه در ترانزیستورهای نوع  $^{-1}$  تقریباً منفی ترین ولتاژ در  $^{-1}$  خواهد بود (یعنی زمین و یا  $^{-1}$ ) و بطور مشابه، اتصال زیرلایه در ترانزیستورهای نوع  $^{-1}$  مثبت ترین ولتاژ در  $^{-1}$  در نظر گرفته می شود که با  $^{-1}$  مشخص می شود. از آنجایی که مطلب مذکور اغلب رعایت می شود، پایه چهارم معمولاً در شماتیک نشان داده نمی شود، مگر آنکه پایه چهارم به ولتاژی غیر از آنچه بیان شد متصل شده باشد.



شكل ۳-۱. يك ترانزيستور افزايشي از نوع (الف) NMOS و (ب) PMOS.

\_

<sup>\</sup> Substrate

در یک ترانزیستور NMOS، پایه سورس پایه ای است که دارای کمترین پتانسیل الکتریکی باشد و پایه دیگر درین نام دارد. عکس این مطلب در مورد ترانزیستور PMOS صادق است. اگر یک ترانزیستور MOS افزایشی دارای ولتاژ گیت- سورس نزدیک به صفر باشد، هدایت نخواهد کرد و هیچ گونه کانالی بین درین و سورس وجود نخواهد داشت. این بدان معنی است که در هنگام بررسی عملکرت تابع منطقی مدار، می توان ترانزیستور را نادیده گرفت، گویی هرگز در مدار وجود نداشته است. هرچند، در نتیجه نواحی تهی موجود بین پایه- زیرلایه در بایاس معکوس، خازن های پارازیتیکی بین پایه های ترانزیستور تا زمین (برای ترانزیستور NMOS) و یا V<sub>DD</sub> (برای ترانزیستور PMOS) وجود خواهد داشت. این خازن های مربوط به پایه ها را تنها زمانی که تأخیر گذرای گیت های در حال تغییر وضعیت را تخمین می زنیم، در نظر خواهیم گرفت. این خازن های پارازیتیک هم در اثر محیط و هم در اثر مساحت پایه ها بوجود می آیند. خازن پایه، هنگامی که ولتاژ بایاس معکوس پایه افزایش یابد، بطور غیر خطی کاهش می یابد (تقریباً بطور متناسب با معکوس جذر ولتاژ بایاس معکوس پایه). تقریب مناسب در حدود ۰٫۶ برابر ظرفیت خازنی کل پایه است هنگامی که پایه در صفر ولت بایاس شده باشد. محیط و مساحت یک پایه را می توان از روش های خاصی محاسبه نمود که در آینده در این رابطه بحث خواهد شد اما این مباحث بطور دقیق تر در درس VLSI بررسی خواهد شد. البته این حقیقت که خازن های پایه های ترانزیستورهای PMOS بین پایه و  $V_{DD}$  هستند، در مدارهای دیجیتال تا حدودی نا محسوس است و خازن های پایه ها را می توان با خازن های پارازیتیک بین پایه ها و زمین تخمین زد. هرگاه ولتاژ مؤثر گیت- سورس بیشتر از صفر باشد، کانالی در ترانزیستورهای MOS شکل می گیرد. برای یک ترانزیستور NMOS یعنی  $V_{eff} = V_{GS} - V_{tn} > 0$  و برای یک ترانزیستور PMOS یعنی  $V_{tp} = V_{sg} - |V_{tp}| = V_{sg} + V_{tp} > 0$  و داریم  $V_{tp} \approx -0.7v$  در این حالت معادلات سیگنال  $V_{DS} > V_{eff}$  و برای یک ترانزیستور MOS تخمین می زند برای  $V_{DS} < V_{eff}$  بصورت رابطه (۱–۳) و برای یک ترانزیستور بصورت رابطه (۳-۲) می باشد.

$$I_{D} = \mu_{n} \frac{W}{L} C_{ox} \left[ (V_{GS} - V_{tn}) V_{DS} - \frac{V_{DS}^{2}}{2} \right]$$
 (3.1)

$$I_{D} = \frac{\mu_{n} C_{ox} W}{2} (V_{GS} - V_{tn})^{2}$$
 (3.2)

در این روابط  $\mu_n$  قابلیت تحرک الکترون ها است تقریباً برابر است با  $\frac{m^2}{v_s}$  و  $0.05 \frac{m^2}{v_s}$  خازن گیت در واحد سطح است که یک پارامتر وابسته به تکنولوژی است و مقدار نوعی آن برای تکنولوژی  $v_s$  مایکرون برابر است با  $v_s$  عرض مؤثر ترانزیستور  $v_s$  و طول مؤثر آن  $v_s$  می باشد. در مدارهای دیجیتال، تقریباً تمام ترانزیستورها کوچکترین طول ممکن را دارا می باشند. این بدان معناست که گذشته از اینکه توپولوژی مدار چه باشد، تنها انتخاب ممکن برای طراح، معمولاً فقط عرض ترانزیستور است.

<sup>\</sup> Active or Saturation

قابلیت تحرک حامل های p یا حفره ها، در حدود  $\frac{m^2}{v_s}$  0.02 می باشد. به تجربه می توان گفت که خواننده محترم تنها لازم است که معادلات ترانزیستور NMOS را به خاطر بسپارد و هر کجا که لازم شد با تغییرات گفته شده و یادآوری این نکته که همواره در ترانزیستورهای PMOS جریان (بار الکتریکی) از سورس به درین جاری می شود (بر خلاف ترانزیستورهای NMOS که از درین به سورس جاری می شود)، معادلات را برای ترانزستور PMOS تبدیل نماید.

زمانی که ولتاژ درین- سورس یک ترانزیستور NMOS (یا ولتاژ سورس- درین یک ترانزیستور PMOS) مقدار بزرگی باشد، آنگاه رابطه (۲-۳) به کار می رود و ترانزیستور بصورت یک منبع جریان ساده که در شکل (۳-۲ الف) مشاهده می شود و عملکرد گرای مدار مد نظر باشد، مدل شکل (۳-۲ ب) مورد استفاده قرار خواهد گرفت. خازن  ${\cal C}_{gs}$  نظر است، مدل می شود. هرگاه عملکرد گذرای مدار مد نظر باشد، مدل شکل (۳-۲ ب) مورد استفاده قرار خواهد گرفت. خازن یک در ترانزیستوری که دارای ولتاژ درین- سورس بزرگی باشد تقریباً مساوی است با  ${\cal C}_{ox}$  اگر ولتاژ درین- سورس یک ترانزیستور بزرگ نباشد، آنگاه خازن کلی دیده شده توسط یک گیت منطقی که به گیت ترانزیستور متصل به آن معمولاً با حاصلضرب مساحت گیت ترانزیستور در  ${\cal C}_{ox}$  که به عبارتی یعنی  ${\cal C}_{g}$  تقریب زده می شود. هرگاه ولتاژ درین- سورس معلوم نباشد و یا در حال تغییر باشد، آنگاه این مقدار حد اکثر به منظور تقریب مورد استفاده قرار خواهد گرفت.

$$G \circ \bigcup_{D} I_{D} = \frac{\mu_{n}C_{ox}}{2} \frac{W}{L} (V_{GS} - V_{tn})^{2} C_{gS} \underbrace{\int_{D} \int_{D} \frac{1}{L} C_{db}}_{C_{gS} - V_{tn}} I_{D} = \frac{\mu_{n}C_{ox}}{2} \frac{W}{L} (V_{GS} - V_{tn})^{2}$$

شکل ۳-۲. مدلهای ساده شده یک ترانزیستور NMOS که ولتاژ درین- سورس بزرگی دارد و بنابراین در ناحیه اشباع است (الف) برای فرکانس های پایین و (ب) برای تحلیل گذرا.

این خازن های گیت ترانزیستورها و خازن های پایه های ترانزیستور که قبلاً به آنها اشاره شد، اغلب در مدارهای مجتمع، بزرگترین فاکتورهای موجود در بارهای خازنی پارازیتیک محسوب می شوند. خازن های پارازیتیک مربوط به اتصلات میانی که فلزی هستند نیز اگر طول این اتصالات میانی بلند باشد بسیار مهم خواهند بود. خازن های و  $C_{ab}$  و خازنه های پایه های ترانزیستور هستند. این خازن ها در صورتی که ولتاژ بایاس معکوسی در پایه مربوطه موجود باشد، بشدت غیر خطی رفتار می کنند. در یک مدار مجتمع در عمل تمام پایه ها بایاس معکوس هستند و بطور مؤثر هیچ جریانی از آنها عبور نمی کند، به استثنای پایه های ترانزیستورهای دوقطبی. خازن های مذکور، شدیداً با مساحت پایه ها نسبت مستقیم دارند. اغلب، خازن پایه در واحد سطح که با  $C_{j-0}$  نمایش داده می شود، برای هر تکنولوژی IC برای ولتاژ بایاس معکوس صفر ولت برای هر کدام از پایه داده می شود. تقریب مرسومی که به منظور در نظر گرفتم غیر خطی بودن خازن پایه زده می شود بصورت حاصلضرب  $C_{j-0}$  در مساحت گیت در ضریب مرسومی که به منظور در نظر گرفتم غیر خطی بودن خازن پایه ها و توضیح اینکه چگونه مساحت پایه ها تخمین زده می شوند، در این فصل و فصول و فصول

آینده ارائه خواهد شد. البته این محاسبات بطور گسترده ای توسط سیستم های طراحی به کمک کامپیوتر بطور خودکار صورت می پذیرد. این سیستم ها قادرند سایز ترانزیستورها را به محض اینکه چینش ۱ مدار آماده شد استخراج کنند.

هرگاه ولتاژ درین- سورس یک ترانزیستور NMOS (یا ولتاژ سورس- درین یک ترانزیستور PMOS) خیلی کوچک باشد، رابطه (۳-۱) را می توان بصورت رابطه (۳-۳) نوشت.

$$I_{D} = \mu_{n} \frac{W}{L} C_{ox} (V_{GS} - V_{tn}) V_{DS}$$
 (3.3)

به طوری که داریم:

$$r_{ds} = \frac{V_{DS}}{I_D} \approx \frac{1}{\mu_n \frac{W}{L} C_{ox} (V_{GS} - V_{tn})}$$
(3.4)

بنابراین، هنگامی که عملکرد که مد نظر باشد، مدل ساده ترانزیستوری که در این ناحیه کاری قرار دارد، تنها یک مقاومت است که در شکل (۳-۳ الف) نشان داده شده است. هرگاه عملکرد گذرای مدار مد نظر باشد، مدل پیچیده تری که در شکل (۳-۳ ب) نشان داده شده است و شامل خازنهای پارازیتیکی پایه های ترانزیستور و خازن گیت- سورس و خازن گیت- درین می باشد، مورد استفاده قرار می گیرد. خازن های مذکور اغلب با استفاده از فرمول  $C_{gs} = C_{gd} = \frac{1}{2} W.L.C_{ox}$  تقریب زده می شوند. هرگاه مدل سازی در این سطح الزامی باشد، مدل های ساده شده ای که در این بخش معرفی شدند ممکن است کافی نباشند و باید از مدل های دقیق تری که بعداً در همین فصل معرفی خواهند شد باید استفاده کرد. زمانی که یک ترانزیستور دارای تغییرات ولتاژ درین- سورس در محدوده بسیار کوچک تا بسیار بزرگ باشد و برعکس، آنگاه ترانزیستور را می توان با یک مقاومت که مقدار آن از رابطه زیر محاسبه می شود، تقریب زد.

$$r_{ds} = \frac{2.5}{\mu_n \frac{W}{L} C_{ox} (V_{GS} - V_{tn})}$$
(3.5)

اثبات و تصدیق این تقریب، در فصل ۴ ارائه خواهد شد. این رابطه با حدود ۲۵ درصد خطا عمل می کند اما در تحلیل های ساده یاسخ گذرا و با فرض اینکه خازن های پارازیتیک را بتوان تقریب زد (در فصل ۴ توضیح داده خواهد شد)، بسیار مفید است.

\_

<sup>\</sup> Layout



شکل ۳-۳. مدل های ساده شده برای یک ترانزیستور NMOS که دارای ولتاژ درین- سورس کوچکی است و بنابراین در ناحیه خطی قرار دارد (الف) برای فرکانس های پایین و (ب) برای تحلیل گذرا.

به شباهت ها و تفاوت های روابط (۳-۴) و (۳-۵) توجه کنید. باید واضح باشد که در مدل سازی ترانزیستورهای MOS بسیاری از تقریب ها بطور الزامی مورد استفاده قرار گرفت. این تقریب ها لازم هستند چراکه عملکرد غیرخطی ترانزیستور و بسیاری از اثرات مرتبه دوم که مهم هستند، به منظور تحلیل دقیق، بسیار پیچیده می باشند، به ویژه در مورد ترانزیستورهای نوین با ابعاد زیر مایکرون. بدین دلایل، سرعت مدارهای دیجیتالی را به ندرت می دوان بهتر از ۱۰ الی ۲۰٪ تخمین زد و از این رو، طراحان محتاط، همیشه روش های طراحی محافظه کارانه ای را برای داشتن حاشیه های بالا در نظر می گیرند تا از طرح آنها از مدل سازی های نا دقیق در امان باشد.

## ترانز یستورهای MOS

در حال حاضر در معروف ترین تکنولوژی ایجاد مدارهای در ابعاد مایکرون از ترانزیستورهای MOS استفاده می شود. برخلاف اکثر تکنولوژی های ترانزیستورهای دوقطبی ( $^{\text{BJT}}$ ) که در آنها یک نوع از ترانزیستورها (منظور ترانزیستورهای است) استفاده می شود، مدارهای MOS عموماً از هر دونوع ترانزیستورهای نوع  $^{\text{g}}$  و  $^{\text{g}}$  بطور مکمل استفاده می شود. البته اکثر تکنولوژی های T استفاده می توانند از ترانزیستورهای جانبی pnp استفاده نمایند. عموماً این ترانزیستورها را می توان به منظور ایجاد منابع جریان استفاده کرد چراکه بهره پایین و پاسخ فرکانسی ضعیفی دارند. اخیراً تکنولوژی های دوقطبی از ترانزیستورهای پرسرعت  $^{\text{g}}$  می کنند. این در دسترس قرار گرفته اند و استفاده از آنها در حال گسترش است، مانند ترانزیستورهای پرسرعت  $^{\text{g}}$  استفاده می کنند. این تکنولوژی هاریال تکنولوژی های دوقطبی مکمل نامیده می شوند.

ترانزیستورهای نوع n در حضور ولتاژ مثبت گیت، هدایت می کنند و ترانزیستورهای نوع p با ولتاژ منفی در گیت خود هدایت می کنند. علاوه بر این، در ترانزیستورهای نوع p الکترون ها نقش هادی جریان را بازی می کنند و در ترانزیستورهای نوع p حفره ها. مدارهایی که شامل هر دو نوع p و هستند، مدارهای CMOS pنامیده می شوند که به معنی مکمل p می باشد. حروف

<sup>&</sup>lt;sup>1</sup> Bipolar Junction Transistor

<sup>&</sup>lt;sup>†</sup> Complementary MOS

<sup>&</sup>lt;sup>\*</sup> Metal, Oxide, Semiconductor

MOS به ترتیب مخفف عبارات فلز، اکسید و هادی می باشد که از نظر تاریخی بیانگر گیت، ایزولاتور و مواد ناحیه کانال می باشد. هرچند تکنولوژی های امروزی MOS از گیت های پلی سیلیکنی به جای گیت های فلزی استفاده می کنند.

قبل از اینکه تکنولوژی CMOS بدین گستردگی مورد استفاده قرار گیرد، بیشتر پروسس ها تنها از ترانزیستورهای نوع n (NMOS) n استفاده می کردند. اغلب دو نوع مختلف از ترانزیستورها NMOS را می توان ساخت. یک نوع آن ترانزیستورهای نوع n مورد استفاده در تکنولوژی CMOS می باشد. نوع دیگر، ترانزیستورهای نوع تهی <sup>۲</sup>هستند که با ولتاژ گیت – سورس صفر ولت هدایت می کنند. در فناوری NMOS ترانزیستورهای نوع تهی به منظور ایجاد بارهای امپدانس بالا مورد استفاده قرار می گیرند. یک نمایش مقطع عرضی از یک ترانزیستور MOS نوع افزایشی n در شکل (n-n) نشان داده شده است. اگر ولتاژی به گیت اعمال نشود، نواحی n سورس و درین توسط زیرلایه n از یکدیگر مجزا هستند. فاصله بین درین و سورس سورس را طول کانال می نامند و با n نشان می دهند. باید به این نکته مهم اشاره شود که هیچ تفاوت فیزیکی بین درین و سورس وجود ندارد. البته لازم به ذکر است که ترانزیستورهای MOS بزرگی که در کاربردهای توانی به کار برده می شوند، دارای درین و سورس متقارن نیستند.



شكل ٣-١٢. نماى مقطع عرضى يك ترانزيستور نوع n افزايشي.

پایه سورس یک ترانزیستور NMOS یکی از دو پایه متقارن تعریف می شود که دارای ولتاژ کمتری باشد. برای یک ترانزیستور PMOS و PMOS پایه سورس پایه ای است که ولتاژ بیشتری داشته باشد. زمانی که یک ترانزیستور NMOS روشن است، جریان از درین به سورس جاری می شود در مورد یک ترانزیستور PMOS از سورس به درین. در هر دو مورد، حامل های واقعی از سورس به درین می روند اما جهت جریان متفاوت است چراکه حامل ها در یک ترانزیستور NMOS (الکترون ها) منفی تعریف شده اند در حالی که حامل های یک ترانزیستور PMOS (حفره ها) مثبت تریف شده اند.

گیت ها معمولاً از پلی سیلیکن ساخته می شود که عبارت است از سیلیکنی که به شدت بصورت غیرکریستالی ۳(غیرمتبلور<sup>۴</sup>) تغلیظ شده است. گیت های پلی سیلیکنی امروزه به جای فلز مورد استفاده هستند چراکه استفاده از گیت پلی سیلیکنی این اجازه را می دهند که اندازه ترانزسیتورها در هنگام ساخت، با دقت بیشتری صورت پذیرد. این مورد به ویژه در هنگام الگو بندی

<sup>\</sup> Enhancement

<sup>&</sup>lt;sup>r</sup> Depletion

<sup>&</sup>quot; Noncrystalline

<sup>&</sup>lt;sup>†</sup> Amorphous

ترانزیستور که شامل مرحله ای به نام روند خودراستا 'می باشد، مهم است. دقت بیشتر در ابعاد ترانزیستور به معنای داشتن ترانزیستورهای کوچکتر و سریع تر است.

گیت توسط یک لایه عایق نازک از جنس دی اکسید سیلیکن (SiO<sub>2</sub>) از نظر فیزیکی از سطح سیلیکن جدا می شود. از این رو از نظر الکتریکی، گیت از کانال ایزوله است و مانند تزویج خازنی، فقط از طریق تزویج الکترواستاتیکی بر کانال (و بنابراین بر جریان ترانزیستور) تأثیر می گذارد. ضخامت معمول برای عایق SiO<sub>2</sub> که بین گیت و کانال قرار دارد، در تکنولوژی ۱۹۸۰ مایکرون در حدود ۷ الی ۲۰ نانومتر است. به دلیل اینکه گیت از نظر الکتریکی از کانال ایزوله شده است، هرگز جریان dc از خود عبور نمی دهد. در واقع ایزوله سازی عالی موجب می شود که جریان های نشتی غیر قابل تعیین شوند. هرچند به دلیل وجود خازن های ذاتی در ترانزیستورهای MOS، به هنگام تغییرات سریع ولتاژ در گیت، جریان های گذرایی وجود خواهد داشت.

معمولاً زیرلایه یا بدنه  $p^-$  را به منفی ترین ولتاژ موجود در مدار متصل می کنند. این ولتاژ در مدارهای آنالوگ می تواند ولتاژ منبع تغذیه باشد اما در مدارهای دیجیتال معمولاً زمین یا صفر ولت است. اتصال به منفی ترین ولتاژ موجب می شود که تمامی ترانزیستورهایی که در زیر لایه قرار گرفته اند با اتصالات بایاس معکوس شده احاطه شوند که از نظر الکتریکی ترانزیستورها را ایزوله می کند و بنابراین از هدایت بین زیرلایه ای که بین ترانزیستورها قرار دارد جلوگیری می شود. البته در صورتی که ترانزیستورها به طور عمدی و توسط اتصالات میانی به یکدیگر متصل نشده باشند.

### نمادهایی برای ترانزیستورهای MOS

در مراجع مختلف به منظور نمایش ترانزیستورهای MOS بسیاری از نمادها مورد استفاده قرار گرفته است. شکل (۳-۱۳) برخی نمادها را که برای نمایش ترانزیستورهای NMOS به کار می رود نشان می دهد. نماد نشان داده شده در شکل (۳-۱۳ الف) اغلب استفاده می شود. توجه داشته باشید که هیچ علامتی در این نماد وجود ندارد که نشان دهد آیا ترانزیستور NMOS است و یا PMOS. یک قائده مرسوم این است که هنگامی که شک داریم فرض کنیم که ترانزیستور NMOS افزایشی است. شکل (۳-۱۳ ب) مرسوم ترین نماد مورد استفاده برای یک NMOS افزایشی است و در این کتاب نیز از این نماد استفاده شده است. علامت جهت مرسوم ترین رونده از پایه سورس ترانزیستور به منظور مشخص کردن NMOS بودن ترانزیستور است و مشابه جهت فلش در نماد ترانزیستورهای npn است و معمولاً جهت جریان مثبت را نشان می دهد.



شکل ۳-۱۳. نمادهای مورد استفاده امروزی برای ترانزیستورهای NMOS.

.

Self-Aligned Process

ترانزیستورهای MOS معمولاً دارای چهار پایه هستند که پایه چهارم متصل به زیرلایه است. در MMOS معمولاً به معمولاً به مثبت ترین ولتاژ در مدار متصل می شود. در این موارد، نماد اتصال زیرلایه منفی ترین ولتاژ و در MOS ما زیرلایه PMOS معمولاً به مثبت ترین ولتاژ در مدار متصل می شود. در این موارد، نماد اتصال زیرلایه عموماً نشان داده نمی شود. هرچند، برای تکنولوژی های CMOS حداقل یکی از دو نوع ترانزیستورها در چاه زیرلایه ای تشکیل می شود که نیازی به اتصال به یکی از پایه های منبع تغذیه (DND و یا GND) ندارد. برای مثال یک پروسس چاه  $\mathbf{n}$  ترانزیستورهای NMOS را در یک زیرلایه  $\mathbf{p}$  که کل مدار را در بر گرفته است تشکیل می دهد در حالی که ترانزیستورهای PMOS در تعدادی زیرلایه های چاه  $\mathbf{n}$  به مثبت ترین منبع تغذیه مدار متصل می شوند در حالی که برخی دیگر ممکن است به دیگر گره های مدار (اغلب چاه به سورس یک ترانزیستور که خود به منبع تغذیه متصل است، اتصال داده می شود) متصل باشند. در این موارد می توان از نماد شکل ( $\mathbf{n}$ - $\mathbf{n}$ ) استفاده نمود و اتصال زیرلایه را بطور ضمنی نشان داد. توجه داشته باشید که این مورد کمتر در مدارهای دیجیتالی مورد استفاده دارد و بیشتر در مدارات آنالوگ متداول است.

همان گونه که در شکل (۳-۱۳ د) نشان داده شده است، برخی مواقع به منظور سادگی، ایزوله بودن گیت بطور ضمنی نشان داده نمی شود. این نماد ساده برای مدارهای دیجیتال و در حالتی که تعداد زیادی ترانزیستور در مدار حضور دارند متداول تر است. از آنجاکه این نماد برای ترانزیستورهای IMOS نیز به کار می رود، در این کتاب به منظور نمایش ترانزیستورهای MOS از این نماد استفاده نمی کنیم. آخرین نماد در شکل (۳-۱۳ ح) نشان داده شده است که یک ترانزیستور IMOS نوع تهی را نشان می دهد. خط اضافی در این نماد بدین منظور به کار رفته است که یک کانال واقعی برای ولتاژ گیت- سورس صفر ولت وجود دارد. ترانزیستورهای ICMOS نوع تهی در تکنولوژی های IMOS قدیمی به کار می رفته است و در تکنولوژی IMOS امروزی استفاده نمی شوند. شکل (۳-۱۴) برخی نمادهای مرسوم را به منظور نمایش ترانزیستورهای IMOS نشان می دهد. در این کتاب، از نماد شکل (۳-۱۴ الف) بدین منظور استفاده شده است. در برخی موراد نماد شکل (۳-۱۴ ج) در مدارهای دیجیتال به کار رفته است که نشان می دهد که یک ولتاژ کوچک در گیت، ترانزیستور را روشن می کند (بر خلاف ولتاژ بالا در مورد شکل (۳-۱۳ الف)). در مدارهای برگتر که تعداد زیادی ترانزیستور PMOS در آن وجود دارد به منظور سادگی از نمادهای شکل (۳-۱۴ د) و یا (۱۳-۲ د) استفاده می شود.



شکل ۳-۱۴. نمادهای مورد استفاده امروزی برای ترانزیستورهای PMOS.

#### عملكرد يايه

در این بخش عملکرد ترانزیستورهای MOS را با توجه به یک ترانزیستور NMOS شرح خواهیم داد. ابتدا نمایش مقطع عرضی نشان داده شده در شکل (۳–۱۵ الف) را با توجه به اینکه سورس، درین و زیرلایه، همگی به زمین متصل باشند را در نظر بگیرید.

در این حالت، ترانزیستور MOS مشابه یک خازن عمل می کند. گیت نقش یک صفحه خازن و سطح سیلیکن، درست زیر لایه ایزولاتور SiO<sub>2</sub> به عنوان صفحه دیگر خازن عمل می کند.

همان گونه که در شکل ( $^{-1}$  الف) نشان داده شده است، اگر ولتاژ گیت خیلی منفی باشد، بار مثبت جذب ناحیه کانال می شود. از آنجا که زیرلایه در اصل بصورت  $^{-}$  تغلیظ شده است، این ولتاژ منفی گیت به سادگی موجب افزایش تغلیظ کانال به  $^{+}$  می شود که این پدیده کانال انباشته شده انامیده می شود. نواحی سورس و درین که  $^{+}$  هستند توسط نواحی تهی از ناحیه  $^{+}$  مجزا می شوند و یک مدار که از دو دیود که پشت به پشت متصلند را ایجاد می کنند. از این رو حتی اگر یکی از ولتاژهای سورس یا درین بیشتر شود (تا زمانی که ولتاژ درین آن قدر بزرگ نشود که باعث شود ترانزیستور به ناحیه شکست برود) جریان نشتی وجود خواهد داشت.



شکل ۳–۱۵. یک ترانزیستور NMOS (الف)  $V_G \ll 0$  موجب ایجاد یک کانال انباشته شده می شود (هیچ جریانی نداریم). (ب) می شود و جریان جاری می شود.  $V_G \gg 0$ 

\_

<sup>\</sup> Accumulated Channel

در حالتی که ولتاژ مثبتی را به گیت اعمال کنیم، وضعیتی برعکس رخ خواهد داد. این حالت در شکل ( $^{-1}$  ب) نشان داده شده است. برای ولتاژهای مثبت کوچک، حامل های مثبت در کانال زیر گیت بطور اولیه دفع شده اند و کانال از نوع  $^{-}$  تبدیل به یک ناحیه تهی می شود. هرچه ولتاژ مثبت بزرگتری اعمال شود، گیت بارهای منفی را از درین و سورس جذب خواهد کرد و کانال تبدیل به ناحیه ای از نوع  $^{-}$  می شود که دارای الکترون های متحرکی است که نواحی درین و سورس را به یکدیگر متصل می کند. بطور مختصر، یک ولتاژ گیت– سورس مثبت مطلوب، کانال زیر خود را به نوع  $^{-}$  تغییر می دهد و در این حالت اصطلاحاً گفته می شود که کانال معکوس شده است. لازم به ذکر است که نواحی درین و سورس برخی اوقات نواحی نفوذ  $^{-}$  یا نواحی اتصال  $^{+}$  نیز نامیده می شوند. اصطلاح اتصال با آنچه قبلاً مشاهده شد و در مورد یک اتصال  $^{-}$  با کار می رفت متفاوت است.

ولتاژ گیت- سورس را در حالتی که در زیرلایه  $p^-$  غلظت الکترون های موجود در زیر گیت مساوی با غلظت حفره های دور از گیت باشد، با عنوان ولتاژ آستانه ترانزیستور $p^-$  شناخته می شود و برای ترانزیستورهای NMOS با  $p^-$  باشد، با عنوان ولتاژ آستانه ترانزیستور $p^-$  شناخته می شود و برای ترانزیستورهای کیت- سورس کوچکتر از بزرگتر از  $p^-$  یک کانال نوع  $p^-$  وجود دارد وهدایت بین درین و سورس میستر خواهد بود. برای ولتاژهای گیت- سورس کوچکتر از  $p^-$  عموماً فرض بر آن است که ترانزیستور خاموش است و هیچ جریانی از درین و سورس عبور نمی کند. هرچند، توجه داشته باشید که فرض جریان صفر درین- سورس برای ترانزیستوری که خاموش است، تنها یک تقریب است. در واقع، برای ولتاژهای گیت در حدود  $p^-$  تغییر ناگهانی جریانی وجود نداشته و برای ولتاژهای گیت- سورس اندکی کمتر از  $p^-$  مقادیر کوچکی جریان زیرآستانه  $p^-$  جرای خواهد شد که در بخش  $p^-$  مورد بررسی قرار خواهد گرفت.

زمانی که ولتاژ گیت- سورس  $V_{GS}$  بزرگتر از  $V_{tm}$  باشد، کانال تشکیل می شود. هرچه  $V_{GS}$  افزایش یابد، چگالی الکترون های موجود در کانال افزایش می یابد. در واقع، چگالی حامل و بنابراین چگالی بار متناسب است با  $V_{GS}$  بطوری که اغلب این ولتاژ را ولتاژ گیت- سورس مؤثر می نامند و با  $V_{eff}$  نشان می دهند. بطور دقیق تر داریم:

$$V_{eff} \equiv V_{GS} - V_{tn} \tag{3.58}$$

آنگاه چگالی بار الکترون ها از رابطه زیر محاسبه می گردد.

$$Q_n = C_{ox}(V_{GS} - V_{tn}) = C_{ox}V_{eff}$$
 (3.59)

در این جا، Cox خازن گیت در واحد سطح است که مقدار آن از رابطه زیر محاسبه می گردد که در آن، Kox ثابت دی الکتریک SiO2 (تقریباً ۳-۳) و tox ضخامت اکسید نازک زیر گیت است.

<sup>†</sup> Junction

<sup>\</sup> Diffusion

<sup>&</sup>lt;sup>r</sup> Transistor Threshold Voltage

<sup>\*</sup> Sub-Threshold Current

$$C_{ox} = \frac{K_{ox} \varepsilon_0}{t_{ox}}$$
 (3.60)

نکته قابل توجه این است که رابطه (۳-۵۹) تنها زمانی دقیق است که هر دو ولتاژ درین و سورس صفر باشد. رابطه (۳-۵۹) اغلب به هنگام تحلیل مدارهای MOS به کار می رود. به منظور بدست آوردن خازن گیت کل باید رابطه (۳-۶۰) در مساحت مؤثر گیت یعنی W.L ضرب شود که W عرض گیت و L طول مؤثر گیت است. این ابعاد در شکل (۳-۱۶) نشان داده شده اند.



شكل٣-١٤. ابعاد مهم يك ترانزيستور MOS.

بنابراین خازن گیت کل ( $C_{gs}$ ) از رابطه زیر محاسبه می گردد.

$$C_{qs} = WLC_{ox}$$
 (3.61)

و بار کل کانال (Q<sub>T-n</sub>) از رابطه زیر محاسبه می گردد.

$$Q_{T-n} = WLC_{ox}(V_{GS} - V_{tn}) = WLC_{ox}V_{eff}$$
 (3.62)

خازن گیت یا همان  $C_{gs}$  اغلب یکی از خازن های بار اصلی است که مدار باید قادر باشد آن را شارژ یا دشارژ نماید. خازن های گیت همچنین زمانی که قصد محاسبه تزریق بار 'را داشته باشیم بسیار مهم هستند. تزریق بار زمانی رخ می دهد که یک ترانزیستور MOS به دلیل اینکه بار کانال  $(Q_{T-n})$  باید از زیر گیت و از طریق پایه ها به دیگر جاهای مدار عبور کند، خاموش شده باشد.

سپس، اگر ولتاژ درین به بیش از صفر ولت افزایش یابد، یک اختلاف پتانسیل در درین- سورس وجود خواهد داشت. این اختلاف پتانسیل موجب جاری شدن جریان از درین به سورس می شود. جریان در واقع با حامل های منفی (الکترون ها) و از سورس به درین موجب یک جریان مثبت از درین به سورس درین جاری می شود. طبق تعریف، جاری شدن حامل های منفی از سورس به درین موجب یک جریان مثبت از درین به سورس می شود و با  $V_{DS}$  نشان می دهند. رابطه بین  $V_{DS}$  و جریان درین- سورس ( $V_{DS}$ ) و با فرض اینکه  $V_{DS}$  کوچک است، مشابه یک

<sup>\</sup> Charge Injection

مقاومت است. این رابطه به شکل زیر است و در آن  $\frac{\mu_n}{V.s} \cong 0.06^{m^2}/v.s$  قابلیت تحرک الکترون های نزدیک سطح سیلیکن بوده و مقاومت است. این رابطه به شکل زیر است و در آن  $\frac{\mu_n}{V.s} \cong 0.06^{m^2}/v.s$  قابلیت تحرک الکترون های نزدیک سطح سیلیکن بوده و Qn غلظت بار یک کانال در واحد سطح (با نگاه از بالا به پایین) می باشد. توجه داشته باشید که هرچه طول کانال افزایش یابد، جریان افزایش می یابد. جریان درین – سورس کاهش می یابد در حالی که اگر چگالی بار و یا عرض ترانزیستور افزایش یابد، جریان افزایش می یابد.

$$I_{D} = \mu_{n} Q_{n} \frac{W}{I} V_{DS}$$
 (3.63)

با استفاده از روابط (۳–۶۲) و (۳–۶۳) می توان رابطه (۳–۶۴) را بدست آورد که باید تأکید شود که این رابطه تنها برای ولتاژهای درین- سورس نزدیک به صفر (یعنی V<sub>DS</sub> بسیار کوچکتر از V<sub>eff</sub> باشد) صادق می باشد.

$$I_{D} = \mu_{n}C_{ox}\frac{W}{L}(V_{GS} - V_{tn})V_{DS} = \mu_{n}C_{ox}\frac{W}{L}V_{eff}V_{DS}$$
 (3.64)

هرچه ولتاژ درین- سورس افزایش یابد، غلظت بار کانال در انتهای کاهش می یابد. هرچه به سمت درین حرکت کنیم، این کاهش غلظت بار کانال در نتیجه اختلاف ولتاژ کمتر گیت به کانال در دو سر اکسید گیت نازک است. به عبارت دیگر، از آنجا که فرض بر این است که ولتاژ درین باید ولتاژ بیشتر از سورس باشد، گرادیان ولتاژ از سورس به درین افزایش می یابد که موجب می شود ولتاژ گیت به کانال در نزدیکی درین کوچکتر باشد. از آنجا که چگالی بار در فاصله x از انتهای سورس کانال متناسب است با گیت به کانال در نزدیکی درین کوچکتر باشد، پگالی بار کاهش می یابد. این مطلب در شکل (۱۷-۳) نشان داده شده است.  $V_G - V_{CH}(x) - V_{CH}(x)$  نشان داده شده است.  $V_G - V_{CH}(x)$  عبارت است از افت ولتاژ گیت به کانال در فاصله x از انتهای سورس که x در همه جای گیت یکسان است، چراکه ماده تشکیل دهنده گیت یک ماده با هدایت بسیار بالا است.



شكل ٣-١٧. چگالى بار كانال براى V<sub>DS</sub>>0.

توجه داشته باشید که در انتهای درین یک کانال داریم:

$$V_G - V_{ch}(L) = V_{GD} \tag{3.65}$$

برای  $V_{DS}$  کوچک از رابطه (7,9%) مشاهده نمودیم  $I_D$  رابطه خطی با  $V_{DS}$  دارد. هرچند، هر چه  $V_{DS}$  افزایش یابد و در نزدیکی درین چگالی بار کاهش یابد، رابطه غیر خطی می شود. در واقع همنطور که در شکل (7-1) نشان داده شده است، نمودار رابطه خطی  $I_D$  برای  $I_D$  های بزرگتر مسطح می شود.



شکل $V_{DS}$  برای  $V_{DS}$  های نزدیک به صفر، رابطه  $I_{D}$  بر حسب  $V_{DS}$ ، دیگر خطی نیست.

هر چه ولتاژ درین افزایش می یابد، در برخی نقاط ولتاژ گیت به کانال در انتهاید درین تا ولتاژ آستانه ترانزیستور ( $V_m$ ) کوچکترین ولتاژ لازم برای حامل های نوع n به منظور وجود کانال) کاهش می یابد. از این رو همانطور که در شکل ( $V_m$ ) نشان داده شده است، کانال در انتهای درین دچار انسداد یا تنگیدگی اتنگیدگی برای حالت زیر رخ می دهد. این تنگیدگی برای حالت زیر رخ می دهد.

$$V_{DG} > -V_{tn} \tag{3.66}$$

-

<sup>\</sup> Pinch-Off



شکل $V_{-}$ ۱۹. زمانی که  $V_{DS}$  افزایش یابد بطوری که  $V_{tn} < V_{tn}$ ، آنگاه کانال در انتهای درین دچار تنگیدگی می شود.

اگر هنگامی که کانال دچار تنگیدگی می شود، ولتاژ درین- سورس را  $V_{DS-sat}$  بنامیم می توان با جایگزینی  $V_{DS} = V_{DS} = V_{DS}$  از رابطه (۳-۶۶) و عبارت معادلی را برای تنگیدگی بدست آورد که در آن $V_{DS-sat}$  از رابطه (۳-۶۸) بدست می آید. در این حالت به دلیل وجود اثر بدنه، ولتاژ آستانه در انتهای درین ترانزیستور افزایش یافته است که موجب می شود مقدار صحیح  $V_{DS-sat}$  اندکی کمتر از  $V_{Sff}$  باشد.

$$V_{DS} > V_{DS-sat}$$
 (3.67)

$$V_{DS-sat} = V_{GS} - V_{tn} = V_{eff}$$
 (3.68)

حامل های الکترون که در ناحیه درین تنگیده شده حرکت می کنند، از نظر سرعت اشباع شده اندا. مشابه گاز تحت فشاری که از یک لوله بسیار نازک در حال عبور باشد. اگر ولتاژ درین- گیت از این ولتاژ بحرانی تنگیدگی ( $V_{\rm IR}$ ) بیشتر شود، غلظت بار در کانال بطور تقریبی ثابت باقی می ماند و ولتاژ درین، با افزایش ولتاژ  $V_{\rm DS}$  دیگر افزایش نخواهد یافت. نتیجه، رابطه ای خواهد بود که برای ولتاژ گیت- سورس معین در شکل ( $V_{\rm T}$ -) نشان داده شده است. در ناحیه عملکردی که  $V_{\rm DS}$  جریان درین مستقل از  $V_{\rm DS}$  است و به این ناحیه عملکرد، ناحیه فعال (اشباع) گویند. در ابتدا ناحیه فعال را ناحیه اشباع می خواندند اما این تشابه با ناحیه اشباع در ترانزیستورهای دوقطبی کمی گمراه کننده است چرا که در ترانزیستورهای دوقطبی این حالت در کوچک رخ می دهد و در ترانزیستورهای MOS در  $V_{\rm DS}$  بزرگ. در هر صورت در ادامه این کتاب از واژه اشباع استفاده خواهیم نمود. ناحیه ای که  $V_{\rm DS}$  تغییر می کند ناحیه خطی نامیده می شوند. هنگامی که این ترانزیستورها در گیت های فایرهای آنالوگ مورد استفاده قرار می گیرند در این ناحیه کاری بایاس می شوند. هنگامی که این ترانزیستورها در گیت های منطقی دیجیتال مورد استفاده قرار گیرند معمولاً در هر دو ناحیه کاری عمل خواهند نمود.

<sup>\</sup> Velocity Saturated

<sup>&</sup>lt;sup>r</sup> Active Region

<sup>&</sup>lt;sup>r</sup> Triode



شکل $V_{-}$ ۲۰. نمودار  $I_{D}$  بر حسب  $V_{DS}$ برای یک ترانزیستور MOS ایدآل. در حالت  $V_{DG} > -V_{tn}$  مقدار  $V_{DS}$  تقریباً ثابت است.

پیش از آنکه بیشتر به پیش برویم بهتر است در مورد عبارات تبدیل ضعیف، متوسط و قوی ابحث کنیم. همانطور که اشاره شد، ولتاژ گیت – سورس بزرگتر از  $V_{\rm m}$  موجب می شود که کانال تبدیل (معکوس) گردد و جریان درین – سورس بتواند جاری شود. هر چه ولتاژ گیت – سورس افزایش یابد، کانال بطور ناگهانی معکوس (تبدیل به  $v_{\rm m}$ ) نخواهد شد بلکه این تبدیل بصورت تدریجی خواهد بود. از این رو مفید است که با توجه به ولتاژ گیت – سورس، سه ناحیه را برای تبدیل کانال تعریف نماییم. در بسیاری از کاربردهای مداری، ترانزیستورهای MOSFET در ناحیه معکوس قوی عمل می کنند که در این حالت داریم بسیاری از کاربردهای مداری، ترانزیستورهای پیداست، معکوس شدن قوی زمانی رخ می دهد که کانال به شدت با حامل های موجود در کانال معکوس شده باشد. توجه داشته باشید که در تمامی روابط ارائه شده در این بخش فرض بر این است که عملکرد ترانزیستورها در ناحیه معکوس قوی است. معکوس ضعیف زمانی رخ می دهد که  $V_{\rm GS}$  تقریباً حدود  $V_{\rm GS}$  و یا بیشتر، کوچکتر از  $v_{\rm GS}$  بوده و این ناحیه را قبلاً با نام زیراً ستانه معرفی نمودیم. ناحیه معکوس متوسط، ناحیه ای است مابین معکوس ضعیف قوی.

## مدل سازی سیگنال بزرگ

رابطه ناحیه خطی برای یک ترانزیستور MOS رابطه جریان درین را به ولتاژهای گیت- سورس و درین- سورس بیان می دارد. می توان نشان داد که این رابطه بصورت رابطه (۳-۶۹) می باشد.

$$I_{D} = \mu_{n} \frac{W}{L} C_{ox} \left[ (V_{GS} - V_{tn}) V_{DS} - \frac{V_{DS}^{2}}{2} \right]$$
 (3.69)

.

Weak, Moderate, and Strong Inversion

هرچه  $V_{DS}$  افزایش یابد، تا زمانی که سر انتهایی درین دچار تنگیدگی نشده باشد  $I_D$  افزایش خواهد یافت و از آن نقطه به بعد، با افزایش  $V_{DS}$  در نقطه به بعد، با افزایش درین افزایش نخواهد یافت. نقطه تنگیدگی در شرایط  $V_{DS}$  در شرایط  $V_{DS}$  در تقریباً داریم:

$$V_{DS} = V_{GS} - V_{tn} = V_{eff}$$
 (3.70)

دقیقاً در مرز تنگیدگی، جریان درین که از رابطه (۳-۶۹) محاسبه می شود و جریانی که در ناحیه اشباع ( که نسبت به افزایش  $V_{DS}$  مقدار تقریباً ثابتی دارد) بر قرار است باید باهم مساوی باشند. بنابراین، معادله جریان ناحیه اشباع را می توان از تفریق روابط  $V_{DS}$  (۳-۳) بدست آورد که بصورت رابطه (۳-۷۱) نشان داده شده است.

$$I_{D} = \frac{\mu_{n}C_{ox}W}{2}(V_{GS} - V_{tn})^{2}$$
(3.71)

در حالت  $V_{DS} > V_{eff}$  و با نادیده گرفتن جملات درجه دوم از جمله امپدانس بی نهایت ترانزیستور، جریانی که از رابطه (۲۱–۳) بدست می آید، ثابت باقی خواهد ماند. این رابطه شاید مهمترین رابطه ای باشد که عملکرد سیگنال بزرگ یک ترانزیستور نشان می دهد. توجه داشته باشید که در این معادله، رابطه توان دومی از ولتاژ در ناحیه اشباع برقرار است. در مورد یک ترانزیستور BJT یک رابطه جریان – ولتاژ نمایی در ناحیه اشباع برقرار است.

همان طور که اشاره شد، رابطه ( $^{-}$  ( $^{-}$  ( $^{-}$  ) بیان می کند که جریان درین ( $^{-}$  ( $^{-}$  ) مستقل است از ولتاژ درین – سورس. این مستقل بودن بصورت تقریبی صحیح است (بدون در نظر داشتن اثرات درجه دوم). منشأ اصلی خطا در اثر این است که هرچه  $^{-}$  افزایش می یابد، طول کانال کاهش می یابد. به منظور مشاهده این اثر، شکل ( $^{-}$  ( $^{-}$  ) را در نظر بگیرید که مقطع عرضی یک ترانزیستور را در ناحیه اشباع نشان می دهد. تنگیدگی با اندکی بار بین درین و کانال مشاهده می شود. ولتاژ در انتهای کانال چسبیده به درین بصورت  $^{-}$  ( $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$ 



 $V_{DS} > V_{eff}$  ازاء  $V_{DS} > V_{eff}$  شکل ۲۱-۳ کاهش طول کانال به ازاء

هرچه  $V_{DS}$  بزرگتر از  $V_{DS}$  شود، این ناحیه تهی که اتصال درین را فرا گرفته است عرض خود را متناسب با مجذور  $V_{DS}$  افزایش می دهد. این افزایش عرض ناحیه تهی که در بر گیرنده اتصال درین است، طول مؤثر کانال را کاهش می دهد که این اثر به نوبه خود، جریان درین را افزایش می دهد که این پدیده موسوم است به مدولاسیون طول کانال  $V_{DS}$ .

به منظور محاسبه معادله ای که مدولاسیون طول کانال را در بر داشته باشد، ابتدا با استفاده از رابطه (۳–۱۸) و نمایش عرض ناحیه تهی با X<sub>d</sub> داریم:

$$x_{d} \approx K_{ds} / V_{D-ch} + \Phi_{0}$$

$$= K_{ds} / V_{DG} + V_{tn} + \Phi_{0}$$
(3.72)

بطوری که مقدار  $K_{
m ds}$  از رابطه زیر محاسبه می شود و واحد آن  $m/\sqrt{v}$  است.

$$k_{ds} = \sqrt{\frac{2K_s \epsilon_0}{qN_A}}$$
 (3.73)

توجه داشته باشید که در اینجا  $N_A$  بدین دلیل استفاده شده است که ناحیه درین نوع  $N_A$  بیشتر از کانال نوع  $N_A$  تغلیظ شده است،  $N_D \gg N_A$  یعنی  $N_D \gg N_A$  با نوشتن بسط تیلور برای  $N_D \gg N_A$  حول مقدار کاری آن که برابر است با  $N_D \gg N_A$  با نوشتن بسط تیلور برای حول مقدار کاری آن که برابر است با  $N_D \gg N_A$  با نوشتن بسط تیلور برای مقدار کاری آن که برابر است با  $N_D \gg N_A$  بدست می آوریم:

$$I_{D} = I_{D-sat} + \left(\frac{\partial I_{D}}{\partial L}\right) \left(\frac{\partial L}{\partial V_{DS}}\right) \Delta V_{DS} \cong I_{D-sat} \left[1 + \frac{k_{ds}(V_{DS} - V_{eff})}{2L\sqrt{V_{DG} + V_{tn} + \Phi_{0}}}\right]$$
(3.74)

که در آن  $I_{D-sat}$  جریان درین است زمانی که  $V_{DS} = V_{eff}$  یا بطور معادل، جریان درین است هنگامی که مدولاسیون طول کانال نادیده گرفته شود. توجه داشته باشید در محاسبه معادله (۲۳–۷۴) از رابطه

$$\partial L/\partial V_{DS} = -\partial x_d/\partial V_{DS}$$

استفاده شده است. معمولاً رابطه (۳-۷۴) را بصورت (۳-۷۵) به کار برده می شود بطوری که در آن،  $\lambda$  ثابت امپدانس خروجی (با واحد  $V^{-1}$ ) است که مقدار آن از رابطه (۳-۷۶) محاسبه می گردد.

$$I_{D} = \frac{\mu_{n} C_{ox} W}{2} (V_{GS} - V_{tn})^{2} [1 + \lambda (V_{DS} - V_{eff})]$$
 (3.75)

<sup>\</sup> Channel-Length Modulation

$$\lambda = \frac{k_{ds}}{2L\sqrt{V_{DG} + V_{tn} + \Phi_0}} = \frac{k_{ds}}{2L\sqrt{V_{DS} - V_{eff} + \Phi_0}}$$
(3.76)

رابطه ( $^{7}$ - $^{0}$ ) تا زمانی صحیح است که مقدار  $^{0}$  به حد کافی بزرگ باشد تا موجب حضور اثرات درجه دوم که به اثرات کانال کوچک (مشهور است شود. برای مثال، در این رابطه بطور ضمنی فرض شده است که جریانی که از کانال عبور می کند دچار پدیده اشباع سرعت نشده است (یعنی از نقطه ای به بعد، با افزایش میدان الکتریکی، سرعت حامل ها افزایش نخواهد یافت). پدیده اشباع سرعت در فناوری های نوینی رخ می دهد که دارای طول کانال بسیار کوچک هستند و بنابراین میدان های الکتریکی بزرگی دارند. اگر  $^{0}$  به حدی بزرگ شود که اثرات کانال کوتاه ظاهر شود،  $^{0}$  بیشتر از آنچه از رابطه ( $^{0}$ - $^{0}$ ) محاسبه می گردد افزایش خواهد یافت. البته برای مقادیر بسیار بزرگ  $^{0}$  ترانزیستور به ناحیه شکست می رود. نمودار  $^{0}$  بر حسب  $^{0}$  به ازاء مقادیر مختلف  $^{0}$  در شکل ( $^{0}$ - $^{0}$ ) نشان داده شده است. توجه داشته باشید که در ناحیه اشباع، شیب اندک (اما غیر صفر) بدین معناست که  $^{0}$  ای وابسته است.



 $.V_{GS}$  شکل $V_{-7}$ . نمودار  $I_{D}$  بر حسب  $V_{DS}$  به ازاء مقادیر مختلف

<sup>\</sup> Short-Channel Effects

<sup>&</sup>lt;sup>r</sup> velocity saturated

 $\mu_n C_{0X} = 188 \, ^{\mu A} \! /_{V^2}$  و همچنین  $N_A = ^{1.4} \times 10^{23} \! /_{m^3}$  هیا یک ترانزیستور کانال نوع  $N_A = ^{1.4} \times 10^{23} \! /_{m^3}$  هیا یک ترانزیستور کانال نوع  $N_A = ^{1.4} \times 10^{23} \! /_{m^3}$  هیا یک خابت با فرض این که  $N_A = ^{1.4} \times 10^{23} \! /_{m^3}$  هیا یک خابت با فرض این که  $N_A = ^{1.4} \times 10^{23} \! /_{m^3}$  هیا یک خابت با فرض این که  $N_A = ^{1.4} \times 10^{23} \! /_{m^3}$  هیا یک خابت با فرض این که  $N_A = ^{1.4} \times 10^{23} \! /_{m^3}$  هیا یک خابت با فرض این که نید که  $N_A = ^{1.4} \times 10^{23} \! /_{m^3}$  هیا یک خابت با فرض این که نید که کار کار در حالتی محاسبه کنید که وی کار نیم ولت افزایش یابد.

پاسخ:

از رابطه (۳-۷۳) داریم

$$k = \sqrt{\frac{2 \times 11.8 \times 8.854 \times 10^{-12}}{1.6 \times 10^{-19} \times 1.4 \times 10^{23}}} = 96.6 \times 10^{-9} \text{ m/}\sqrt{V}$$

که در رابطه (۳-۷۶) به منظور یافتن  $\lambda$  بصورت زیر استفاده می شود.

$$\lambda = \frac{96.6 \times 10^{-9}}{2 \times 0.6 \times 10^{-6} \times \sqrt{0.99}} = 80.8 \times 10^{-3} \text{ V}^{-1}$$

اکنون با استفاده از (۷۵–۳) به ازاء  $V_{DS} = V_{eff} = 0.4 v$  داریم:

$$I_{D1} = \left(\frac{188 \times 10^{-6}}{2}\right) \left(\frac{6}{0.6}\right) (0.4)^2 (1) = 150 \ \mu A$$

در حالتی که  $V_{DS} = V_{eff} + 0.5v = 0.9v$  داریم:

$$I_{D2} = 150 \ \mu A \times (1 + \lambda \times 0.5) = 156 \ \mu A$$

توجه داشته باشید که این مثال با افزایش ۰٫۵ ولت در ولتاژ درین- سورس، یک افزایش تقریباً ۵ درصدی را در جریان درین نشان می دهد. مقادیری که از شبیه سازی با اسپایس بدست می آید ۱۷۴ و ۱۷۴ میکروآمپر بیشتر از مقدار محاسبه شده دستی است که اثرات القایی درین کانال کوتاه را شامل می شود.

#### اثر بدنه<sup>۱</sup>

معادلات سیگنال بزرگی که در بخش قبل ارائه شد، بر اساس این فرض بود که ولتاژ سورس مساوی است با ولتاژ زیرلایه (بدنه  $^1$ ). هرچند اغلب، سورس و زیرلایه می توانند مقادیر متفاوتی از یکدیگر داشته باشند. در این شرایط، اثر مرتبه دویم وجود دارد که هنگامی که ولتاژ بایاس معکوس سورس- زیرلایه افزایش می یابد، بصورت افزایش ولتاژ آستانه ترانزیستور  $^1$ (  $^1$ ) مدل می شود. این پدیده را اثر بدنه می نامند که در پروسس CMOS برای ترانزیستورهایی که در چاهی قرار دارند که غلظت زیرلایه آن بیشتر است. اثر بدنه بیشتر در مدارهای دیجیتال و در کاهش ولتاژ گیت- سورس ترانزیستورهای عبور  $^1$  و سویچ هایی که در فصل  $^1$ 0 مورد بررسی قرار خواهند گرفت، حائز اهمیت می باشند.

به منظور محاسبه اثر بدنه، می توان نشان داد که ولتاژ آستانه یک ترانزیستور کانال n از رابطه (V-V) محاسبه می گردد که در آن  $V_{tn0}$  ولتاژ آستانه با  $V_{SB}$  (ولتاژ سورس- زیرلایه) صفر است و مقدار V از رابطه (V-V) محاسبه می گردد.

$$V_{tn} = V_{tn-0} + \gamma(\sqrt{V_{SB} + |2\phi_F|} - \sqrt{|2\phi_F|})$$
 (3.77)

$$\gamma = \frac{\sqrt{2qN_AK_s\epsilon_0}}{C_{ox}}$$
 (3.78)

اغلب  $\gamma$  را با عنوان ثابت اثر بدنه می شناسند و واحد آن  $\sqrt{v}$  است. توجه داشته باشید که  $\gamma$  در ترانزیستورهای کانال p متناسب است با  $\sqrt{N_A}$  و بنابراین اثر بدنه برای ترانزیستورهایی که در چاه هایی هستند که غلظت آنها بیشتر از زیرلایه است، بیشتر است.

انشعاب مهم دیگری از اثر بدنه این است که روابط (۳-۶۹) الی (۲۱-۳) را تغییر دهیم. این روابط بر اساس این فرض بدست آمده است که ولتاژ آستانه در همه جای کانال ثابت است. در واقع، ولتاژ آستانه در کانال و در نزدیکی درین (برای ترانزیستورهای کانال (n) افزایش می یابد که این بر اثر افت ولتاژ کانال است و باعث می شود که مقادیر جریان، کمتر از مقادیر محاسبه شده توسط روابط (۳-۶۹) الی (۳-۷۱) باشد. همچنین، ولتاژ درین- سورس لازم برای یک ترانزیستور که در ناحیه اشباع باشد، کوچکتر است. روابط I-۷ برای ترانزیستورهای MOS، اکنون با در نظر گرفتن اثر بدنه بصورت زیر است.

$$I_{D} = \mu_{n} \frac{W}{L} C_{ox} \left[ (V_{GS} - V_{tn}) V_{DS} - \alpha \frac{V_{DS}^{2}}{2} \right]$$
 (3.79)

برای

<sup>1</sup> Body Effect

<sup>&</sup>lt;sup>۲</sup> Bulk

<sup>&</sup>lt;sup>r</sup> Pass Transistors

$$V_{DS} \le \frac{V_{GS} - V_{tn}}{\alpha} = \frac{V_{eff}}{\alpha}$$
 (3.80)

9

$$I_D = \frac{\mu_n C_{ox} W}{2\alpha} (V_{GS} - V_{tn})^2$$
(3.81)

که در آن ۵ کمیتی بزرگتر از یک است و مقدار آن عموماً از طریق آزمایش بدست می آید و بطور نوعی داریم:

$$\alpha = 1 + \frac{\Upsilon}{2\sqrt{V_{SB} + |2\phi_F|}} \tag{3.82}$$

## ترانزیستورهای نوع کانال p و ترانزیستورهای نوع تهی

تمامی معادلات قبلی برای ترانزیستورهای افزایشی کانال n محاسبه و ارائه شده اند. در مورد ترانزیستورهای نوع کانال p این معادلات را می توان با قرار دادن یک علامت منفی که در جلو هر متغیر ولتاژ (به استثنای  $V_{\rm eff}$  که همواره مثبت است) مورد استفاده قرار داد. از این رو،  $V_{\rm GS}$  تبدیل می شود به  $V_{\rm DS}$   $V_{\rm DS}$  تبدیل می شود به  $V_{\rm DS}$ 

شرط هدایت اکنون بصورت  $V_{tp} > V_{tp}$  است که  $V_{tp}$  برای یک ترانزیستور کانال  $v_{tp}$  یک کمیت منفی است. البته امکان ساخت ترانزیستورهای تهی نوع و نیز وجود دارد، اما چندان اهمیتی ندارند. ترانزیستورهای تهی نوع کانال  $v_{tp}$  نیز وجود دارد، اما چندان اهمیتی ندارند. ترانزیستورهای تهی نوع کانال  $v_{tp}$  ندر مدارهای CMOS به ندر تمورد استفاده قرار می گیرند اما این ترانزیستورها در برخی کاربردها به ویژه زمانی که در یک چاه قرار گیرند، مورد استفاده هستند.

شرط اشباع بودن یک ترانزیستور کانال p بصورت  $V_{SD} > V_{SG} + V_{tp}$  و یا بطور معادل  $|V_{SD}| > V_{SG} > V_{SG}$  می باشد. روابط ID در هر دو ناحیه کاری بدون تغییر باقی می ماند، چراکه تمام متغیرهای ولتاژ بصورت توان دو هستند به استثنای جریان که اکنون از سورس به درین جاری می شود.

برای ترانزیستورهای تهی نوع کانال n تنها تفاوت این است که  $V_{td} < 0 
u$  و مقدار نوعی ممکن است  $V_{td} = -2 
u$  باشد.

#### مدل سازی سیگنال کوچک

مدل سازی سیگنال کوچک ترانزیستورهای MOS بطور خلاصه در این بخش معرفی می گردد. مدل سیگنال کوچک برای ناحیه اشباع و در فرکانس های پایین در شکل ( $T_{-}$ ) نشان داده شده است و پارامترهای  $g_{s}$  ،  $g_{m}$  و در فرکانس های پایین در شکل ( $T_{-}$ ) نشان داده شده است و پارامترهای بازی از روابط زیر محاسبه می گردند.

$$g_{m} = \sqrt{2\mu_{n}C_{ox}\frac{W}{L}I_{D}}$$
(3.83)

$$g_s = \frac{\gamma g_m}{2\sqrt{V_{SB} + |2\phi_F|}} \tag{3.84}$$

$$r_{ds} = \frac{1}{\lambda I_D} \tag{3.85}$$

و داريم:

$$\lambda = \frac{k}{2L_{\gamma} V_{DS} - V_{eff} + \Phi_0}$$
 (3.86)



شکل۳-۲۳. مدل سیگنال کوچک فرکانس پایی یک ترانزیستور MOS.

پارامتر  $g_s$  مربوط به اثر بدنه است و به ندرت در مدارهای دیجیتال اهمیت دارد. امپدانس خروجی ترانزیستور، بهره گیت های منطقی را تنها زمانی که گیت در نقطه آستانه خود است تحت تأثیر قرار می دهد و این پارامتر نیز از اهمیت کمی برخوردار است. پارامتر هدایت،  $g_m$  از آنجا که معیار خوبی برای نشان دادن قابلیت شارژ و دشارژ ترانزیستورهاست، پارامتر مهمتری محسوب می شود.

مدل سیگنال کوچکی که در بر گیرنده خازن های پارازیتیک است در شکل (۳-۲۴) نشان داده شده است. خازن های مختلف نشان داده شده در نمای مقطع عرضی یک ترانزیستور MOS در شکل (۳-۲۵) نشان داده شده اند. در مدارهای دیجیتال، مهمترین خازن معمولاً خازن ورودی گیت است. بسته به ناحیه کاری ترانزیستور که در آن بایاس شده است، این خازن معمولاً در محدوده

نشان داده شده در رابطه ( $^{-}$  ( $^{-}$  ( $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^{-}$   $^$ 

$$\frac{WL}{2}C_{OX} < C_g < WLC_{OX}$$
 (3.87)



شکل۳-۲۴. مدل سیگنال کوچک یک ترانزیستور MOS در ناحیه اشباع.



شکل ۳-۲۵. نمای مقطع عرضی یک ترانزیستور MOS کانال n که خازن های سیگنال کوچک را نشان می دهد.

## مدل سازی پیشرفته MOS

در این بخش به برخی از مفاهیم مدل سازی پیشرفته تر که طراحان مدارهای مجتمع احتمالاً با آن مواجه می شوند مروری خواهیم داشت که عبارتند از تغییر مقیاس ۱، اثرات کانال کوتاه ۲، عملکرد زیرآستانه ۳، جریان های نشتی  $^{4}$  و قفل شدگی  $^{6}$ .

#### تغيير مقياس

هرگاه یک فناوری به ابعاد کوچکتر تغییر مقیاس دهد، انتظار می رود که عملکرد مدار بدون تغییر باقی بماند، البته جز اینکه با تغییر مقیاس، مزیت افزایش سرعت را بدست آوریم. این امر بطور ایدآل امکان پذیر است اگر تغییر مقیاس، میدان الکتریکی را ثابت نگاه دارد. از نظر تئوری این امکان وجود دارد، به شرط آنکه سطوح ولتاژ متناسب با ابعاد، و سطوح تغلیظ متناسب با معکوس ابعاد تغییر مقیاس داده شوند. بنابراین، اگر تغییر مقیاس ابعاد با فاکترو  $\frac{1}{5}$  صورت پذیرد که S عددی بزرگتر از یک باشد، آنگاه برای تغییر مقیاس میدان ثابت، باید ولتاژها را با فاکتور  $\frac{1}{5}$  و سطوح تغلیظ را با فاکترو S تغییر مقیاس دهیم. این تغییر مقیاس میدان ثابت باید ولتاژها را با فاکتور تغییر نگاه می دارد و محاسبه اثر آن بر بسیاری ویژگی های مهم دیگر در تراشه های دیجیتال ساده است. برای مثال، با تکرار رابطه (S-2) داریم:

$$C_{ox} = \frac{K_{ox} \varepsilon_0}{d_{ox}}$$
 (3.88)

از آنجاکه dox با معکوس S متناسب است، خازن گیت در واحد سطح که با Cox نشان داده شده است، متناسب با S افزایش می یابد. اما از آنجا که مساحت گیت متناسب با معکوس  $S^2$  کاهش می یابد، خازن کل گیت متناسب با  $S^2$  تغییر مقیاس خواهد داد.

همچنین از رابطه (۳-۹۹) و (۳۱-۳) مشاهده می شود که جریان درین ترانزیستورهای MOS متناسب با  $\frac{1}{5}$  و نیز توان دوم ولتاژها و اما مستقل از ابعاد مطلق هستند، با فرض اینکه نسبت  $\frac{W}{L}$  بدون تغییر بماند. از آنجا که  $\frac{1}{5}$  و ولتاژها متناسب اند با  $\frac{1}{5}$  ، جریان ترانزیستور متناسب است با  $\frac{1}{5}$ .

به منظور تعیین اینکه تغییر مقیاس به چه میزان سرعت را تحت تأثیر قرار می دهد، نیاز به روابطی داریم که در فصول آینده اثبات خواهد شد. این روابط بیان می دارند که زمان متوسط صعود و نزول یک معکوس کننده CMOS که با  $t_{AV}$  نشان داده می شود از رابطه ( $A_{-}$ ) محاسبه می گردد.

$$t_{AV} = \frac{1.5L^2}{(V_{DD} - V_{ln})\mu_n} \left(1 + \frac{W_p}{W_n}\right) \left(1 + \frac{\mu_n W_n}{\mu_p W_p}\right)$$
(3.89)

<sup>\</sup> Scaling

<sup>&</sup>lt;sup>†</sup> Short-Channel effects

<sup>&</sup>lt;sup>r</sup> Sub-threshold Operation

<sup>&</sup>lt;sup>\*</sup> Leakage Currents

<sup>&</sup>lt;sup>a</sup> Latch-Up

بنابراین رابطه (۹۰-۳) برقرار است و هر دو پارامتر L و  $V_{DD}$  متناسب با  $\frac{1}{5}$  هستند.

$$t_{AV} \propto 1/S$$
 (3.90)

نسبت معکوس تأخیر با تغییر مقیاس در مورد گیت های منطقی که پیچیده تر از گیت معکوس کننده نیز هستند صادق است. توجه داشته باشید از آنجا که خازن از رابطه (۳-۹۱) محاسبه می گردد، می توان رابطه (۹۲-۳) را بدست آورد.

$$I = C \frac{dV}{dt}$$
 (3.91)

$$\Delta t \propto \frac{C}{L} \Delta V \tag{3.92}$$

از تناسب های بدست آمده که عبارتند از  $\frac{1}{5} \propto 0$ ،  $\frac{1}{5} \propto 0$  و  $\frac{1}{5} \propto I$  می توان استنباط کرد که  $\frac{1}{5} \propto \Delta t$  با رابطه (۳-۹۰) هم خوانی دارد.

به منظور تعیین تأثیر پذیری توان مصرفی از تغییر مقیاس نیز احتیاج به روابطی است که در فصول آینده آنها را اثبات خواهیم نمود. توان مصرفی متوسط یک معکوس کننده که از "۱" به "۰" و مجدداً به "۱" تغییر می کند، در هر دوره تناوب T از رابطه (۹۳–۳) محاسبه می گردد.

$$P_{AV} = \frac{C_L V_{DD}^2}{T} \tag{3.93}$$

از آنجا که  $\frac{1}{5}$  و  $C_L \propto \frac{1}{5}$  و  $V_{DD} \propto \frac{1}{5}$  و راز رابطه (۲۱–۳))، بنابراین داریم:

$$\mathsf{P}_{\mathsf{AV}} \sim 1/\mathsf{S}^2 \tag{3.94}$$

بنابراین، توان مصرفی متوسط در گیت، به نسبت معکوس فاکتور تغییر مقیاس به توان دو کاهش می یابد. اگر اندازه تراشه تغییر نکند، تعداد گیت های در یک تراشه متناسب با فاکتور تغییر مقیاس به توان دو افزایش می یابد. بنابراین این تغییر مقیاس با ثبات میدان الکتریکی توان کل مصرفی چگالی توان یک تراشه را تغییر نخواهد داد. مجدداً بیان می کنیم که تمامی این موارد بستگی به ولتاژ منبع تغذیه یا همان  $V_{DD}$  دارد که به نسبت عکس  $\frac{1}{5}$  کاهش می یابد. این ذخیره سازی در توان مصرفی یکی از مهمترین عوامل کاهش ولتاژ منبع تغذیه استاندارد از  $\Delta$  ولت به  $\Delta$ 0 ولت و  $\Delta$ 1 ولت است که امروزه شاهد آن هستیم. کلیه نسبت ها را می توان بصورت خلاصه در جدلو ( $\Delta$ 1) مشاهده نمود.

جدول (۱-۳) تأثیر تغییر مقیاس ابعاد یک IC متناسب با  $\frac{1}{5}$  و با ثابت ماندن میدان الکتریکی.

| پارامتر                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | ضریب مقیاس      |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------|
| ابعاد قطعه، $t_{ m ox}$ ، ابعاد قطعه، ابعاد قطع قطعه، ابعاد قطعه، | $\frac{1}{S}$   |
| غلظت تغليظ، N <sub>A</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | S               |
| ولتاژ، ۷                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | $\frac{1}{S}$   |
| جريان، I                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | $\frac{1}{S}$   |
| eA§t <sub>ox</sub> خازن،                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | $\frac{1}{S}$   |
| زمان تأخير، ٧٢ كا                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | $\frac{1}{S}$   |
| توان مصرفی (در گیت)، VI                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | $\frac{1}{S^2}$ |
| چگالی توان،                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 1               |
| حاصلضرب توان در تأخیر                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | $\frac{1}{S^3}$ |

شاید مهم ترین دیدگاهی که می توان از جدول (۱-۳) بدست آورد این است که تغییر مقیاس میدان ثابت، سرعت را افزایش می دهد و به ویژه میزان حاصل ضرب توان- تأخیر را می توان به عنوان مهم ترین معیار کارایی خانواده های منطقی به شمار آورد.

متأسفانه بنابر دلالیل مختلف، تغییر مقیاس میدان ثابت به سهولت تغییر مقیاس ولتاژهای مدار که متناسب است با  $\frac{1}{5}$  امکان پذیر نمی باشد. این دلایل شامل موارد زیر است:

- ولتاژ تغذیه با فرضیات سیستمی تعیین می گردد و نمی توان آن را کاهش داد
  - نسبت سیگنال به نویز و حاشیه های نویز بسیار کوچک می شوند
- ولتاژ آستانه ترانزیستورها را نمی توان در حضور جریان های زیرآستانه بزرگ، خیلی نزدیک به صفر ایجاد نمود
- سرعت که مهم ترین عامل است و نه با تغییر مقیاس  $\frac{1}{5}$ ، بلکه می توان سرعت را به نسبت بیش از S افزایش داد

بنابر این دلایل، می توان ولتاژ را بدون تغییر باقی گذاشت که به این حالت تغییر مقیاس ولتاژ ثابت گویند یا ولتاژ تقریباً متناسب با  $\frac{1}{\sqrt{5}}$  تغییر مقیاس می شود که این حالت تغییر مقیاس شبه ثابت انامیده می شود. در حال حاضر ابعادتجاری تراشه های CMOS نوعاً در حدود ۰٫۱۸ مایکرون و یا ۰٫۶ مایکرون و یا حتی کوچکتر از این ابعاد است.

از آنجا که ولتاژها به ندرت متناسب با  $\frac{1}{5}$  تغییر مقیاس می شوند، میدان های الکتریکی اغلب با تغییر مقیاس، افزایش می یابند. این افزایش میدان الکتریکی موجب برخی اثرات نامطلوب می شود. برخی از این اثرات نامطلوب عبارتند از کاهش قابلیت تحرک<sup>۲</sup>، اثرات حامل های داغ<sup>۳</sup>، تونل سازی اکسید<sup>†</sup> که موجب جابجایی<sup>۵</sup> تدریجی ولتاژ آستانه، جریان های درین به زیرلایه و کاهش امپدانس خروجی ترانزیستور و در نتیجه کاهش بهره<sup>۶</sup> می شوند. با تغییر مقیاس ابعاد فناوری باید با این اثرات نامطلوب مبارزه کرد. اصطلاحاً این اثرات نامطلوب، اثرات کانال کوتاه  $^{۷}$  نامیده می شود.

## اثرات كانال كوتاه

برخی اثرات کانال کوتاه وجود دارد که با کاهش مقیاس ابعاد، عملکرد ترانزیستورهای MOS را کاهش می دهد. این اثرات شامل اشباع سرعت، کاهش قابلیت تحرک، کاهش امپدانس خروجی و اثرات حامل های داغ (از قبیل تله گذاری اکسید  $^{\Lambda}$  و جریان های زیرلایه) می باشد.

ترانزیستورهایی که دارای طول کوتاه و میدان الکتریکی بزرگ می باشند به دلایل متعددی دچار کاهش قابلیت تحرک حامل های خود می شوند. یکی از این عوامل، میدان الکتریکی جانبی بزرگ (که دارای مؤلفه برداری در جهت عمود بر گیت در سیلیکن می باشد) است که به واسطه ولتاژ گیت بزرگ و طول کوتاه کانال بوجود می آید. این میدان الکتریکی جانبی بزرگ موجب می شود که عمق مؤثر کانال تغییر کند و همچنین موجب برخوردهای الکترونی بیشتر می شود که در نتیجه، قابلیت تحرک مؤثر را کاهش می دهد. عامل دیگر این است که در نتیجه میدان های الکتریکی بزرگ، سرعت حامل ها اشباع می شود. این اشباع موجب می شود که ویژگی مربعی رابطه جریان – ولتاژ نا صحیح شود و رابطه صحیح، در محدوده ای بین خطی و مربعی باشد.

دیگر اثر مهم کانال کوتاه، حامل های داغ است. این حامل های با سرعت بسیار بالا می توانند به واسطه یونیزاسیون ضربه ای و بهمنی موجب اثرات مخربی از قبیل تولید زوج های الکترون- حفره شوند. همان طور که در شکل (۳-۲۶) نشان داده شده است، این زوج های الکترون- حفره اضافی می توانند موجب شوند که جریانی از درین به زیرلایه به وجود آید. این اثر می تواند با یک

<sup>†</sup> Mobility Degradation

<sup>5</sup> Gain

<sup>\</sup> Quasi-Constant

<sup>&</sup>lt;sup>r</sup> Hot-Carrier Effects

<sup>&</sup>lt;sup>†</sup> Oxide Tunneling

<sup>&</sup>lt;sup>a</sup> Shift

<sup>&</sup>lt;sup>v</sup> Short-Channel Effects

<sup>&</sup>lt;sup>A</sup> Oxide Trapping

امپدانس درین به کانال متناهی مدل شود. در نتیجه، این پدیده یکی از مهمترین محدود کننده های دست یابی به امپدانس خروجی بسیار بالای منابع جریان متوالی ۱ می باشد. علاوه بر این، می تواند موجب افت ولتاژ بر روی زیرلایه شود و احتمالاً موجب پدیده قفل شدگی ۲ شود که در بخش بعدی معرفی خواهد شد.

دیگر اثر حامل های داغ به دلیل این است که الکترون ها انرژی زیاد کافی را جذب می کنند و بنابراین می توانند به سمت اکسید نازک گیت و یا حتی به احتمالاً به درون آن تونل بزنند. این اثر می تواند موجب جریان های گیت که شود. هرچند اغلب عامل خطرناک تر این است که هر بار الکتریکی در دام افتاده در اکسید، موجب یک جابجایی ولتاژ آستانه ترانزیستور می شود. در نتیجه، حامل های داغ مهم ترین عامل محدود کننده قابلیت اعتماد در عملکرد بلند مدت ترانزیستورهای MOS می باشد.



شکل۳–۲۶. جریان درین به زیرلایه که در ناحیه درین کانال، به واسطه تولید حفره⊣لکترن و بر اثر یونیزاسیون ضربه ای به وجود آمده است.

اثر سوم حامل های داغ زمانی است که الکترون ها با انرژی کافی در بین سورس و درین منگنه می شوند. در نتیجه، این الکترون های با انرژی بالا دیگر از روابط معمول به منظور هدایت در طول کانال تبیعت نخواهند کرد. این روند گاهی اوقات مشابه ترانزیستورهای دوقطبی است، زمانی که ناحیه تهی کلکتور به سمت ناحیه بیس و امیتر توسعه می یابد. در یک ترانزیستور MOS طول کانال مؤثر صفر می شود که موجب جاری شدن یک جریان بی نهایت می شود (به استثنای امپدانس های سورس و درین سری شده و مدارهای خارجی). این پدیده، یکی دیگر از اثرات امپدانس خروجی کاهش یافته و احتمالاً شکست ترانزیستور است.

و دلیل p است تا نوع کانال p و دلیل می داغ بیان شده، بیشتر در مورد ترانزیستورهای نوع کانال p است تا نوع کانال p و دلیل آن سرعت بیشتر الکترون ها نسبت به حفره ها می باشد.

<sup>\</sup> Cascode

<sup>&</sup>lt;sup>r</sup> Latch-Up

<sup>&</sup>quot; Punch

و در آخر باید بیان شود که ترانزیستورهای کانال کوتاه، دارای جریان های زیرآستانه بزرگتری نسبت به ترانزیستورهای با کانال طولانی تر هستند. این پدیده، بیشتر از هر عامل دیگری، در نتیجه اثری است که به کاهش مانع القایی درین (DIBL) مشهور است. این اثر مرتبه دوم زمانی رخ می دهد که میدان الکتریکی در درین به سمت سورس امتداد یابد و بنابراین موجب کاهش ولتاژ آستانه مؤثر می شود. این اثر را می توان با استفاده از نفوذ مدرج تغلیظ در درین به طور قابل ملاحظه ای جبران نمود.

## عملکرد زیر آستانه

روابط و معادلات ارائه شده برای ترانزیستورهای MOS همگی بر اساس این فرض بودند که  $V_{\rm eff} = V_{\rm GS} - V_{\rm t}$  بزرگتر از ۵۰ میلی ولت و یا در این حدود است. اگر چنین نباشد، صحت معدلات توان دو زیر سوال می رود و گفته می شود که ترانزیستور در ناحیه زیرآستانه قرار دارد. ترانزیستور را در این ناحیه کاری می توان بطور دقیق تر توسط رابطه ای نمایی بین ولتاژ کنترل و جریان آن و مشابه با یک ترانزیستور دوقطبی مدل نمود. در ناحیه زیرآستانه، جریان درین تقریباً از رابطه نمایی (۳–۹۵) محاسبه می شود که در آن  $V_{\rm DS} > 75$  و یا در این حدود و مقدار  $V_{\rm DS} > 1$  در حدود کنانوآمپر است.

$$I_{D} \cong I_{D-0} \left( \frac{W}{L} \right) e^{(qV_{GS}/nkT)}$$
(3.95)

$$n = \frac{C_{ox} + C_{depl}}{C_{ox}} \approx 1.5$$
 (3.96)

هرچند که ترانزیستورها در این ناحیه یک رابطه نمایی دارند، به دلیل جریان های بایاس کوچک، هدایت هنوز کوچک است و ترانزیستورها به دلیل این که فقط جریان های کوچک به منظور شارژ یا دشارژ خازن ها در دسترس می باشد، کند هستند. علاوه بر این، انطباق ترانزیستورها بسیار مشکل است چراکه ولتاژ آستانه ترانزیستورها به ندرت با یکدیگر منطبق هستند. عموماً ترانزیستورها به جز در فرکانس های پایین و کاربردهای با توان اندک، در ناحیه زیرآستانه عمل نخواهند کرد.

# جریان های نشتی<sup>۲</sup>

محدودیت مرتبه دوم مهم دیگری که در برخی کاربردها به چشم می خورد، جریان نشتی یک اتصال است. برای مثال، در تخمین زمان حداکثر یک مدار نمونه برداری یا یک سلول حافظه که در حالت نگهداری ٔ مقدار قرار دارد. جریان نشتی یک اتصال بایاس

<sup>&</sup>lt;sup>1</sup> Drain-Induced Barrier Lowering

<sup>&</sup>lt;sup>†</sup> Leakage Currents

<sup>&</sup>lt;sup>r</sup> Sample and Hold

<sup>\*</sup> Hold Mode

معکوس که به نقطه شکست خیلی نزدیک است را می توان بطور تقریبی از رابطه (۹۷-۳) محاسبه نمود که در آن  $A_i$  مساحت اتصال،  $n_i$  غلظت خالص حامل ها در سیلیکن غیر تغلیظ شده،  $T_0$  چرخه طول عمر مؤثر حامل اقلیت و  $x_d$  ضخامت ناحیه تهی است.  $T_0$  از رابطه (۹۸-۳) محاسبه می گردد که در آن  $T_0$  به ترتیب چرخه زمانی الکترون ها و حفره ها می باشد.

$$I_{lk} \approx \frac{qA_{l}n_{l}}{2\tau_{0}}x_{d} \tag{3.97}$$

$$\tau_0 \equiv \frac{1}{2}(\tau_n + \tau_p) \tag{3.98}$$

مقدار  $x_d$  از رابطه (۹۹-۳) و  $n_i$  از رابطه (۱۰۰-۳) محاسبه می گردند، به طوری که  $N_C$  و  $N_C$  مقادیر چگالی در وضعیت های هدایت  $x_d$  از رابطه  $E_g$  تفاضل انرژی بین دو پیوند می باشد.

$$x_{d} = \sqrt{\frac{2\varepsilon_{si}}{qN_{\Delta}}(\Phi_{0} + V_{r})}$$
 (3.99)

$$n_i \cong \sqrt{N_C N_V} \quad e^{-\frac{E_g}{kT}} \tag{3.100}$$

از آنجا که تغلیظ خالص in تابعی قوی از دماست (تقریباً به ازاء هر ۱۱ درجه سانتی گراد افزایش دمای سیلیکن، دو برابر می شود)، جریان نشتی نیز تابعی قوی از دما خواهد بود و بنابراین بطور تقریبی به ازاء هر ۱۱ درجه سانتی گراد افزایش دمای سیلیکن، دو خواهد شد. از این رو در مقایسه با دمای اتاق، در دماهای بالا، بسیار بزرگتر خواهد بود. این جریان نشتی، میزان زمان حداکثری را که خروجی که بطور پویا شارژ شده است، می توان در حالت امپدانس بالا نگه داشت به مدار تحمیل خواهد نمود.

# قفل شدگی<sup>۳</sup>

یکی از مواردی که طراحان CMOS، به ویژه هرچه ابعاد کوچکتر می شود در مواجه با آن باید بسیار هشیار باشند، پدیده ایست به نام قفل شدگی. این اثر می تواند زمانی رخ دهد که جریان های زیرلایه یا چاه ها و یا بطور معادل، زیرلایه بزرگ یا افت ولتاژ در چاه که بعضاً توسط خازن تزویج بوجود می آیند، وجود داشته باشد.

<sup>\</sup> Conduction

<sup>&</sup>lt;sup>۲</sup> Valence bands

<sup>&</sup>lt;sup>r</sup> Latch-Up

این افت ولتاژهای محرک، اغلب زمانی رخ می دهند که تراشه CMOS اولین بار به منبع تغذیه متصل شود. دیگر دلیل شایع قفل شدگی، جریان های زیرلایه هستند که از خازن های تزویج متصل به خروجی به وجود می آیند. زمانی که یک تراشه دچار قفل شدگی می شود، معادل است با این که یک یکسوساز کنترل شونده سیلیکنی (SCR) خاموش، بین زمین و  $V_{DD}$  داشته باشیم. این مسئله در تراشه باعث ایجاد اتصال کوتاه می شود و تا زمانی که جریان منبع تغذیه محدود نشود، بسیار شبیه این است که دچار خرابی غیر قابل تعمیر شده است از قبیل رخداد فیوز باز شده در مسیر سیم ها و اتصالات میانی. به منظور درک پدیده قفل دیرگی، معکوس کننده CMOS نشان داده شده از مقطع عرضی در شکل ( $V_{T}$ ) را در نظر بگیرید. ترانزیستورهای دوقطبی پارازیتیکی  $V_{T}$  و یک ترانزیستور عمودی  $V_{T}$  و یک ترانزیستور عمودی و است. مدار  $V_{T}$  و تشکیل شده است. ترانزیستور عمودی  $V_{T}$  به همراه برخی مقاومت های پارازیتیک که در نتیجه زیرلایه کم تغلیظ شده و نواحی دوقطبی پارازیتیکی مربوطه در شکل ( $V_{T}$ ) به همراه برخی مقاومت های پارازیتیک که در نتیجه زیرلایه کم تغلیظ شده و نواحی جواه ها به بوجود آمده اند نشان داده شده است.



شکل۳-۲۷. نمای مقطع عرضی یک معکوس کننده CMOS با شماتیک ترانزیستورهای پارازیتیک که موجب تشکیل پدیده قفل شدگی می شود.

\_

<sup>&</sup>lt;sup>1</sup> Silicon Controlled Rectifier



شکل۳-۲۸. (الف) مدار معادل ترانزیستورهای دوقطبی (ب). ولتاژها، پس از رخداد پدیده قفل شدگی.

می توان مشاهده نمود که این مدار دو آمیلی فایر امیتر مشترک تزویجی را به صورت یک حلقه فیدبک مثبت پیاده سازی می کند و مدار معادل یک SCR است که گاهی اوقات کلید اهرم۱ نامیده می شود. معمولاً ترانزیستورهای پارازیتیک دوقطبی خاموش هستند و ولتاژها بصورتی است که در شکل (۳–۲۸ الف) نشان داده شده است. هرچند اگر بنا بر دلایلی روشن می شوند و بهره حلقه مقداری بیش از واحد خواهد بود و آنگاه ولتاژها تقریباً بصورت شکل (۳-۲۸ ب) خواهند بود که موجب یک اتصال کوتاه و یا اهرم در مسير منبع تغذيه مي شود و باعث مي شود كه VDD تقريباً تا ٠,٠ ولت كاهش يابد. اگر منبع تغديه محدوديتي در تأمين جریان نداشته باشد، جریان اضافی موجب داغ شدن هادی شده و نهایتاً موجب (ذوب شدن و) قطع مسیر عبور خواهد شد.

روش هایی وجود دارد که موجب پدیده قفل شدگی می شود. برای مثال، خروجی Vout در معکوس کننده CMOS نشان داده شده در شکل (۳-۲۷) توسط خازن های تهی نواحی اتصال درین های MOS به صورت یک خازن تزویج شده است به بیس های ترانزیستورهای دوقطبی. اگر معکوس کننده (مثلاً بصورت یک بافر خروجی) بزرگ باشد، آنگاه این خازن ها می توانند بزرگ باشند. زمانی که خروجی معکوس کننده تغییر کند، تغییرات ناخواسته ۲ ولتاژ، گره های بیس ترانزیستورهای پارازیتک دوقطبی را تحریک خواهد نمود و اگر این تغییرات به حد کافی بزرگ باشد، امکان رخداد پدیده قفل شدگی زیاد خواهد بود. همچنین، جریان های زیرلایه که به واسطه الکترون های داغ ایجاد می شوند نیز موجب افت ولتاژهای به حد کافی بزرگ شده و باعث رخداد پدیده قفل شدگی خواهد شد.

به منظور جلوگیری از قفل شدگی، بهره حلقه معکوس کننده های دوقطربی باید کوچکتر از واحد نگاه داشته شود. این حالت با نگه  $R_p$  و  $R_n$  و سانت های ترانزیستورهای پارازیتیک دوقطبی در حد ممکن کوچک و از همه مهم تر با مقاومت های شانت تا حد ممکن کوچک امکان پذیر خواهد بود. بهره جریان ترانزیستور pnp عمودی Q2 باید بین ۵۰ تا ۱۰۰ باشد و کوچک کردن آن کار مشکلی است. بهره جریان ترانزیستور npn جانبی را می توان با افزایش فاصله بین ترانزیستورهای کانال n و کانال p کاهش داد.

<sup>\</sup> Crowbar Switch

<sup>&</sup>lt;sup>۲</sup> Glitch

<sup>&</sup>lt;sup>r</sup> Shunting Resistors

هرچند، با استفاده از فاصله معمولی حاصل ضرب  $eta_{npn} eta_{pnp} eta_{pnp}$  همچنان بیشتر از واحد خواهد بود. بهره حلقه معمولاً کمتر از واحد نگاه داشته می شود و با کاهش  $R_p$  و  $R_n$  می توان از قفل شدگی جلوگیری نمود. راه های اصلی کاهش  $R_p$  و  $R_n$  داشتن مسیرهای با امپدانس کم بین زیرلایه و چاه تا خطوط منبع تغذیه می باشد. یکی از روش های دست یابی به این حالت این است که اتصالات زیادی در زیرلایه وجود داشته باشد. برای مثال، در فناوری چاه n، قواعد طراحی، بیشترین فاصله بین هر محل در نواحی کانال n یک مدار مجتمع و نزدیک ترین اتصال p که زیرلایه را به زمین متصل می کند، تعیین خواهد نمود. بطور مشابه، در نواحی کانال p بیشترین فاصله تا نزدیک ترین اتصال p که چاه ها را به p0 متصل می کند، تعیین خواهد شد.

همچنین پس از اینکه مرحله چینش به پایان رسید، یک طراح خوب معمولاً نواحی که مورد استفاده قرار نگرفته اند را با گره های به زیرلایه و نواحی چاه ها پر خواهد نمود. علاوه بر این، هر ترانزیستوری که جریان زیادی عبور می دهد باید با حلقه های محافظ همان گره هایی هستند که برای ترانزیستورهای کانال n به زیرلایه و برای ترانزیستورهای کانال p به چاه وجود دارند و به طور کامل ترانزیستورهای با جریان بالا را احاطه می کنند. این تکنیک اغلب در مورد بافرهای خروجی مورد استفاده قرار می گیرد. در نهایت، اطمینان از اینکه پشت قرص p از طریق یک پیوند طلای مذاب به رأس بسته بندی تراشه به زمین مفید است. شاید یکی از بهترین روش ها به منظور جلوگیری از قفل شدگی، استفاده از فرایند رشد همبافته p و به ویژه با لایه های غرق اندود شده با غلظت بالا می باشد. برای مثال اگره یک زیرلایه p دارای یک لایه همبافته p باشد به طوری که ترانزیستورها در آن قرار گرفته باشند، کارایی آن تنها از نظر حاشیه ها تحت تأثیر قرار خواهد گرفت اما زیرلایه هادی p غلیظ دارای امپدانس بسیار کوچکی به اتصالات زمین و رأس بسته بندی تراشه هستند. همچنین زیرلایه p ممکن است مورد استفاده قرار گیرد که دارای نواحی p و کانال p کاشت یونی شده است. این فناوری وان دوقلوی خود همراستا p به دلیل وجود به طور بهینه برای تشکیل نواحی کانال p و کانال p کاشت یونی شده است. این فناوری وان دوقلوی خود همراستا p به دلیل وجود لایه های غرق اندود هادی، در برابر قفل شدگی بسیار امن است.

#### مسائل فصل

در معادله خطی $^{7}$  برای یک ترانزیستور MOS استفاده شود، معادله جریان در ناحیه  $^{7}$  در معادله خطی معادله خطی ستفاده شود، معادله جریان در ناحیه ۳-۸

$$I_D = \frac{\mu_n \times C_{OX}}{2} \times \frac{W}{L} \times (V_{GS} - V_{tn})^2$$
 است.

پاسخ:

<sup>\</sup> Layout

<sup>&</sup>lt;sup>r</sup> Extra Ties

۳ Die

<sup>&</sup>lt;sup>†</sup> Epitaxial Process

<sup>&</sup>lt;sup>a</sup> Self-Aligned Twin-Tub Technology

<sup>&</sup>lt;sup>5</sup> triode

<sup>&</sup>lt;sup>v</sup> active

$$\begin{split} I_D &= \mu_n \times C_{OX} \times \frac{W}{L} \times \left[ \left( V_{GS} - V_{tn} \right) V_{DS} - \frac{V_{DS}^2}{2} \right] \\ &\qquad \qquad \qquad V_{DS} = V_{eff} = V_{GS} - V_{tn} \\ I_D &= \mu_n \times C_{OX} \times \frac{W}{L} \times \left[ \left( V_{GS} - V_{tn} \right) \left( V_{GS} - V_{tn} \right) - \frac{\left( V_{GS} - V_{tn} \right)^2}{2} \right] \\ &= \mu_n \times C_{OX} \times \frac{W}{L} \times \left[ \left( V_{GS} - V_{tn} \right)^2 - \frac{\left( V_{GS} - V_{tn} \right)^2}{2} \right] \\ &= \mu_n \times C_{OX} \times \frac{W}{L} \times \left[ \frac{1}{2} \times \left( V_{GS} - V_{tn} \right)^2 \right] = \frac{1}{2} \times \mu_n \times C_{OX} \times \frac{W}{L} \left( V_{GS} - V_{tn} \right)^2 \end{split}$$

برای PMOS تمام  $\mu_n$  ها را با  $\mu_n$  جایگزین می کنیم و سایر روابط بدون تغییر باقی خواهند ماند.

$$N_A=10^{22}/m^3$$
  $N_D=10^{25}/m^3$   $N_D=10^{2$ 

$$N_A = 10^{22} / m^3$$

$$N_D = 10^{25} / m^3$$

$$W = 50 \mu m$$

$$L=1.5 \mu m$$

$$V_{GS} = 1.1v$$

$$V_{tn} = 0.7v$$

$$\mu_n \times C_{OX} = 188 \frac{\mu A}{v^2}$$

$$V_{DS} = V_{eff} = V_{GS} - V_{tn} = 1.1 - 0.7 = 0.4v$$

$$I_{D} = \frac{1}{2} \times \mu_{n} \times C_{OX} \times \frac{W}{L} \left( V_{GS} - V_{tn} \right)^{2} \left( 1 + \lambda \left( V_{DS} - V_{eff} \right) \right)$$

$$I_D = \frac{1}{2} \times 188 \frac{\mu A}{v^2} \times \frac{50}{1.5} (0.4v)^2 (1 + \lambda(0)) = 501.34 \mu A$$

$$\lambda = \frac{K_{ds}}{2 \times L \times \sqrt{V_{DG} + V_{tn} + \Phi_0}} = \frac{K_{ds}}{2 \times L \times \sqrt{V_{DS} - V_{eff} + \Phi_0}}$$

$$K_{ds} = \sqrt{\frac{2 \times K_s \times \varepsilon_0}{q \times N_D}} = \sqrt{\frac{2 \times 11.8 \times 8.854 \times 10^{-12}}{1.6 \times 10^{-19} \times 10^{22}}} = 0.362 \times 10^{-6} \frac{m}{\sqrt{v}}$$

$$V_{DS} = 0.7v = 0.4 + 0.3v$$

$$\lambda = \frac{0.362 \times 10^{-6}}{2 \times 1.5 \times \sqrt{0.7 - 0.4 + 0.9}} = 1.1 \times 10^{-7} = 0.11 \times 10^{-6} v^{-1}$$

$$I_{D-2} = \frac{1}{2} \times \mu_n \times C_{OX} \times \frac{W}{L} (V_{GS} - V_{tn})^2 \left( 1 + \lambda \left( V_{DS} - V_{eff} \right) \right)$$
$$= 501.34 \times \left( 1 + 0.11 \times 10^{-6} \times 0.3 \right) = 501.3400165 \,\mu\text{A}$$

 $V_{DS} = V_{DS} = V_{DS}$  به اندازه  $V_{DS} = V_{CS}$  دارد. زمانی که  $V_{DS} = V_{CS}$  به اندازه  $V_{CS} = V_{CS}$  افزایش می یابد. امپدانس خروجی (  $V_{CS} = V_{CS} = V_{CS}$  و ثابت امپدانس خروجی (  $V_{CS} = V_{CS} = V_{CS}$  به اندازه  $V_{CS} = V_{CS} = V_{CS}$  افزایش می یابد. امپدانس خروجی (  $V_{CS} = V_{CS} = V_{CS}$  و ثابت امپدانس خروجی (  $V_{CS} = V_{CS} = V_{CS}$  افزایش می یابد. امپدانس خروجی (  $V_{CS} = V_{CS} = V_{CS}$  و ثابت امپدانس خروجی (  $V_{CS} = V_{CS} = V_{CS} = V_{CS}$  افزایش می یابد. امپدانس خروجی (  $V_{CS} = V_{CS} = V_{CS} = V_{CS}$  افزایش می یابد. امپدانس خروجی (  $V_{CS} = V_{CS} = V_{CS} = V_{CS}$  افزایش می یابد. امپدانس خروجی (  $V_{CS} = V_{CS} = V_{CS} = V_{CS}$  افزایش می یابد.

$$I_D = \frac{1}{2} \times \mu_n \times C_{OX} \times \frac{W}{L} \left( V_{GS} - V_{tn} \right)^2$$

 $v_{DS} = V_{GS} - V_{th}$  در ناحیه اشباع که

$$\begin{split} &V = R \times I \\ &20 \mu A = \frac{1}{2} \times \mu_n \times C_{OX} \times \frac{W}{L} (V_{DS})^2 \\ &eq \mathbf{I} : 20 \mu A = \frac{1}{2} \times \mu_n \times C_{OX} \times \frac{W}{L} (V_{GS} - V_{tn}) \times (V_{GS} - V_{tn}) \\ &= \frac{1}{\frac{1}{2} \times \mu_n \times C_{OX} \times \frac{W}{L} (V_{GS} - V_{tn})} \\ &23 = \frac{1}{2} \times \mu_n \times C_{OX} \times \frac{W}{L} (V_{GS} - V_{tn})^2 \left(1 + \lambda \left(V_{DS} - V_{eff}\right)\right) \\ &eq \mathbf{II} : 23 = \frac{1}{2} \times \mu_n \times C_{OX} \times \frac{W}{L} (V_{GS} - V_{tn})^2 \left(1 + \lambda \times 0.5\right) \end{split}$$

$$eq ext{II}$$
 با جایگذاری رابطه  $eq ext{I}$  داریم:
$$23 = 20 \times (1 + \lambda \times 0.5)$$

$$\Rightarrow \lambda = 0.3V^{-1}$$

scale،  $\sqrt{s}$  تنها با ضریب scale ،s شده باشند اما ولتاژ ها و سطوح doping تنها با ضریب شده scale،  $\sqrt{s}$  باشند. جدول زیر را کامل کنید.

| پارامتر ها                                                | ضریب scaling |
|-----------------------------------------------------------|--------------|
| Devise dimensions, t <sub>OX</sub> , L, W, junction depth | ?            |

| Doping concentration, N <sub>A</sub> | ? |
|--------------------------------------|---|
| Voltage, V                           | ? |
| Current, I                           | ? |
| Capacitance, ε A∫t <sub>OX</sub>     | ? |
| Delay time, VC ∫1                    | ? |
| Power dissipation, VI                | ? |
| Power density, VI∫A                  | ? |

پاسخ:

تمام دیمانسیون ها با ضریب scale ، $\sqrt{S}$  شده اند اما سطوح تزریق(doping levels) و ولتاژها تنها با ضریب scale ، $\sqrt{S}$  بنابراین:

| پارامتر ها                                                                                                                          | ضریب scaling |
|-------------------------------------------------------------------------------------------------------------------------------------|--------------|
| Devise dimensions, t <sub>OX</sub> , L, W, junction depth                                                                           | S            |
| Doping concentration, N <sub>A</sub>                                                                                                | $\sqrt{s}$   |
| Voltage, V                                                                                                                          | $\sqrt{s}$   |
| Current, $I = \frac{1}{2} \times \mu_n \times C_{OX} \times \frac{W}{L} (V_{GS} - V_{tn})^2 \Rightarrow C_{OX} \propto \frac{1}{s}$ |              |
| $\Rightarrow I \propto \frac{1}{s} \times (\sqrt{s})^2 = \frac{s}{s} = 1$                                                           | 1            |
| Capacitance, $\varepsilon A \int t_{OX} \propto s \times s \times \frac{1}{s} = s$                                                  | S            |

| Delay time, VC $\int 1 \propto \sqrt{s} \times s \times s \times \frac{1}{1} = s\sqrt{s}$                                                                       | $s\sqrt{s}$           |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------|
| Power dissipation (per gate), VI $\propto \sqrt{s} \times 1 = \sqrt{s}$                                                                                         | $\sqrt{s}$            |
| Power density, VI $\oint A \propto \sqrt{s} \times 1 \times \frac{1}{s^2} = \frac{\sqrt{s}}{s^2} = \frac{\sqrt{s}}{s} \times \frac{1}{s} = \frac{1}{s\sqrt{s}}$ | $\frac{1}{s\sqrt{s}}$ |

$$N_A=10^{22}/m^3$$
 ,  $N_D=10^{25}/m^3$  و المتر های مدل فرکانس پائین برای ترانزیستور کانال  $V_{SB}=1.0v$  و  $V_{DS}=V_{eff}$  و  $V_{CS}=1.1v$  و  $V_{CS}=1.2\mu m$  و  $V_{CS}=1.1v$  و  $V_{CS}=1.1v$ 

$$N_D = 10^{25} / m^3$$

$$N_A = 10^{22} / m^3$$

$$W = 1 \mu m$$

$$L = 1.2 \mu m$$

$$V_{GS} = 1.1 v$$

$$V_{DS} = V_{eff}$$

$$V_{SB} = 1.0 v$$

 $V_{tn-0} = 0.7V$ 

 $V_{DS} = V_{eff}$  پارامتر های مدل فرکانس پائین برای یک ترانزیستور کانال n ولتاژ درین- سورس زیادی دارند که عبارت است از



$$I_D = \frac{1}{2} \times \mu_n \times C_{OX} \times \frac{W}{L} (V_{GS} - V_{tn})^2$$

$$C_{OX} = \frac{K_{OX} \times \varepsilon_0}{t_{OX}}$$

$$K_{OX} = 3.9$$

$$\varepsilon_0 = 8.854 \times 10^{-12}$$

فرض كنيد:

$$\mu_n \times C_{OX} = 190 \frac{\mu A}{v^2}$$

داريم:

$$\begin{split} V_{tm} = & V_{tm-0} + \gamma \bigg( \sqrt{V_{SB}} + \left| 2\Phi_F \right| - \sqrt{\left| 2\Phi_F \right|} \bigg) \\ \gamma = 0.6 \\ 2\Phi_F = 0.7 \\ V_{tm} = 0.7 + 0.6 \bigg( \sqrt{1 + 0.7} - \sqrt{0.7} \bigg) = 0.7 + 0.28 = 0.98 v \\ I_D = & \frac{1}{2} \times 190 \times 1.2 \times (1.1 - 0.98)^2 = 1.14 \mu A \\ g_m = & \frac{2 \times I_D}{V_{eff}} \\ g_m = & \frac{\partial I_D}{\partial V_{GS}} \\ g_m = & \frac{2 \times 1.14}{1.1 - 0.98} = 19 \mu \Omega^{-1} \\ g_s = & \frac{\partial I_D}{\partial V_{SB}} = \frac{\gamma \times g_m}{2 \sqrt{V_{SB}} + \left| 2\Phi_F \right|} = \frac{0.6 \times 19}{2 \times \sqrt{1 + 0.7}} = 4.37 \mu \Omega^{-1} \end{split}$$

$$r_{ds} \approx \frac{1}{\lambda \times I_D}$$

$$\lambda = \frac{K}{2 \times L \times \sqrt{V_{DS} - V_{eff} + \Phi_0}}$$

$$\Phi_0 = 0.99$$

$$K = \sqrt{\frac{2 \times K_S \times \varepsilon_0}{q \times N_A}} = \sqrt{\frac{2 \times 11.8 \times 8.854 \times 10^{-12}}{1.6 \times 10^{-19} \times 10^{22}}} = 0.36 \times 10^{-6} \frac{m}{\sqrt{v}}$$

$$\lambda = \frac{0.36 \times 10^{-6}}{2 \times 1.2 \times \sqrt{0.99}} = 0.15 \times 10^{-6} v^{-1}$$

$$r_{ds} \approx \frac{1}{0.15 \times 10^{-6} \times 1.14 \mu A} = 5.85 \times 10^{-12} \Omega$$

W=50  $\mu$ m, L=1.2  $\mu$ m ورید. فرض کنید اتصالات سورس و درین به اندازه A و محیط های A

پاسخ:

$$W = 50 \mu m$$

$$L = 1.2 \mu m$$

$$A_S = A_d = 200(\mu m)^2$$

$$P_S = P_d = 58 \mu m$$

$$C_{OX} = 3.4 \times 10^{-3} \frac{pF}{(\mu m)^2}$$

$$L_{OV} = 4 \mu m$$

میزان همپوشانی (overlap) می باشد. که  $^{L}OV$ 

$$C_{j-0} = 5 \times 10^{-4} \frac{pF}{(\mu m)^2}$$

$$C_{GS} = ?$$

$$C_{GD} = ?$$

$$C_{SB} = ?$$

$$C_{GS} = W \times C_{OX} \left(\frac{2}{3}L + L_{OV}\right) = 50 \times 3.4 \times 10^{-3} \times \left(\frac{2}{3} \times 1.2 + 4\right)$$
  
= 816×10<sup>-3</sup> pF

$$C_{GD} = C_{GD-OV} \times W = W \times L_{OV} \times C_{OX}$$

$$= 50 \mu m \times 4 \mu m \times 3.4 \times 10^{-3} \frac{pF}{(\mu m)^2}$$

$$= 680 \times 10^{-3} pF = 680 fF$$

رمتن کتاب آمده است: خازن میلر نامیده می شود. در متن کتاب آمده است:

$$C_{DB} = A_D \times C_{jd}$$

$$C_{jd} = \frac{C_{j-0}}{\sqrt{1 + \frac{V_{DS}}{\Phi_0}}}$$

$$V_{DS} = 5v$$

$$C_{jd} = \frac{5 \times 10^{-4}}{\sqrt{1 + \frac{5}{0.99}}} = 2.032 \times 10^{-4} \frac{pF}{(\mu m)^2}$$

$$\Rightarrow C_{DB} = 200 \times 0.2032 \times 10^{-3} \, pF = 40.64 \, fF$$

$$C_{SB} = (A_S + A_{CH}) \times C_{jS}$$

$$C_{jS} = \frac{C_{j-0}}{\sqrt{1 + \frac{V_{SB}}{\Phi_0}}} = \frac{5 \times 10^{-4}}{\sqrt{1+0}} = 0.5 \frac{fF}{(\mu m)^2}$$

$$C_{SB} = (200 + 1.2 \times 50)(\mu m)^2 \times 0.5 \frac{fF}{(\mu m)^2} = 130 fF$$

 $V_{IN}$  مدار شکل زیر را در نظر بگیرید که در آن  $V_{IN}$  یک سیگنال d.c. با مقدار شکل زیر را در نظر بگیرید که در آن  $V_{IN}$  یک سیگنال  $V_{IN}$  با مقدار شکل زیر را در نظر بگیرید که در آن  $V_{IN}$  و آن که ترانزیستور خاموش شده است نیمی از بار کانال در خازن  $V_{IN}$  قرار گرفته است.



پاسخ:

$$V_{IN} = 1v$$

$$W = 10mm$$

$$L = 0.8mm$$

$$Q_{T-n} = W \times L \times C_{OX} \left( V_{GS} - V_{tn} \right)$$

T:total

n: n-channel

$$C_{OX} = 3.4 \times 10^{-3} \frac{pF}{(\mu m)^2}$$

$$V_{m} = 0.7v$$

$$V_{G} = 3.3v$$

$$V_{S} = V_{out}$$

$$V_{tn} = 0.7v$$

$$Q_{T-n} = 10mm \times 0.8mm \times 3.4 \times 10^{-3} \frac{pF}{(\mu m)^2} (3.3 - V_{out} - 0.7)v$$

$$= 27.2 \times 10^{-3} (mm)^2 \frac{pF}{(\mu m)^2} (2.6 - V_{out})v$$

$$(Q - C \times V)$$

مى دانيم:

$$Q_{CL} = \frac{1}{2}Q_{T-n}$$

$$Q_{CL} = C_L \times V_{out}$$

$$\Rightarrow Q_{CL} = 13.6 \times 10^{-3} (mm)^2 \frac{pF}{(\mu m)^2} (2.6 - V_{out})v$$

$$\Rightarrow V_{out} = \frac{Q_{CL}}{C_L} = \frac{13.6 \times 10^{-3} (mm)^2 \frac{pF}{(\mu m)^2} (2.6 - V_{out})v}{1pF}$$

$$\Rightarrow 146 \times V_{out} = 35.36mv$$

$$\Rightarrow V_{out} = 2.42mv$$

۳-۱۵ برای مدار شکل قبل ولتاژ ورودی در زمان صفر، یک تغییر پله ای از v 1 به v 1.2 دارد (ولتاژ گیت v 5 باقی می ماند). زمان v 1.2 برای مدار شکل قبل ولتاژ ورودی در زمان صفر، یک تغییر پله ای از v 1 به جز خازن ها به جز خازن v 2 باقی می کشد تا به v 3 مقدار نهائیش برسد) را پیدا کنید. می توانید از اثر بدنه و تمام خازن ها به جز خازن

 $V_{IN}$  مرف نظر کنید. همچنین فرض کنید  $V_{tn}=V_{tn-0}$  این مسئله را زمانی که  $V_{IN}$  از  $v_{in}$  تغییر می کند نیز تکرار کنید.

پاسخ:

$$V_G = 5v$$

$$V_D = V_{IN}$$

$$V_S = V_{OUT}$$

$$V_{IN} = 1v \Rightarrow V_{DG} = 1 - 5 = -4v < 0$$

بنابراین ترانزیستور در ناحیه خطی است.

$$I_{D} = \mu_{n} \times C_{OX} \times \frac{W}{L} \times \left[ \left( V_{GS} - V_{tn} \right) V_{DS} - \frac{V_{DS}^{2}}{2} \right]$$

شرط قطع به صورت زیر است:

$$(V_{GS} - V_{tn})V_{DS} - \frac{V_{DS}^{2}}{2} = 0$$

$$\Rightarrow (V_{G} - V_{OUT} - V_{tn})(V_{IN} - V_{OUT}) - \frac{(V_{IN} - V_{OUT})^{2}}{2} = 0$$

$$V_{IN} = x$$

$$V_{OUT} = y$$

$$V_{G} - V_{tn} = a$$

$$\Rightarrow (a - y)(x - y) - \frac{(x - y)^{2}}{2} = 0$$

$$\Rightarrow ax - ay + y^{2} - xy - \left(\frac{x^{2} - 2xy + y^{2}}{2}\right) = 0$$

$$\Rightarrow y^{2} - xy - ay + ax - \frac{y^{2}}{2} + xy - \frac{x^{2}}{2} = 0$$

$$\Rightarrow \frac{y^{2}}{2} - ay + ax - \frac{x^{2}}{2} = 0$$

$$\Rightarrow y = \frac{2a \pm \sqrt{4a^{2} - 8c}}{2}$$

$$4a^{2} - 8c = 4a^{2} - 8\left(ax - \frac{x^{2}}{2}\right) = 4a^{2} - 8ax + 4x^{2} = 4(a - x)^{2}$$

$$\Rightarrow y = \frac{2a \pm \sqrt{4(a - x)^{2}}}{2} = \frac{2a \pm 2(a - x)}{2} \Rightarrow \begin{cases} y = x \Rightarrow V_{OUT} = V_{IN} \\ y = 2a - x \end{cases}$$

حالا برای ترانزیستور عبور (pass transistor) در ناحیه خطی داریم:

$$V_{OUT} = V_{IN}$$

$$r_{ds} = \frac{1}{\mu_n \times C_{OX}} \times \frac{W}{L} \times \left(V_{GS} - V_{tn}\right) = \frac{1}{190 \frac{\mu A}{v^2} \times \frac{10}{0.8} \times (5 - 1.2 - 0.2)v}$$
$$= \frac{1.36 \times 10^{-4}}{10^{-6}} = 136\Omega$$

$$V_{\infty} = 1.2v \Longrightarrow 99\% \times 1.2v = 1.88v$$

$$\Rightarrow \Delta_t = r_{ds} \times C_L \times Ln \left( \frac{1.2 - 1}{1.2 - 1.88} \right) = 136\Omega \times 1pF \times 2.81 = 3.82 \, ps$$

$$V_{IN} = 3v$$
 داریم:

$$V_{\infty} = 3.1v \Longrightarrow 99\% \times 3.1 = 3.069v$$

$$r_{ds} = 350\Omega$$

$$\Rightarrow \Delta_t = 350\Omega \times 1 pF \times Ln \left( \frac{3.1 - 3}{3.1 - 3.069} \right) = 409.5 ps$$

به حساب آورید. 
$$V_{tn}$$
 مسئله ۱۴–۳ را تکرار کنید اما این بار اثر بدنه را بر روی  $^{-18}$  به حساب آورید.

پاسخ:

$$\begin{split} V_{tn} &= V_{tn-0} + \gamma \left( \sqrt{V_{SB}} + \left| 2\Phi_F \right| - \sqrt{2\Phi_F} \right) \right) \\ V_B &= 0 \\ V_S &= V_{OUT} \\ \rbrace \Rightarrow V_{SB} = V_{OUT} \\ V_{tn-0} &= 0.7v \\ \gamma &= 0.7 \\ 2\Phi_F &= 0.7 \\ V_{tn} &= V_{tn-0} + \gamma \left( \sqrt{V_{OUT}} + \left| 2\Phi_F \right| - \sqrt{2\Phi_F} \right) \right) \\ V_{tn} &= 0.7 + 0.7 \left( \sqrt{1.2 + \left| 0.7 \right|} - \sqrt{\left| 0.7 \right|} \right) = 1.08v \\ r_{ds} &= \frac{1}{190 \frac{\mu A}{v^2} \times \frac{10}{0.8} \times (5 - 1.2 - 1.08)v} = 154\Omega \\ \Rightarrow \Delta_t &= 154\Omega \times 1pF \times Ln \left( \frac{1.2 - 1}{1.2 - 1.88} \right) = 433ps \end{split}$$

 $V_{IN} = V_{OUT} = V_{TH}$  هستند.  $\frac{W}{L} = \frac{5 \mu m}{0.8 \mu m}$  است و همچنین یک ترانزیستور کانال  $V_{IN} = \frac{V_{OUT}}{0.8 \mu m}$  است و همچنین یک ترانزیستور کانال  $V_{IN} = \frac{V_{IN}}{0.8 \mu m}$  است و همچنین یک ترانزیستور کانال  $V_{IN} = \frac{V_{IN}}{0.8 \mu m}$  و یک  $V_{IN} = \frac{V_{IN}}{0.8 \mu m}$  است به دست آورید. این مسأله را برای یک ترانزیستور کانال  $V_{IN} = \frac{V_{IN}}{0.8 \mu m}$  نیز تکرار کنید.  $V_{IN} = \frac{V_{IN}}{0.8 \mu m}$  نیز تکرار کنید.

پاسخ:



برای هر دو ترانزیستور کانال p داریم:

$$V_{IN} = V_{OUT} = V_{TH}$$

داريم:

$$V_{GD} = 0$$

بنابراین هر دو ترانزیستور در ناحیه اشباع هستند.

$$Q_{1}: I_{D-1} = \frac{1}{2} \times \mu_{n} \times C_{OX} \times \left(\frac{W}{L}\right)_{1} \left(V_{GS} - V_{tn}\right)^{2} = \frac{1}{2} \times \mu_{n} \times C_{OX} \times \left(\frac{W}{L}\right)_{1} \left(V_{th} - 0 - V_{tn}\right)^{2}$$

$$Q_{2}:I_{D-2} = \frac{1}{2} \times \mu_{p} \times C_{OX} \times \left(\frac{W}{L}\right)_{2} \left(V_{GS} - \left|V_{tp}\right|\right)^{2} = \frac{1}{2} \times \mu_{p} \times C_{OX} \times \left(\frac{W}{L}\right)_{2} \left(V_{DD} - V_{th} - \left|V_{tp}\right|\right)^{2}$$

و  $Q_2$  هر دو در ناحیه اشباع هستند. بنابراین:

$$I_{D_{-1}} = I_{D_{-2}}$$

$$\Rightarrow \frac{1}{2} \times \mu_{n} \times C_{OX} \times \left(\frac{W}{L}\right)_{1} (V_{th} - V_{tn})^{2} =$$

$$\frac{1}{2} \times \mu_{p} \times C_{OX} \times \left(\frac{W}{L}\right)_{2} (V_{DD} - V_{th} - |V_{tp}|)^{2}$$

$$\Rightarrow 190 \times \left(\frac{5}{0.8}\right) (V_{th} - 0.7)^{2} = 50 \times \left(\frac{7.5}{0.8}\right) (3.3 - v_{th} - 0.8)^{2}$$

$$\Rightarrow 1187.5 \times (V_{th} - 0.7)^{2} = 468.75(2.5 - v_{th})^{2}$$

$$\Rightarrow 2.53 \times (V_{th} - 0.7)^2 = (2.5 - v_{th})^2$$
$$\Rightarrow V_{th} - 0.7 = \frac{2.5 - v_{th}}{\sqrt{2.53}} \Rightarrow V_{th} = 1.4v$$

اگر

$$\left(\frac{W}{L}\right)_2 = \frac{5}{0.8} \Rightarrow V_{th} = 0.85v$$

اگر

$$\left(\frac{W}{L}\right)_2 = \frac{10}{0.8} \Rightarrow V_{th} = 1.46v$$

n آن مدل سیگنال کوچک و با فرض یک معکوس کننده CMOS که سایز ترانزیستور کانال n

$$\frac{W}{L}=rac{7.5\,\mu\mathrm{m}}{0.8\,\mu\mathrm{m}}$$
 باشد، معادله ای برای پیدا کردن بهره معکوس کننده را باشده معادله ای برای پیدا کردن بهره معکوس کننده را

زمانی که  $V_{IN} = V_{TH}$  باشد بدست آورید. توجه کنید که در مدلی که استفاده می کنید هر دو ترانزیستور در ناحیه اشباع هستند.

پاسخ:



مدل سیگنال کوچک یک ترانزیستور MOS در ناحیه به صورت زیر است:



$$g_{m} = \mu_{n} \times C_{OX} \times \frac{W}{L} (V_{GS} - V_{tn})$$

$$r_{dS} = \frac{1}{\lambda \times I_{D}}$$

یا:

$$r_{dS} = \frac{L \times \sqrt{V_{DG} + V_t}}{I_{DS}}$$

مدار معادل یک معکوس کننده CMOS به صورت زیر است:



برای محاسبه مدل سیگنال کوچک معکوس کننده، VDD با زمین جایگزین شده است چون فرض می شود که یک ولتاژ ثابت VDD با زمین جایگزین شده است چون فرض می شود که یک ولتاژ ثابت  $VG-2=V_{S-2}=0$  است باشید که  $VG-2=V_{S-2}=0$  که یعنی هر دو منبع جریان  $g_{S1}V_{S1}=0$  و منبع جریان  $g_{S1}V_{S1}=0$  و منبع جریان  $g_{S1}V_{S1}=0$  و منبع جریان  $g_{S1}V_{S1}=0$  و معرفین چون  $g_{S1}V_{S1}=0$  و معرفی کننده به صورت زیر است:



$$gain = \frac{V_{OUT}}{V_{IN}}$$

$$\Rightarrow \frac{V_{OUT}}{V_{IN}} = \frac{-\left(g_{m_1}V_{GS1} + g_{m_2}V_{SG2}\right)}{V_{IN}} (r_{ds1}||r_{ds2})$$

$$\Rightarrow V_{IN} = V_{GS1} = V_{SG2}$$

$$\Rightarrow gain = -\left(g_{m_1} + g_{m_2}\right) (r_{ds1}||r_{ds2})$$