

فصل سوم

مفاهیم مقدماتی منطق TTL

#### خانواده منطقي

منطق دیجیتالی توسط مدارهای مجتمع پیاده سازی می شود به طوری که مدارهای مجتمع ( $IC^1$ ) بر اساس ساختار الکترونیکی خود به خانواده هایی تقسیم بندی می شوند. یک ساختار معمول برای این مدارها منطق ترانزیستور ترانزیستور (TTL) دوقطبی می باشد. ساختار مرسوم دیگر تکنولوژی  $CMOS^7$  می باشد که توان مصرفی کم و ایمنی زیاد در برابر نویز را ارائه می کند و در فصول آینده بیشتر به آن خواهیم پرداخت.

در درون خانواده TTL بسیاری از نسل های دیگر موجود می باشند که هر کدام ویژگی های عملیاتی متفاوتی از یکدیگر دارطه دارند. دو فاکتور مهم در ملاحظات هر خانواده منطقی سرعت و توان مصرفی می باشند. این دو فاکتور با یکدیگر رابطه مستقیم دارند. بدین معنی که سرعت بیشتر توان بیشتری مصرف می کند. خانواده های منطقی را می توان همچنین بر اساس تأخیر انتشار و توان مصرفی توصیف نمود. شکل (۱-۱) رابطه سرعت-توان خانواده TTL را نشان می دهد.



شکل ۱-۱. رابطه سرعت-توان در خانواده منطقی TTL.

سازندگان مدارهای مجتمع دیجیتال همواره در تلاش هستند که میزان حاصلضرب تأخیر در توان این مدارها را کاهش دهند و همچنین خانواده هایی با ویژگی های متفاوت را به منظور ارائه برای نیازمندی های خاص تولید نمایند. جدول (۱-۱) زیر- خانواده های متفاوت به همراه ویژگی ها و نام آنها را نشان می دهد.

<sup>\</sup> Integrated Circuits

<sup>&</sup>lt;sup>\*</sup> Complementary Metal-Oxide-Silicon

جدول ۱-۱. زیر - خانواده های منطقی مختلف به همراه ویژگی ها و نام آنها.

| مثال    | ویژگی ها                                    | خانواده |
|---------|---------------------------------------------|---------|
| 7400    | Standard transistor/transistor logic        | TTL     |
| 74L00   | Low power TTL                               | L       |
| 74H00   | High speed TTL                              | Н       |
| 74S00   | Schottky TTL - high speed                   | S       |
| 74LS00  | Low power Schottky TTL                      | LS      |
| 74AS00  | Advanced Schottky                           | AS      |
| 74ALS00 | Advanced Low power Schottky                 | ALS     |
| 74F00   | Fast Schottky                               | F       |
| 74HC00  | High speed CMOS                             | НС      |
| 74HCT00 | High speed CMOS, TTL-<br>voltage compatible | НСТ     |
| 74AC00  | Advanced CMOS                               | AC      |
| 74ACT00 | Advanced CMOS, TTL-output compatible        | ACT     |

## سير زماني تكامل الكترونيك كامپيوتري

در سال ۱۹۰۶ لامپ خلإ توسط "Lee De Forest" اختراع شد.

در سال ۱۹۴۶ کامپیوتر دیجیتالی ENIAC که ۱۸ فوت (۵٬۱۸۲ متر) ارتفاع، ۸۰ فوت (۲۴٬۳۸۴ متر) طول و ۱۷۰۰۰ لامپ خلاء داشت ساخته شد.

در سال ۱۹۴۷ ترانزیستور توسط ویلیام شاتکی اختراع شد.

در خلال سال های ۱۹۵۵–۱۹۶۵ استفاده از ترانزیستورهای مجزا افزایش یافت.

در سال ۱۹۵۸ مدارهای مجتمع توسط "Jack Kilby" اختراع شد.

توسعه مدارهای مجتمع در سال ۱۹۶۰ به صورت زیر می باشد :

SSI<sup>۲</sup> : مدارهای مجتمع با مقیاس کوچک شامل ۱۰ ترانزیستور (۱ الی ۳۰ گیت).

MSI<sup>۳</sup>: مدارهای مجتمع با مقیاس متوسط شامل ۱۰۰ ترانزیستور (۱۰ الی ۳۰۰ گیت).

LSI<sup>t</sup> : مدارهای مجتمع با مقیاس بزرگ شامل ۱۰۰۰ ترانزیستور (۱۰۰ الی ۳۰۰۰ گیت).

در سال ۱۹۷۱ ریز پردازنده ۴۰۰۴ اینتل با ۲۲۵۰ ترانزیستور ساخته شد.

در سال ۱۹۷۸ مدارهای VLSI<sup>۵</sup> با بیش از ۱۰۰۰۰ ترانزیستور (۱۰۰۰ الی۳۰۰۰۰ گیت) ساخته شد.

در سال ۱۹۷۹ ریز پردازنده ۶۸۰۰۰ موتورولا با ۷۰۰۰۰ ترانزیستور ساخته شد.

<sup>&</sup>lt;sup>1</sup> Discrete

<sup>&</sup>lt;sup>r</sup> Small scale integration

<sup>&</sup>lt;sup>r</sup> Medium scale integration

<sup>&</sup>lt;sup>†</sup> Large scale integration

<sup>&</sup>lt;sup>a</sup> Very large scale integration

در سا ۱۹۸۵ مدارهای مجتمع 'ASIC با بیش از ۱۰۰۰۰۰ گیت ظاهر شدند.

در سال ۱۹۹۵ توابع حافظه ای و CPU در ASIC با بیش از یک میلیون گیت در دسترس قرار گرفتند.

استفاده از توابع مجزای SSI و MSI از قبیل گیت ها، فلیپ فلاپ ها و ثبات ها در طول این سالها کاهش یافته است. امروزه مدارها الکترونیکی پیچیده به منظور تولید انبوه توسط سیستم طراحی به کمک کامپیوتر (CAD) تولید می شوند. مهندس طراح تمام گیت ها و توابع منطقی را که حتی می تواند شامل یک PPU و RAM نیز باشد انتخاب نماید. تمامی شبیه سازی ها و اشکال زدایی ها قبل از اینکه تراشه تولید شود، توسط کامپیوتر انجام می شود. تراشه نهایی ممکن است با استفاده از  $PLA^{\pi}$  ها و در تعداد بسیار زیادی ساخته شود. بدون توجه به پیچیدگی مدارهای مجتمع فی اینکه این مدارها چگونه ساخته می شوند، دانستن مفاهیم پایه ای گیت ها و فلیپ فلاپ ها امری بسیار ضروری می باینکه این مدارها چگونه ساخته می شوند، دانستن مفاهیم پایه ای گیت ها و فلیپ فلاپ ها امری بسیار ضروری می باید.

## پارامتر ها و ویژگی های عملیاتی پایه

هنگامی که با مدار های مجتمع دیجیتال کار می کنید نه تنها باید با عملیات منطقی آنها آشنا باشید، بلکه باید ویژگی های عملیاتی از قبیل سطوح ولتاژ، ایمنی در برابر نویز، توان مصرفی، ظرفیت بار خروجی $^{\dagger}$  و میزان تأخیر انتشار آنها را نیز بدانید. در این بخش جنبه های عملی این ویژگی ها مورد بحث قرار گرفته است. پس از اتمام این بخش خواننده باید قادر باشد:

- اتصالات منبع تغذیه و زمین را تعیین نماید.
- سطوح منطقی را برای گیت های <sup>۵</sup>TTL و CMOS<sup>۴</sup> توصیف نماید.
  - ایمنی در برابر نویز را توضیح دهد.
  - توان مصرفی یک مدار منطقی را محاسبه نماید.
- حاصل ضرب توان در تأخير را توضيح داده و در مورد اهميت آن توضيح دهد.
- بارگذاری $^{V}$  و ظرفیت بار خروجی گیت های TTL و CMOS را مورد بحث قرار دهد.

## ولتاژ منبع تغذیه مستقیم (DC)

ولتاژ نامی منبع تغذیه مستقیم برای گیت های TTL و CMOS مثبت ۵ ولت می باشد. هر چند این منبع در دیاگرام WDD و VDD بنته مدار مجتمع به پایه های VCC و WDD و VDD بنته مدار مجتمع به پایه های vCC و منبع تغذیه به پایه و زمین مدار مجتمع متصل می گردد. خطوط منبع تغذیه در درون یک مدار مجتمع به تمامی المان ها متصل می باشد. این مطلب برای یک مدار مجتمع با ۱۴ پایه در شکل (۲-۱) نشان داده شده است.

<sup>&</sup>lt;sup>1</sup> Application Specific IC's

<sup>&</sup>lt;sup>r</sup> Register

<sup>&</sup>lt;sup>r</sup> programmable logic array

Fan-Out

<sup>&</sup>lt;sup>a</sup> Transistor- Transistor Logic

<sup>&</sup>lt;sup>5</sup> Complementary Metal Oxide Semiconductor

Y Loading



شکل ۱-۲. مثالی از VCC و زمین که در یک مدار مجتمع توزیع و متصل شده اند. پایه های دیگر به منظور ساده سازی نشان داده نشده اند.

# اساس منطق ترانزيستر دوقطبي

یک ترانزیستور دو قطبی یک قطعه نیمه هادی با سه عدد پایه می باشد. تحت کنترل یکی از پایه ها که بیس نام دارد، جریانی از کلکتور به امیتر جاری می شود. استفاده از ترانزیستور ها به عنوان سوئیچ های کنترلی الکترونیکی برای ساخت منطق دیجیتالی نوین حیاتی است. گیت معکوس کننده پایه متشکل از ترانزیستور و مقاومت در شکل (1-T) نشان داده شده است. ترانزیستور نشان داده شده در این شکل NPN است. حضور ولتاژ زیاد در بیس باعث می شود که ترانزیستور روشن شود. خروجی T تا سطح زمین دشارژ شده و به صفر ولت نزدیک شود اما هرگز کاملاً به این ولتاژ نخواهد رسید. زمانی که ولتاژ کوچکی در بیس وجود داشته باشد، ترانزیستور خاموش می باشد. خروجی T از طریق ترانزیستور بالابرنده T تا سطح منبع تغذیه شارژ می شود.



شكل ١-٣. معكوس كننده ترانزيستور - مقاومت.

در ابتدا تقریباً فقط خانواده منطق دیودی ( $DL^1$ ) وجود داشت. یک گیت NAND دو ورودی که سطوح ولتاژ آن شیفت یافته است در شکل (-+) نشان داده شده است.

<sup>&</sup>lt;sup>1</sup> Diode Logic



شکل ۱-۴. گیت NAND دو ورودی خانواده منطق دیودی.

اگر هر کدام از ورودی های A و B دارای سطح ولتاژ صفر ولت باشند، آنگاه  $V_x=0.7v$  قطع خواهد بود و  $V_{OUT}=1v$  و  $V_x=1.7v$  و  $V_x=1.7v$ 

سپس خانواده منطقی مقاومتی - ترانزیستوری ( $RTL^1$ ) ظاهر شد. گیت های NAND و NOR دو ورودی خانواده منطقی RTL در شکل (-0) نشان داده شده است.



شكل ۱-۵. (الف)گيت NAND دو ورودي ترانزيستور - مقاومتي. (ب) گيت NOR دو ورودي ترانزيستور - مقاومتي.

\_

<sup>&</sup>lt;sup>1</sup> Resistor-Transistor Logic

پس از آن خانواده منطقی دیودی- ترانزیستوری پدیدار گشت. گیت NAND دو ورودی این خانواده منطقی در شکل  $V_x=2.2v$  نشان داده شده است. اگر تمام ورودی های نشان داده شده در این شکل High باشند،  $V_x=2.2v$  و ترانزیستور در ناحیه در ناحیه اشباع است. اگر هر کدام از ورودی ها Low شود (0.2v) آنگاه  $V_x=0.9v$  می باشد و ترانزیستور در ناحیه قطع است. مقاومت 0.2v مسیر دشارژ شدن بار های ذخیره شده در بیس ترانزیستور BJT را به منظور داشتن زمان گذر High قابل قبول فراهم می آورد.



شكل ۱-۶. گيت NAND دو ورودي خانواده منطقي DTL.

شکل (۱-۷) گیت NAND سه ورودی خانواده منطقی سری ۹۳۰ DTL را نشان می دهد.



شکل ۱-۷. گیت NAND سه ورودی خانواده منطقی سری ۹۳۰ DTL

سر انجام منطق ترانزیستور-ترانزیستور ( $TTL^1$ ) به وجود آمد. گیت معکوس کننده این خانواده منطقی در شکل (I-1) نشان داده شده است.



شكل ١-٨. گيت معكوس كننده منطق ترانزيستور-ترانزيستور.

گیت NAND سه ورودی خانواده منطقی TTL در شکل (۱-۹) نشان داده شده است. اگر تمام ورودی ها High باشند موارد زیر صادق است:

- ه در بایاس فعال معکوس می باشد  $\mathbf{Q}_1$ 
  - Qo اشباع است
  - $V_{OL} = V_{CE(sat)}$  •

و اگر هر کدام از ورودی های Low باشند:

- اشباع است  $\mathbf{Q}_1$
- - $V_{OH} = V_{CC}$  •



شكل ۱-۹. گيت NAND سه ورودي خانواده منطقي TTL.

٨

<sup>&</sup>lt;sup>1</sup> Transistor-Transistor Logic

## سطوح منطقي TTL

محدوده ولتاژ ورودی برای مدارها TTL که به عنوان منطق پایین (low) در نظر گرفته می شود بین 0 الی 0, ولت (high) در است. همان طور که در شکل 0 الف) نشان داده شده است، محدوده ولتاژ ورودی که به عنوان منطق بالا (high) در نظر گرفته می شود بین 0 ولت الی 0 (معمولاً 0 ولت) می باشد. محدوده ولتاژ های بین 0, ولت الی 0 ولت ورودی در این محدوده باشد ممکن است توسط مدار منطقی به عنوان منطق پایین و یا بالا در نظر گرفته شود. بنابراین گیت های 0 در این محدوده قادر به عملکرد قابل اطمینان نمی باشد.

محدوده ولتاژ های خروجی گیت های TTL در شکل (۱-۱۰ ب) نشان داده شده است. توجه داشته باشید که بیشترین ولتاژ خروجی که منطق بالا در نظر گرفته می شود ((VOH(min)) بزرگتر است از بیشترین ولتاژ ورودی که منطق بالا در نظر گرفته می شود ((VIH(min)). همچنین بیشترین ولتاژ خروجی زمانی که منطق پایین در نظر گرفته می شود ((VIL(max))).



شکل ۱-۱. سطوح ولتاژ ورودی و خروجی برای گیت های TTL.



شکل ۱-۱. سطوح ولتاژ ورودی و خروجی برای گیت های CMOS.

### سطوح منطقي CMOS

سطوح منطقی ورودی و خروجی برای گیت های CMOS پر سرعت (HCOMS) برای VDD=5v در شکل (۱۱-۱) نشان داده شده است.

### ایمنی در برابر نویز

نویز ولتاژ ناخواسته ای است که بر روی مدار های الکتریکی تأثیر می گذارد و می تواند باعث ایجاد اختلال در عملکرد صحیح مدار گردد. سیم ها و دیگر رسانا ها از رسانا های همجوار خود در درون یک سیستم و یا حتی از منابع خارجی، تشعشعات سرگردان الکترومغناطیسی با فرکانس بالا را به خود جذب کرده و باعث تغییرات در جریان مدار می شوند. نوسانات ولتاژ منبع تغذیه نوعی نویز در فرکانس پایین محسوب می شود.

<sup>\</sup> High Speed CMOS



شکل ۱-۱۲. نمایش تأثیر نویز ورودی بر عملکرد گیت.

## حاشیه نویز (Noise Margin)

معیاری برای میزان ایمنی در برابر نویز یک مدار حاشیه نویز می باشد که بر حسب ولت بیان می شود. دو مقدار حاشیه نویز برای هر مدار منطقی وجود دارد. حاشیه نویز برای سطح منطقی بالا (VNH) و حاشیه نویز برای سطح منطقی پایین (VNL). این پارامتر ها با استفاده از روابط زیر تعریف می شوند:

$$V_{\rm NH} = V_{\rm OH(min)} - V_{\rm IH(min)}$$

$$V_{\rm NL} = V_{\rm IL(max)} - V_{\rm OL(max)}$$



شکل ۱-۱۳. حاشیه های نویز.

با توجه به روابط (۱-۱) و (۱-۲)، VNH حاصل تفاضل کمترین مقدار خروجی ممکن بالا از یک گیت محرک (VOH(min)) و کمترین مقدار ورودی ممکن بالا که گیت بار قادر به تحمل آن است (VIL(min))، می باشد. حاشیه نویز VIL(max) و VIL(max) ناین که یک گیت قادر به تحمل آن است (VIL(max)) و بیشترین مقدار خروجی ممکن پایین یک گیت محرک (VOL(max))، می باشد. حاشیه های نویز در شکل (۱-۱۳) نشان داده شده است.

#### مثال ۱-۱:

با توجه به اطلاعات شکل های (۱-۱) و (۱-۱) حاشیه های نویز بالا و پایین را برای TTL و CMOS تعیین نمایید. بر اساس محاسبات انجام شده کدام یک برای استفاده در یک محیط با نویز بالا مناسب تر است؟

### پاسخ:

برای TTL داریم:

 $V_{IH(min)}=2v$ 

 $V_{IL(max)}=0.8v$ 

 $V_{OH(min)}=2.4v$ 

 $V_{OL(max)}=0.4v$ 

 $V_{NH} = V_{OH(min)} - V_{IH(min)} = 2.4v - 2v = 0.4v$ 

 $V_{NL} = V_{IL(max)} - V_{OL(max)} = 0.8v - 0.4v = 0.4v$ 

یک گیت TTL برای حالت ورودی پایین و بالا برای بیش از 0.4 ولت نویز ایمن می باشد.

برای CMOS:

 $V_{IH(min)}=3.5v$ 

 $V_{IL(max)}=1.5v$ 

 $V_{OH(min)}=4.9v$ 

 $V_{OL(max)}=0.1v$ 

 $V_{NH} = V_{OH(min)} - V_{IH(min)} = 4.9v - 3.5v = 1.4v$ 

 $V_{NL} = V_{IL(max)} - V_{OL(max)} = 1.5v - 0.1v = 1.4v$ 

بنابراین مدارها CMOS برای استفاده در محیط های با نویز شدید مناسب ترند.

#### توان مصرفی

یک گیت منطقی جریانی از منبع تغذیه مستقیم به صورتی که در شکل (۱-۱) نشان داده شده است عبور می دهد. زمانی که گیت در حالت خروجی بالا می باشد، جریانی که با ICCH نشان داده شده است جاری می شود و در حالت خروجی پایین، جریان دیگری که با ICCL نشان داده شده است جاری می شود. برای TTL جریان ICCL از بیشتر است.



شکل ۱-۱۴. جریان های منبع تغذیه.

به عنوان مثال اگر  $I_{CCH}$  مساوی  $I_{CCH}$  باشد و  $I_{CC}$  و اگر گیت در وضعیت استاتیکی (غیر شارژی) خروجی بالا باشد آنگاه توان مصرفی (PD) گیت برابر است با:

 $P_D = V_{CC}I_{CCH} = (5v)(1.5mA) = 7.5mW$ 

زمانی که یک پالس به گیت داده شود، خروجی بین منطق بالا و پایین تغییر می کند و جریان بین مقادری ICCH و ICCL تغییر می کند. توان مصرفی متوسط به دوره کار استگی دارد و معمولاً برای دوره کار 80% تعیین می گردد. اگر دوره کار 80% باشد خروجی نیمی از زمانها بالا و نیم دیگری از زمانها پایین می باشد. بنابراین جریان متوسط برابر است با:

#### مثال ۱-۲:

جریان خروجی یک مدار منطقی در حالت بالا 2mA و در حالت پایین 3.6mA می باشد. اگر VCC=5v و دوره کار گیت %50 باشد، توان مصرفی متوسط چقدر خواهد بود؟

پاسخ:

جريان متوسط ICC برابر است با:

$$I_{CC} = \frac{I_{CCH} + I_{CCL}}{2} = \frac{2.0mA + 3.6mA}{2} = 2.8mA$$

توان مصرفی متوسط برابر است با:

$$P_D = V_{CC}I_{CC} = (5v)(2.8mA) = 14mW$$

#### تمرين:

یک گیت دارای ICCH =1.5mA و ICCL=2.8mA می باشد. توان مصرفی متوسط را با دوره کار ۵۰٪ محاسبه نمایید. فرض کنید VCC=5v.

توان مصرفی در یک مدار TTL بر حسب تغییرات فرکانس کاری، اساساً ثابت است اما توان مصرفی در مدارها CMOS به فرکانس کاری وابسته است. توان مصرفی در این مدارها در شرایط استاتیکی (dc) بسیار کوچک است و با افزایش فرکانس افزایش می یابد. این ویژگی در شکل (۱-۱۵) نشان داده شده است. برای مثال توان مصرفی یک گیت TTL شاتکی کم مصرف (LS<sup>۲</sup>) به صورت ثابت 2mW می باشد. توان مصرفی یک گیت HCMOS تقریباً W قریباً ساتایک و 0.0000025 mW مصرف (2nW می باشد.

<sup>\</sup> duty cycle

duty Cycle

<sup>&</sup>lt;sup>†</sup> Low power Schottky



شکل ۱-۱۵. نمودار توان بر حسب فرکانس برای مدار های TTL و CMOS.



شكل ١-١٤. مفهوم يايه اى تأخير انتشار.

# تأخير انتشار (Propagation Delay)

زمانی که یک سیگنال از یک مدار منطقی عبور می کند (propagate) همواره تأخیری مطابق شکل (۱-۱۶) خواهد داشت. تغییر در سطح خروجی همواره در زمان کوتاهی رخ می دهد که این زمان کوتاه زمان تأخیر انتشار نامیده می شود که بیشتر از زمان تغییر در ورودی است که باعث آن شده است.

دو نوع تأخیر انتشار برای گیت های منطقی مشخص شده است:

tPHL : زمان مابین نقطه معینی از ورودی و نقطه متناظر با آن نقطه در خروجی زمانی که خروجی در حال تغییر از بالا به پایین است.

tPLH : زمان مابین نقطه معینی از ورودی و نقطه متناظر با آن نقطه در خروجی زمانی که خروجی در حال تغییر از پایین به بالا است.

این زمان های تأخیر انتشار در شکل (۱-۱۷) نشان داده شده اند به طوری که نقطه ۵۰٪ در لبه پالس به عنوان مرجع انتخاب شده است.



شکل ۱-۱۷. زمان های تأخیر انتشار.

زمان تأخیر انتشار یک گیت، فرکانس کاری آن گیت را محدود می نماید. هر چه زمان تأخیر انتشار بیشتر باشد، بیشترین فرکانس کاری کاهش می یابد. بنابراین مدار با سرعت بیشتر آن است که زمان تأخیر انتشار کمتری داشته باشد. برای مثال یک گیت با تأخیر 3ns سریع تر است از یک گیت با تأخیر 10ns.

## حاصل ضرب سرعت-توان

هنگامی که هم زمان تأخیر انتشار و هم میزان توان مصرفی برای انتخاب نوع خانواده منطقی در یک کاربرد خاص مهم باشد، حاصلضرب سرعت در توان مصرفی مبنای مقایسه ای را در میان خانواده های مدارها منطقی ایجاد می کند. واحد حاصل ضرب سرعت - توان بر حسب پیکو ژول (pJ) می باشد.

هر چه حاصل ضرب سرعت – توان کوچکتر باشد بهتر است. مدارها CMOS به دلیل داشتن توان مصرفی کمتر، نوعاً دارای دارای حاصل ضرب سرعت – توان کمتری نسبت به مدارها TTL مشابه خود می باشند. برای مثال، HCMOS دارای حاصل ضرب سرعت – توانی برابر با 1.4pJ در فرکانس 1.00kHz می باشد در حالی که در مورد LS TTL این مقدار 20pJ می باشد.

# بار گذاری و ظرفیت بار خروجی

همان گونه که در شکل (۱-۱۸) نشان داده شده است زمانی که خروجی یک گیت منطقی به یک و یا بیش از یک ورودی دیگر گیت ها متصل شود، میزان بار برای گیت تحریک کننده افزایش می یابد.



شکل ۱-۱۸. بارگذاری خروجی یک گیت با ورودی های دیگر گیت ها.

# بارگذاری TTL

گیت تحریک کننده TTL در حالت بالا مانند یک منبع جریان ورودی، گیت بار را تغذیه می نماید (IIH) و در حالت پایین مسیر تخلیه گیت بار به زمین می باشد (IIL). تغذیه کردن و مسیر تخلیه در شکل (۱-۱۹) به طور ساده نشان داده شده است به طوری که مقاومت ها بیانگر مقاومت های ورودی و خروجی گیت ها می باشند.



شکل ۱-۱۹. تغذیه کردن و مسیر تخلیه در گیت های منطقی.

هنگامی که بارهای بیشتری به خروجی گیت تحریک کننده متصل شود، بار گذاری بر روی گیت تحریک کننده بیشتر می شود. جریان کلی منبع با افزایش اتصال هر ورودی، افزایش می یابد. این مطلب در شکل (۱-۲۰) نشان داده شده است. هنگامی که این جریان افزایش می یابد افت ولتاژ درونی گیت تحریک کننده افزایش می یابد که باعث می شود خروجی (VOH) کاهش یابد. اگر تعداد بیش از حدی از گیت های بار متصل شوند، VOH به زیر مقدار (VOH) تنزل می یابد و حاشیه نویز بالا کاهش می یابد بنابراین عملکرد مدار را تحت تأثیر قرار می دهد.



شکل ۱-۲۰. بارگذاری در حالت بالا برای TTL.

ظرفیت بار خروجی به معنی بیشترین تعداد گیت های بار ورودی می باشد که می تواند بدون تأثیر منفی در ویژگی های عملکردی گیت متصل شوند. برای مثال LS TTL دارای ظرفیت بار خروجی ۲۰ واحد بار می باشد. یک ورودی از خانواده منطقی یکسان به عنوان گیت تحریک کننده واحد بار نامیده می شود.

همچنین جریان تخلیه کل به ازای افزایش هر ورودی گیت افزایش می یابد. این مطلب در شکل (۱-۲۱) نشان داده شده است. هنگامی که این جریان افزایش می یابد افت ولتاژ درونی گیت تحریک کننده افزایش یافته باعث می شود که VOL افزایش یابد. اگر تعداد بیش از حدی بار اضافه شود VOL از مقدار (max تجاوز نموده و حاشیه نویز پایین کاهش می یابد.

در TTL ظرفیت جریان تخلیه در حالت پایین عامل محدود کننده در تعیین ظرفیت بار خروجی می باشد.



شکل ۱-۲۱. بارگذاری در حالت پایین برای TTL.

### بارگذاری CMOS

بارگذاری در مدارها CMOS با مدارها TTL متفاوت است چرا که ترانزیستورهای اثر میدان استفاده شده در مدارها CMOS بار خازنی عمده ای را بر روی گیت تحریک کننده اعمال می کنند. این مطلب در شکل (۱-۲۲ الف) نشان داده شده است. در این مورد محدودیت در زمان های شارژ و دشارژ شدن توسط مقاومت خروجی گیت تحریک کننده و ظرفیت خازنی ورودی گیت های بار می باشد. زمانی که خروجی گیت تحریک کننده بالا باشد، خازن ورودی گیت بار از طریق مقاومت خروجی گیت تحریک کننده در حال شارژ شدن می باشد. زمانی که خروجی گیت تحریک کننده پایین باشد، خازن ورودی گیت بار از طریق مقاومت خروجی گیت تحریک کننده در حال دشارژ شدن می باشد. این مطلب در شکل (۱-۲۲ ب) نشان می دهد.

زمانی که گیت های بار ورودی به خروجی گیت تحریک کننده اضافه شوند ظرفیت خازنی کل افزایش می یابد چرا که خازن های ورودی به صورت موازی با یکدیگر قرار می گیرند. این افزایش در ظرفیت خازنی زمان های شارژ و دشارژ را افزایش داده و از این رو فرکانس کاری کاهش می یابد. بنابراین ظرفیت بار خروجی گیت CMOS بستگی به فرکانس کاری مدار خواهد داشت. هرچه گیت های ورودی کمتر باشد ماکزیمم فرکانس بیشتر خواهد بود.



شکل ۱-۲۲. بارگذاری خازنی یک گیت CMOS.

## مدارها TTL

در این بخش عملکرد مدار داخلی گیت های TTL با خروجی توتم پل ا بررسی می گردد. دیگر سری های خانواده TTL که شامل 74ALS و 74ALS می باشند نیز در این بخش ارائه شده و از نظر توان مصرفی و سرعت با یکدیگر مقایسه شده اند. همچنین عملکرد گیت های با خروجی کلکتور باز و گیت های سه حالته مورد بررسی قرار گرفته اند. پس از پایان این بخش باید قادر باشید:

- یک ترانزیستور دو قطبی را با استفاده از نماد مداری آن تشخیص دهید.
  - رفتار سوئیچینگ یک ترانزیستور دو قطبی را توصیف نمایید.
    - عملکرد مدار معکوس کننده پایه TTL را شرح دهید.
- عملکرد مدار های OR ،NAND ،AND و NOK پایه TTL را شرح دهید.
  - توضیح دهید که خروجی توتم پل چیست.
- عملکرد و نحوه استفاده گیت های با خروجی کلکتور باز TTL را شرح دهید.
  - عملکرد گیت های با خروجی سه حالته را توضیح دهید.
  - در مورد مدارها ALS و AS ،S ،LS بحث نمایید.

# $(BJT^{r})$ ترانزیستور دو قطبی

ترانزیستور دو قطبی یک المان سوئیچینگ فعال است که در تمامی مدارها  ${\rm TTL}$  مورد استفاده قرار می گیرد. شکل (۱- ۲۳) نمادی برای یک ترانزیستور دو قطبی npn به همراه سه پایه که شامل پایه های بیس<sup>۳</sup>، امیتر<sup>†</sup> و کلکتور<sup>۵</sup> می باشد را نشان می دهد. عملکرد پایه ای سوئیچینگ بدین صورت است که زمانی که بیس به اندازه 0.7 ولت مثبت تر از امیتر باشد زمانی که جریان کافی وارد بیس شود، ترانزیستور روشن شده و در حالت اشباع قرار می گیرد. به طور ایدآل، ترانزیستور در حالت اشباع مانند یک سوئیچ بسته بین کلکتور و امیتر عمل می نماید. این مطلب در شکل (۱–۲۴ الف) نشان داده شده است، زمانی که بیس کمتر از 0.7 ولت مثبت نشان داده شده است. همان طور که در شکل (۱–۲۴ ب) نشان داده شده است، زمانی که بیس کمتر از 0.7

<sup>\</sup> Totem-Pole

<sup>&</sup>lt;sup>†</sup> Bipolar Junction Transistor

<sup>&</sup>lt;sup>τ</sup> Base

<sup>&</sup>lt;sup>f</sup> Emitter

<sup>&</sup>lt;sup>a</sup> Collector

<sup>&</sup>lt;sup>5</sup> Saturation

تر از امیتر باشد، ترانزیستور خاموش شده و مانند یک سوئیچ باز بین کلکتور و امیتر می باشد. به طور کلی و خلاصه، منطق High در بیس، ترانزیستور را روشن می نماید و آن را به یک سوئیچ بسته تبدیل می نماید و منطق BJT در بیس، ترانزیستور را خاموش نموده و آن را به یک سوئیچ باز تبدیل می نماید. در TTL، برخی BJT ها بیش از یک امیتر دارند.



شکل ۱-۲۳. نماد مداری یک BJT.



شكل ۱-۲۴. رفتار ايدال سوئيچينگ يك BJT.

## معكوس كننده TTL

منطق TTL (یا T2L) یکی از پر استفاده ترین فناوری های مدارهای مجتمع به شمار می رود. تابع منطقی یک معکوس کننده یا هر نوع گیت دیگری بدون توجه به تکنولوژی مداری که برای ساخت آن گیت به کار رفته است، همواره یکسان است. استفاده از منطق TTL یکی از راه های پیاده سازی معکوس کننده یا هر مدار منطقی دیگر می باشد. شکل (1- ۲۵) مدار استاندارد TTL را برای یک معکوس کننده نشان می دهد. در این شکل (1- ترانزیستور کوپلینگ ورودی و (1- که کار کامپ ورودی می باشد. ترانزیستور (1- جداساز فاز نامیده می شود و ترکیب (1- (1- و (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1- (1-



شكل ۱-۲۵. مدار استاندار معكوس كننده TTL.

زمانی که ورودی بالا باشد اتصال بیس امیتر Q1 بایاس معکوس است و اتصال بیس کلکتور بایاس مستقیم است. این شرایط باعث می شود که جریانی از مسیر R1 و اتصال بیس کلکتور Q1 به بیس Q2 جاری شود و Q2 را به اشباع ببرد. در نتیجه Q3 توسط Q3 و ولتاژ کلکتورش که گره خروجی است و پتانسیل آن نزدیک به زمین می باشد، روشن می شود. بنابراین به ازای وردوی بالا، خروجی پایین خواهیم داشت. در همین زمان، کلکتور Q3 به اندازه ای کوچک است که Q4 را خاموش نگه می دارد.

زمانی که ورودی پایین است، اتصال بیس امیتر Q1 بایاس مستقیم و اتصال بیس کلکتور بایاس معکوس می باشد. جریانی از مسیر R1 و اتصال بیس امیتر Q1 تا ورودی پایین ورودی وجود دارد. ورودی پایین، مسیری برای بر قراری جریانی ای تدرین ایجاد می کند. جریانی وارد بیس Q2 نمی گردد. بنابراین این ترانزیستور خاموش خواهد بود. کلکتور Q2 بالا خواهد بود بنابراین Q4 روشن می شود. ترانزیستور Q4 اشباع شده مسیر کم مقاومتی از Q4 به خروجی ایجاد خواهد نمود. از این رو به ازای ورودی پایین، خروجی بالا خواهیم داشت. در همین زمان، امیتر Q4 در پتانسیل زمین خواهد بود و Q4 را خاموش نگاه می دارد.

دیود D1 در مدارها TTL ترانزیستور Q1 ورودی را از اسپایک های ولتاژ منفی محافظت می نماید. دیود D2 به منظور اطمینان از اینکه هنگامی که Q2 روشن است (ورودی بالا است) Q4 خاموش بماند در مدار قرار گرفته است. در این شرایط ولتاژ کلکتور Q2 مساوی ولتاژ بیس امیتر Q3, Q3) به اضافه ولتاژ کلکتور امیتر Q4 مساوی ولتاژ بیس امیتر Q5 افت ولتاژ بیس امیتر Q5 مساوی و اضافه ای را ایجاد می کند تا این اطمینان حاصل شود که زمانی که Q5 روشن است، Q5 خاموش می ماند.

عملکرد یک معکوس کننده TTL برای دو وضعیت ممکن ورودی در شکل (۱–۲۶) نشان داده شده است. در مدار قسمت (الف) بیس Q1 به اندازه Q1 از زمین بیشتر است، بنابراین Q2 و Q3 روشن هستند. در مدار قسمت (ب) بیس Q1 اندازه Q1 اندازه Q1 اندازه Q2 و Q3 و Q3 کافی نمی باشد.

-

<sup>\</sup> Spikes



شكل ۱-۲۶. عملكرد معكوس كننده TTL.

### كيت NAND منطق

یک گیت استاندارد NAND دو ورودی منطق TTL در شکل (۱-۲۷) نشان داده شده است. این گیت اساساً به استثنای وجود امیتر ورودی اضافی Q1, مشابه گیت معکوس کننده است. در تکنولوژی TTL، ترانزیستورهای با چند امیتر در ورودی مورد استفاده قرار می گیرند. ترانزیستورهای با چند امیتر را می توان با ترتیب دیود هایی که در شکل امیتر داده شده است، مقایسه نمود.



شکل ۱-۲۷. مدار استاندارد NAND دو ورودی TTL.



شکل ۱-۲۸. معادل دیودی ترانزیستورهای TTL با چند امیتر.

نحوه عملکرد این مدار با جایگذاری Q1 با معادل دیودی آن ساده تر است. ورودی پایین در امیتر ورودی A یا ورودی B را دیود متناظر آن را وارد بایاس مستقیم و اتصال بیس کلکتور Q1 (D3) را بایاس معکوس می نماید. این عمل Q2 را خاموش نگه می دارد و مانند آنچه در معکوس کننده TTL شرح داده شد، خروجی بالا می رود. البته اگر هر دو ورودی پایین باشند نیز همین اتفاق خواهد افتاد.

اگر هر دو ورودی بالا باشند، هر دو دیود ورودی بایاس معکوس و D3 (اتصال بیس کلکتور Q1) را بایاس مستقیم می نماید. این عمل Q2 را روشن نموده و مانند آنچه در معکوس کننده TTL شرح داده شد، خروجی پایین می رود. این عمل رفتار یک گیت NAND را نشان می دهد به طوری که خروجی تنها زمانی پایین است که تمامی ورودی ها بالا باشند.

### كيت NOR منطق TTL

یک گیت استاندارد NOR دو ورودی منطق TTL در شکل (۱-۲۹) نشان داده شده است. مدار این گیت را با مدار گیت استاندارد NAND مقایسه نموده و به ترانزیستورهای اضافی دقت نمایید. ترانزیستورهای Q1 و Q2 هر دو ورودی هستند. ترانزیستورهای Q3 و Q4 موازی بوده و در نقش جداساز فاز عمل می نمایند. ترانزیستورهای Q4 و Q6 خروجی توتم پل معمولی Q4 هستند.



شکل ۱-۲۹. مدار استاندارد گیت NOR دو ورودی TTL.

عملکرد این مدار به شرح زیر است:

- زمانی که هر دو ورودی پایین هستند اتصال بیس امیتر ترانزیستورهای ورودی که بایاس مستقیم هستند، جریان ترانزیستورهای جدا ساز فاز Q3 و Q4 را به عقب می کشند و آنها را خاموش می کنند. در نتیجه Q5 روشن و Q6 خاموش است و خروجی بالا می رود.
- زمانی که ورودی A پایین است و ورودی B بالا، Q3 خاموش و Q4 روشن خواهد بود. ترانزیستور Q4 ترانزیستور Q6 را روشن می کند و ترانزیستور Q5 را خاموش و بنابراین خروجی پایین می رود.
- Q3 روشن و Q4 خاموش خواهد بود. ترانزیستور Q4 پایین، Q3 روشن و Q4 بالا است و ورودی Q5 بالا است و ورودی Q5 را خاموش و بنابراین خروجی پایین می رود.

• زمانی که هر دو ورودی بالا هستند، هر دو ترانزیستور Q4 و Q4 روشن هستند. روشن بودن هر دو مانند روشن بودن یکی از آنها است و از این رو ترانزیستور Q6 روشن و ترانزیستور Q5 خاموش بوده و نتیجتاً خروجی پایین می باشد.

این عمل رفتار یک گیت NOR را نشان می دهد به طوری که خروجی زمانی پایین است که هر کدام از ورودی ها بالا باشند.

## گیت های AND و OR منطق

شکل (۱-۳۰) یک گیت استاندارد AND دو ورودی و یک گیت استاندارد دو ورودی OR را نشان می دهد. مدارهای این دو گیت را با گیت های NAND و NAND مقایسه نمایید و به مدارهای اضافه شده که با سایه مشخص شده اند دقت فرمایید. در هر دو مورد، آرایش ترانزیستور ها عملیات معکوس کنندگی را ایجاد می کنند و باعث می شوند که NAND به OR به صفحتین OR به OR به OR به OR به OR به OR به صفحتین OR ب

## گیت های کلکتور باز

گیت های TTL که در بخش های قبلی مورد بحث قرار گرفت، همگی دارای خروجی توتم پل هستند. نوع دیگر خروجی موجود در مدارهای مجتمع TTL خروجی کلکتور باز می باشد. یک گیت TTL استاندارد با خروجی کلکتور باز در شکل موجود در مدارهای نشان داده شده است. توجه داشته باشید که خروجی مدار همان کلکتور Q3 می باشد که چیزی به آن متصل نیست، و از این رو به نام کلکتور باز نامیده شده است. همان طور که در شکل (۱-۳۱ ب) نشان داده شده است، به منظور داشتن سطوح منطقی High و Low و Low در خروجی مدار به یک مقاومت بالاکشنده (Pull-up) که یک سر آن به VCC و سر دیگر آن به کلکتور Q3 متصل شده باشد نیازمندیم. زمانی که Q3 قطع است، خروجی از طریق مقاومت بالا کشنده به مقدار VCC خواهد رسید. زمانی که Q3 روشن است، خروجی از طریق ترانزیستور اشباع شده Q3 تقریباً برابر زمین می باشد. نماد استاندارد ANSI/IEEE که خروجی های کلکتور باز را نشان می دهد برای یک معکوس کننده در شکل (۱-۳۲) نشان داده شده است.



شکل ۱-۳۰. گیت های AND و OR استاندارد TTL.



شكل ۱-۳۱. گيت استنادارد معكوس كننده TTL با خروجي كلكتور باز.



شکل ۱-۳۲. نماد کلکتور باز در یک معکوس کننده.

# گیت های با خروجی سه حالته (Tristate Outputs)

خروجی های سه حالته فواید خروجی های توتم پل و کلکتور باز را ادغام می نماید. سه وضعیت خروجی عبارتند از Low ،High و Low ،High (امپدانس بالا). گیت سه حالته بر حسب وضعیتی که ورودی فعال ساز (enable) تعیین می نماید زمانی که عملیات نرمال سطوح منطقی برای آن انتخاب شده باشد، دقیقاً مانند یک گیت معمولی عمل می نماید اما زمانی که برای عملیات در امپدانس بالا انتخاب شده باشد، خروجی به طور مؤثری از مابقی مدار جدا خواهد شد. شکل (۱-۳۳) عملیات مدار سه حالته را نشان می دهد. خروجی سه حالته با یک مثلث بر عکس ( $\nabla$ ) نشان داده می شود.



شكل ۱-۳۳. سه وضعيت ممكن دريك مدارسه حالته.

Low شکل (۱-۳۴) مدار پایه برای یک معکوس کننده TTL سه حالته را نشان می دهد. زمانی که ورودی فعال ساز Low باشد، Q2 خاموش خواهد بود و مدار خروجی مانند یک توتم پل معمولی عمل خواهد نمود و خروجی بالا خواهد بود. Q2 بابراین ولتاژ پایینی در امیتر دوم Q1 وجود خواهد داشت که باعث می شود که Q3 و Q5 خاموش شوند و دیود Q5 بایاس مستقیم شده و منجر به خاموش شدن Q4 خواهد شد. همان طور که در شکل (۱-۳۵) نشان داده شده است، زمانی که هر دو ترانزیستورهای توتم پل خاموش باشند، به طور مؤثری باز هستند و خروجی کاملاً از مدار داخلی جدا خواهد شد.



شکل ۱-۳۴. مدار معکوس کننده سه حالته استاندارد.



شكل ١-٣٥. مدار معادل براى توتم پل سه حالته در وضعيت امپدانس بالا.

# دیگر خانواده های TTL

در بخش های قبلی مدار گیت TTL NAND مورد بحث قرار گرفت. این یک نوع منطق کشنده جریان است که زمانی که در خروجی Low داشته باشیم از بار جریان خواهد کشید و زمانی که در خروجی High داشته باشیم جریان ناچیزی به بار وارد می کند. شکل (۱-۳۶) یک گیت NAND دو ورودی TTL از خانواده ۷۴/۵۴ را نشان می دهد و این مدار به منظور مقایسه با دیگر مدارها TTL مورد استفاده قرار خواهد گرفت.



شکل ۱-۳۶. گیت NAND استاندارد TTL سری ۴۸۴۸.

## TTL كم مصرف (54L/74L)

سری های 0.4 یا 0.4 مدارها 0.4 به منظور مصرف کمتر توان طراحی شده اند. مدار یک گیت نوعی از این خانواده در شکل 0.4 بیشتر در شکل 0.4 نشان داده شده است. توجه داشته باشید که مقادیر مقاومت ها در این مدار به طور قابل توجهی بیشتر از مقادیر آنها در گیت های استاندارد نشان داده شده در شکل 0.4 بی باشند. مقاومت های بزرگتر به کاهش جریان منجر خواهند شد. بنابراین توان کمتری مصرف خواهد شد اما زمان سوئیچینگ گیت ها افزایش خواهد یافت. توان مصرفی نوعی یک گیت استاندارد سری 0.4 برابر است با 0.4 برابر است با 0.4 برابر است با 0.4 برابر است با 0.4 دارای تأخیر میلی وات. البته صرفه جویی در مصرف توان، کاهش سرعت را در بر دارد. یک گیت استاندارد سری 0.4 دارای تأخیر انتشاری برابر با 0.4 نانو ثانیه و سری های 0.4 با 0.4 دارای 0.4 دارای 0.4 دارای با با با دارای برابر با 0.4 دارای با با با دارای برابر با 0.4 دارای با با با دارای برابر با 0.4 دارای برابر با 0.4 دارای برابر با با دارای برابر با دارای برا



شکل ۲-۱۳. گیت NAND استاندارد TTL سری ۷۴L/۵۴L.

### TTL شاتكى (54s/74s)

سری های 54s/74s زمان سوئیچینگ سریع تری را با به کارگیری دیود های شاتکی به منظور ممانعت از ورود ترانزیستور ها به ناحیه اشباع، ارائه می کنند. در نتیجه ترانزیستور ها زمان کمتری را صرف خاموش شدن خود می کنند. شکل (۱-۳۸) مدار یک گیت شاتکی را نشان می دهد. به نماد ترانزیستور ها و دیود های شاتکی توجه نمایید. تأخیر انتشار نوعی برای یک گیت 54s/74s در حدود ۳ نانو ثانیه و توان مصرفی آن ۱۹ میلی وات می باشد.



شكل ۱-۳۸. گيت NAND استاندارد TTL سرى ۷۴۶/۵۴S.

### TTL شاتكى با توان مصرفى كم

این سری از خانواده TTL سرعت را به منظور داشتن توان مصرفی کمتر تعدیل می نماید. یک گیت NAND از این سری در شکل (۱-۳۹) نشان داده شده است. توجه داشته باشید که ورودی ها از دیود های شاتکی به جای ترانزیستورهای ورودی سابق استفاده می نمایند. توان مصرفی نوعی برای یک گیت ۲ میلی وات و تأخیر انتشار آن در حدود ۱۰ نانو ثانیه می باشد.



شکل ۱-۳۹. گیت NAND استاندارد TTL سری ۷۴LS/۵۴LS.

## شاتكي پيشرفته و شاتكي كم مصرف پيشرفته (AS/ALS)

این فناوری ها نسخه های پیشرفته سری های S و LS می باشند. توان مصرفی نوعی استاتیکی آنها در حدود A,۸ میلی وات برای سری های A و A میلی وات برای سری های A و A میلی وات برای سری های A برابر A نانو ثانیه و برای سری های A برابر A نانو ثانیه می باشد. یک نسخه از سری های A سری A یا A خوانده می شود.

#### خلاصه فصل

در این فصل تاریخچه ای از مدارهای الکترونیک دیجیتال و نحوه عملکرد برخی خانواده های منطقی دیجیتالی ارائه شد. در فصول بعدی به شرح جزئیات بیشتری از خانواده های منطقی معرفی شده در این فصل و به ویژه منطق ترانزیستوری MOS خواهیم پرداخت.