

فصل ششم

طراحی به شیوه سنتی مدارهای MOS

امروزه گیت های منطقی MOS مشهور ترین گزینه برای تحقق بخشیدن به مدارات مجتمع دیجیتالی به شمار می روند چرا که تعداد بسیار زیادی از ترانزیستور های MOS را می توان در یک مدار مجتمع ساده ساخت. گیت های منطقی MOS در فصل ۱ معرفی شدند، که در آنجا ترانزیستورها به عنوان کلیدهای ساده ای مدل سازی شدند. اکنون که درک کاملتری از ترانزیستورهای MOS و روند تولید مدار های مجتمع MOS بدست آمده، در این فصل با جزئیات بیشتری تحلیل خواهند شد.

خانواده منطقی CMOS به علت اتلاف کم توان بسیار معروف هستند اما در ابتدا یک خانواده منطقی به نام فنآوری شبه NMOS معرفی خواهد شد. این خانواده منطقی ابتدا با استفاده از ترانزیستورهای کانال n با یک ترانزیستور کانال p پیاده سازی شد که این ترانزیستور کانال p در هر گیت منطقی به عنوان بار بکار می رفت. طراحی این گیت های منطقی بسیار مشابه طرحهایی بود که در گذشته برای خانواده منطقی NMOS بکار می رفت که اولین فنآوری بود که در تولید مدارهای NMOS مطرح شد. غالباً از گیت های شبه NMOS در مدارهای مجتمع واقعی استفاده نمی شود (شاید استثنائا در آرایه های منطقی برنامه پذیر که در فصل ۱۰۰۰ توضیح داده خواهد شد)، زیرا حتی زمانی که خروجی آنها تغییر نمی کند اتلاف توان دارند. اما در هر صورت مدارهایی ساده هستند که موجب متراکم شدن مدارها شده اند و زمانی که بارگذاری خانواده های منطقی دیگر طراحی شده اند، مثالی از آن، یک خانواده منطقی است که با استفاده از فنآوری GaAs۱ محقق شدند. مهم تر آن که گیت های منطقی مثالی از آن، یک خانواده منطقی است که با استفاده از فنآوری GaAs۱ محقق شدند. مهم تر آن که گیت های منطقی به NMOS شرح منطقی معرک از جنس کانال n چگونه طراحی می شوند استفاده نمود. این گیت ها در بیشتر خانواده های منطقی MOS مورد نیاز هستند. بعد از اینکه چگونه طراحی می شوند استفاده نمود. این گیت ها در بیشتر خانواده های منطقی MOS مورد نیاز هستند. بعد از اینکه حرح منطقی NMOS بیان شد مفهوم منطق CMOS به سادگی قابل درک است.

## ۱-۴ منطق شبه NMOS

همانطور که در شکل (۱-۴) نشان داده شده است ایده اصلی معکوس کننده شبه NMOS، ایجاد گیتی به عنوان یک تقویت کننده سورس مشترک با یک منبع جریان به عنوان بار است. اگر ولتاژ ورودی گیت کمتر از ولتاژ آستانه  $Q_1$  ماشد، آنگاه  $Q_1$  قطع میشود و  $I_L$  خازنهای بار را تا سطح ولتاژ بالا (بطور ایداًل  $V_{DD}$ ) شارژ خواهد کرد. از طرف دیگر اگر سیگنال ورودی تا یک ولتاژ بالا تغییر کند، آنگاه  $Q_1$  در ابتدا به طور چشمگیری جریان بیشتری را نسبت به  $I_L$  هدایت خواهد کرد و خازن بار تا سطح ولتاژ پایین تخلیه می شود. زمانی که این اتفاق می افتد، ولتاژ عبوری از  $I_L$  که  $I_L$  کاهش است کمتر از  $I_L$  مؤثر خواهد بود، و  $I_L$  به ناحیه خطی وارد می شود که باعث می شود که جریان آن تا حد  $I_L$  کاهش یابد. هرگاه اینگونه شود، ولتاژ خروجی نزدیک به صفر ولت خواهد شد، با فرض اینکه عرض ترانزیستور به طور مناسب انتخاب شده باشد.

بطور معمول، برای تضمین اینکه ولتاژ خروجی پایین، یعنی  $V_{OL}$  به اندازه کافی به صفر ولت نزدیک باشد، لازم است که  $V_{OL}$  با به قدر کافی عریض در نظر گرفت به طوری که در حالتی که خروجی در ناحیه گذر (ولتاژ از بالا به پایین تغییر کند) و در حدود ولتاژ آستانه گیت یا  $V_{TH}$  است، جریانش بسیار بیشتر از مقدار  $I_{L}$  شود. هر چند این امر منجر می شود که زمان صعود بطور چشمگیری بیشتر از زمان نزول شود. به این ترتیب، بیشتر گیت های با بار منبع جریان توانایی تحریک ضعیفی برای گذرهای خروجی بالا رونده دارند، مگر اینکه توسط بافرها تقویت شوند. همچنین زمانی که خروجی پایین است اتلاف توان این گیت ها برابر با  $I_{L}$  است. زمانی که خروجی بالاست هیچ اتلاف توانی صورت نمی گیرد.

<sup>۲</sup> توجه داشته باشید که ولتاژ آستانه یک ترانزیستور (Vt) MOS) با ولتاژ آستانه گیت منطقی (Vtn) که در فصل ۱ معرفی شد متفاوت است.

افنآوری بسیار سریع گالیم - آرسنید ا

بنابراین، تقریباً در نیمی از زمان توان اتلاف می شود. این اتلاف توان .d.c بدان معنی است که یک مدار مجتمع نوین حاوی میلیونها گیت نمی تواند فقط با استفاده از گیت های شبه NMOS پیاده سازی شوند. با این وجود این مدارها ساده هستند، جای کمی می گیرند و همیشه بار کوچکی برای طبقات قبلی خود محسوب می شوند.



شكل ۴-۱. معكوس كننده با بار منبع جريان.

# استفاده از یک ترانزیستور کانال p برای ایجاد یک منبع جریان

همانطور که در شکل (۴-۲) نشان داده شده است، ایده اصلی معکوس کننده شبه NMOS استفاده از یک ترانزیستور p کانال p برای ایجاد یک بار منبع جریان می باشد. برای در ک این مطلب، معادله ای را در نظر بگیرید که جریان یک ترانزیستور MOS کانال p را در ناحیه فعال یا اشباع بیان می کند. در این حالت رابطه (۴-۱) را داریم که در آن  $V_{\rm eff}=V_{\rm p}$  ولتاژ گیت– سورس مؤثر ترانزیستور است. این معادله امپدانس خروجی متناهی  $V_{\rm sg}+V_{\rm p}$  ترانزیستور را در نظر نمی گیرد. با بکارگیری رابطه (۴-۱)، ولتاژ درین نباید بیش از مقدار  $|V_{\rm tp}|$  (که همیشه در حدود ۸, ۱الی ۹,۰ ولت است) از ولتاژ گیت بزرگتر باشد.

$$V_{\text{bias}} \circ V_{\text{DD}} = \int_{L}^{L} = \frac{\mu_{\text{p}} C_{\text{ox}} W}{2} V_{\text{eff}}^{2}$$

شکل  $^{+}$ -۲. استفاده از یک ترانزیستور کانال  $^{p}$  به منظور ایجاد یک منبع جریان تقریبی.

$$I_{D} = \frac{\mu_{p} C_{ox} W}{2} (V_{SG} + V_{tp})^{2}$$

$$= \frac{\mu_{p} C_{ox} W}{2} V_{eff}^{2}$$
(4.1)

با فرض اینکه  $V_{DD}=3.3~V$  و اینکه ولتاژ بایاس  $V_{bias}$  نصف مقدار بین زمین و  $V_{DD}$  یعنی  $V_{DD}=3.3~V$  ولت باشد، آنگاه مادامی که ولتاژ درین تقریباً کمتر از  $V_{cost}$  ولت است رابطه  $V_{bias}=1.65~V$  به کار می رود. اکنون در معادله رابطه  $V_{cost}=1.65~V$  ولت است رابطه  $V_{cost}=1.65~V$  بنابراین تا زمانیکه این ولتاژ بیشتر از  $V_{cost}=1.65~V$  ولت یا بیشتر باشد،  $V_{cost}=1.65~V$  ولت  $V_{cost}=1.65~V$  ولت  $V_{cost}=1.65~V$  ولت بنابراین تا زمانیکه این ولتاژ خروجی گیت منطقی کمتر از  $V_{cost}=1.65~V$  ولت  $V_{cost}=1.65~V$  ولت (مورد آن باشد، می توان از ترانزیستور کانال  $V_{cost}=1.65~V$  برای ایجاد یک منبع جریان تقریبی استفاده کرد. این حالتی است که در اکثر موارد هنگام تغییر منطق خروجی رخ می دهد. زمانی که ولتاژ خروجی تقریباً بیشتر از  $V_{cost}=1.65~V$  ولت شود، آنگاه جریان بار شروع به افت می کند و مدل دقیق تر، یک منبع جریان به صورت موازی با یک مقاومت خواهد بود.

## معكوس كننده شبه NMOS

W/L شکل #, # یک معکوس کننده شبه NMOS را نشان می دهد که نسبت # ترانزیستور تحریک آن نصف نسبت # ترانزیستور بار است (بصورت رابطه #-#)).



شکل (۴-۳) یک معکوس کننده شبه NMOS نوعی در فناوری ۰٫۶ مایکرون.

$$(W/L)_1 = \frac{(W/L)_2}{2} \tag{4.2}$$

این نسبت ها یک انتخاب مرسوم در معکوس کننده شبه NMOS ای خواهد بود که دارای بار کانال p با ولتاژ بایاس گیت ۱٫۶۵ ولت دارد. مدار ساده ای که قادر به ایجاد این ولتاژ بایاس است به اختصار توضیح داده می شود.

در این بخش، معکوس کننده شبه NMOS را از نظر ولتاژ تقریبی آستانه گیت، بهره در ولتاژ آستانه، ولتاژهای خروجی بالا و پایین مرسوم، و پاسخهای گذرای تقریبی تحلیل می کنیم. به منظور ساده سازی تحلیل ها، برخی تقریب ها را می پذیریم. خطاهای برخواسته از این تقریبها متغیر است اما این خطاها در تمام موارد بطور معمول کمتر از خطاهای ایجاد شده ناشی از عدم توانایی در روند پیشگویی دقیق و پارامترهای ترانزیستور، قبل از زمان تولید (ساخت) است. همچنین با ایجاد تقریبهای قابل قبول و منطقی بدون اینکه خواننده در محاسبات پیچیده ای که کاربرد محدودی هم در طراحی مدارهای مجتمع دیجیتالی کاربردی دارند دچار اشکال شود، اساس عملکرد گیت روشن تر می شود. این بخش صرف نظر از استفاده از تقریب ها، عمدتاً بر درک روابطی که ترانزیستورهای MOS را توضیح می دهند تکیه دارد (که در فصل ۳ ارائه شد). بنابراین این بخش نه تنها بینش وسیعتری از منطق شبه NMOS ارائه می کند بلکه به عنوان اولین مثال های عمیق از کاربرد روابط MOS در مدارات واقعی بکار خواهد رفت.

## ولتاژ آستانه معکوس کننده (Vтн)

همانطور که در فصل ۱ اشاره شد، ولتاژ آستانه شبه معکوس کننده NMOS به صورت ولتاژی که در آن، ولتاژ ورودی و خروجی یکسان است تعریف می شود. به طور معمول برای یک معکوس کننده MOS که خوب طراحی شده است، این ولتاژ تقریباً نصف ولتاژ منبع تغذیه خواهد بود. برای محاسبه این ولتاژ، لازم است که ابتدا ناحیه ای که ترانزیستور در آن ولتاژ تقریباً نصف ولتاژ منبع تغذیه خواهد بود. برای محاسبه این ولتاژ، لازم است که ابتدا ناحیه اشباع (که ما بطور عمل می کند و روابط مورد استفاده تعیین شوند. یعنی اینکه آیا ترانزسستور در ناحیه خطی یا ناحیه اشباع (که ما بطور مرسوم آن را ناحیه فعال می نامیم) قرار دارد؟ اول، می توان با اطمینان گفت که ترانزیستور تحریک کانال I افزایشی را (Q1) قطعاً در ناحیه فعال یا اشباع است به این دلیل که در حالت I ولتاژ گیت- درین I صفر است. هر ترانزیستور افزایشی با I و سناه مادامی که ولتاژ آستانه گیت منطقی، کمتر از I ولت باشد در معکوس کننده هایی ناحیه اشباع قرار دارد. این مسئله مادامی که ولتاژ آستانه گیت منطقی، کمتر از I ولت باشد در معکوس کننده هایی تابل استفاده خواهد بود که این حالت ها در این کتاب توضیح داده نمی شود. با این مفروضات می توان رابطه زیر را قابل استفاده خواهد بود که این حالت ها در این کتاب توضیح داده نمی شود. با این مفروضات می توان رابطه زیر را نوشت. برای I و در آن فرض شده I و در آن فرض شده I و در این داریم که در آن فرض شده I و در این داریو می کنند، داریم I و در آن برای بدست آوردن I و در این برای بول به رابطه I و خواهیم رسید.

$$I_{D-2} = \frac{\mu_p C_{ox}}{2} \left(\frac{W}{L}\right)_2 \left(\frac{V_{DD}}{2} + V_{tp}\right)^2$$
 (4.3)

$$I_{D-1} = \frac{\mu_n C_{ox}}{2} \left(\frac{W}{L}\right)_1 (V_{th} - V_{tn})^2$$
 (4.4)

$$V_{th} = V_{tn} + \sqrt{\frac{\mu_p (W/L)_2}{\mu_n (W/L)_1}} \left(\frac{V_{DD}}{2} + V_{tp}\right)$$
 (4.5)

### مثال ۴,۱

برای  $V_{th} = 0.8$  V و  $V_{th} = 0.8$  و  $V_{th} = 0.8$  را برای معکوس کننده شکل ۴٫۳ پیدا کنید.  $V_{th} = 0.8$  V و  $V_{th} = 0.8$  V بیدا کنید. یاسخ: برای  $V_{th} = 1.32$  V با استفاده از رابطه (۴٫۵)،  $V_{th} = 1.32$  V.

 $(V_{OH})$  ولتاژ بالای خروجی

ولتاژ خروجی زمانی بالاست که ولتاژ ورودی "0"باشد. با فرض اینکه ولتاژ ورودی "0" مرسوم، کمتر از  $V_{th}$  باشد آنگاه  $V_{SD2}$   $V_{SD2}$  و کاملاً قطع خواهد شد. در این شرایط، ولتاژ سورس- درین  $Q_2$  بسیار کوچک خواهد بود. در این موردداریم  $Q_2$  کاملاً قطع خواهد شد. در این شرایط، ولتاژ سورس- درین  $Q_2$  بسیار کوچک خواهد بود. در این موردداریم  $Q_2$  محاسبه می  $Q_2$  شدیداً در ناحیه خطی است. جریان ترانزیستوری که شدیداً در ناحیه است از رابطه ( $P_1$ ) محاسبه می گردد.

$$I_{D2} \cong \mu_p C_{ox} \left(\frac{W}{L}\right)_2 V_{eff-2} V_{SD-2}$$
(4.6)

 $V_{SG-2} + V_{tp} = V_{DD}/2 + V_{tp} = 0.75 \text{ V}$  به این ترتیب، جریان آن تقریباً متناسب با ولتاژ دو سوی آن است. از آنجا که  $V_{SG-2} + V_{tp} = V_{DD}/2 + V_{tp} = 0.75 \text{ V}$  می توان  $Q_2$  را با مقاومت  $C_{ds-2}$  که از رابطه  $C_{ds-2}$  محاسبه می گردد تقریب زد.

$$r_{ds-2} = \frac{1}{\mu_p C_{ox}(W/L)_2 V_{eff-2}}$$
 (4.7)

باید تاکید کرد که تقریبی از رابطه (۴,۷) تنها زمانی معتبر است که  $V_{SD-2}$  به V 0 نزدیک باشد یا به طور معادل،  $V_{Out}$  باید تاکید کرد که تقریبی از رابطه (۴,۷) تنها زمانی که خروجی در ناحیه گذر و در حدود  $V_{th}$  است (هنگامی که از "0"به "1"تغییر می کند) معتبر نیست. بلکه فقط زمانی صحیح است که ولتاژ خروجی تغییراتش را در طی گذر کاملاً انجام داده باشد.

### مثال ۴,۲

با فرض  $\mu_p C_{ox} = 188 \ \mu A/V^2$  بو این که خازن بار  $\mu_p C_{ox} = 188 \ \mu A/V^2$  با فرض  $\mu_n C_{ox} = 188 \ \mu A/V^2$  و این که خازن بار  $\mu_n C_{ox} = 188 \ \mu A/V^2$  با فرض  $\mu_n C_{ox} = 188 \ \mu A/V^2$  خروجی در پایان انتقال از "0" به "1"، از 3.0 به  $\mu_n C_{ox} = 188 \ \mu A/V^2$  خروجی در پایان انتقال از "0" به "1"، از 3.0 به  $\mu_n C_{ox} = 188 \ \mu A/V^2$  داریم:

$$r_{ds-2} = \frac{1}{44.5 \times 10^{-6} (3/0.6)0.75} = 5.99 \text{ k}\Omega$$
 (4.8)

 $V_{out}(t_1) = 3.0$  ،  $V_{out}(\infty) = 3.3$  V ،  $\tau = r_{ds-2}C_L = 5.99$  ns با استفاده از رابطه (۱٫۱۴) از فصل ۱ رابطه (۹-۴) را داریم که  $\Delta t = 2.4ns$  .  $\Delta t = 2.4ns$  بدست می آوریم  $\Delta t = 2.4ns$  بدست می آوریم

$$\Delta t = \tau \ln \left[ \frac{V_{out}(\infty) - V_{out}(t_1)}{V_{out}(\infty) - V_{out}(t_2)} \right]$$
(4.9)

### ولتاژپایین خروجی (VoL)

زمانی که ورودی "۱" است، از بخش قبل داریم  $V_{GS-1} = V_{DD} = 3.3$  به این ترتیب  $Q_1$  کاملاً روشن خواهد بود. با فرض اینکه اندازه ترانزیستور به درستی انتخاب شده باشد، خروجی یک ولتاژ پایین خواهد بود. بنابراین، می توان گفت که  $Q_1$  در ناحیه فعال خواهد بود و مانند یک منبع جریانی که مقدار آن از رابطه  $Q_1$  محاسبه می گردد، عمل خواهد کرد.

$$I_{L} = I_{D-2} \cong \frac{\mu_{p} C_{ox}}{2} \left(\frac{W}{L}\right)_{2} V_{off-2}^{2}$$
 (4.10)

همچنین، از آنجا که  $V_{out}$  کوچک است،  $V_{DS-1}$  بسیار کوچکی داریم (به عبارت دیگر بسیار کمتر از ولتاژ گیت موثرش، که  $V_{Out}$  یا  $V_{GS-1}$  است) و  $V_{DS-1}$  شدیداً در ناحیه خطی است. بنابراین می توان  $V_{CS-1}$  را با مقاومتی به اندازه زیر تقریب زد.

$$r_{ds-1} = \frac{1}{\mu_n C_{ox}(W/L)_1 (V_{DD} - V_{tn})}$$
(4.11)

أنكاه ولتاژ يايين خروجي به سادگي بدست مي آيد:

$$V_{OL} = I_{D-2} r_{ds-1} = \frac{1}{2} \frac{\mu_p}{\mu_p} \frac{(V_{DD}/2 + V_{tp})^2 (W/L)_2}{(V_{DD} - V_{tp})}$$
(4.12)

### مثال ۴,۳

با استفاده از پارامترهای مثال قبل، Vo<sub>L</sub> و حاشیه های نویز معکوس کننده شبه NMOS را محاسبه کنید. پاسخ: با استفاده از رابطه (۴٫۱۲) داریم:

$$V_{OL} = \frac{1}{2} \left( \frac{44.5}{188} \right) \frac{0.75^2}{(3.3 - 0.8)} 2 = 0.053 \text{ V}$$
 (4.13)

 $NM_H = V_{OH} - V_{th} = 1.98 \, V$  از مثال ۴٫۱ داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  به این ترتیب،  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی داریم  $V_{th} = 1.32 \, V$  و از بخش قبلی در بازی در بخش قبلی در بازی در باز

عبارتند از  $V_{\rm OL} = 0.13$  V  $V_{\rm OH} = 3.3$  V  $V_{\rm th} = 1.43$  V ومدل این اختلاف ها اساساً ناشی از اثرات ثانویه ای است که در مدل سازی روابط به کار رفته در تحلیل دستی در نظر گرفته نشده اند. حاشیه های نویز متقارن نیستند اما هنوز نسبتاً بزرگ هستند.

بهره ۱ در ولتاژ آستانه گیت

یکی از رایج ترین معیارهای مورد استفاده برای یک معکوس کننده، بهره سیگنال کوچک معکوس کننده است زمانی که در نقطه کار  $V_{in} = V_{out} = V_{th}$  قرار دارد. برای یافتن این بهره، ترانزیستورها باید با مدلهای سیگنال کوچکشان که در فصل ۳ توضیح داده شدند، جایگزین شوند. مدل سیگنال کوچک یک ترانزیستور MOS در فرکانسهای پایین، که خازن های آن حذف شده اند، در شکل 4.4 نشان داده شده است. این مدل در فصل ۳ توضیح داده شده، اما به منظور تسهیل تسهیل معادلات برای پارامترهای مختلف در اینجا مجدداً تکرار خواهند شد.



شکل ۴,۴ مدل سیگنال کوچک یک ترانزیستور MOS در فرکانس های پایین.

منبع جریان کنترل شونده با ولتاژ ( $g_m v_{gs}$ )، مسئولیت عملکرد ترانزیستور را بر عهده دارد که این در یک ترانزیستور ایداًل تنها مؤلفه در مدل خواهد بود. رسانایی متقابل ( $g_m$ ) از رابطه (f–۱۲) محاسبه می گردد.

$$g_{m} = \mu_{n} C_{ox} \frac{W}{L} (V_{GS} - V_{tn}) = \mu_{n} C_{ox} \frac{W}{L} V_{eff} = \sqrt{2\mu_{n} C_{ox} \frac{W}{L} I_{D}}$$
 (4.14)

دومین منبع جریان کنترل شونده با ولتاژ ( $g_sv_s$ )، اثر بدنه را مدل سازی می کند که مسئول کاهش ولتاژ در زمانی است که ولتاژ سورس یعنی  $v_s$  افزایش می یابد که این، دلیل خلاف جهت بودنش نسبت به  $g_mv_gs$  است. در بسیاری از متون مقدماتی، این منبع جریان در مدل های سیگنال کوچک MOS در نظر گرفته نشده است. در معکوس کننده شبه میلام NMOS، سورس هر دو ترانزیستور تحریک و ترانزیستور بار کانال p به ترتیب به زمین و  $V_{DD}$  وصل شده اند، که هر دو (زمین و  $V_{DD}$ ) در سیگنال کوچک، زمین هستند. بنابراین، برای هر دو ترانزیستور،  $v_s = 0$  و می توان از منبع جریانی که اثر بدنه را مدل سازی می کند صرف نظر کرد. آخرین پارامتر مدل، مقاومت خروجی ترانزیستور یعنی  $v_s = 0$  است. این مقاومت برای ترانزیستورهایی که اثرات کانال کوتاه ندارند، کاهش طول کانال را که ناشی از افزایش طول ناحیه تنگیدگی در انتهای کانال (درین)، هنگامی که ولتاژ درین افزایش می یابد، مدل سازی می کند. در این مورد مقدار آن از رابطه  $v_s = 0$  محاسبه می گردد که در آن  $v_s = 0$  ثابت وابسته به فرایند از مرتبه  $v_s = 0$  است (و  $v_s = 0$  بر حسب مایکرو متر می باشد). برای ترانزیستورهایی که اثرات کانال کوتاه دارند، مقاومت خروجی بسیار کوچکتر خواهد بودکه در این مورد مقدار آن از رابطه  $v_s = 0$  به عالی ترانزیستور بدست می گردد که در آن  $v_s = 0$  اکنون باید بطور تجربی از اندازه گیری های ترانزیستور بدست مقدار آن از رابطه  $v_s = 0$  به حاسبه می گردد که در آن  $v_s = 0$  اکنون باید بطور تجربی از اندازه گیری های ترانزیستور بدست

\_

<sup>&</sup>lt;sup>1</sup> Gain

آید. این کار باید برای هر طول کانال مختلف که قرار است استفاده شود، انجام شود. در مدل های MOS که در اسپایس مورد استفاده قرار می گیرد،  $\Lambda$  را می توان با استفاده از پارامتر LAMBDA تعیین کرد. اگر این مقدار تعیین شود، امپدانس خروجی با استفاده از رابطه (۴–۱۶) و مستقل از طول ترانزیستور (L) محاسبه می گردد. از این رو، برای ترانزیستورهای با طول مختلف که مورد استفاده قرار می گیرند، باید عبارات جداگانه ای برای تعیین پارامتر LAMBDA در مدل مورد استفاده بیان شود.

$$r_{ds} \cong \frac{L\alpha \sqrt{V_{DS} + V_t}}{I_D} \tag{4.15}$$

$$r_{ds} = \frac{1}{\lambda I_D} \tag{4.16}$$

در بدست آوردن مدل سیگنال کوچک معکوس کننده،  $V_{DD}$  با زمین جایگزین می شود چرا که بصورت یک ولتاژ ثابت در نظر گرفته شود. که این منجر به مدار معادل سیگنال کوچک نشان داده شده در شکل ( $^{+}$ -۵ الف) می شود. توجه داشته  $v_{s-2}$   $v_{s-2} = v_{s-2} = 0$  اشاره دارد به اینکه هر دو منبع جریان  $g_{s-2}v_{gs-2}$  و صفر هستند. همچنین از آنجا که  $g_{s-2}v_{gs-2}$  مفر هستند. همچنین از آنجا که  $g_{s-2}v_{gs-2} = 0$  با اشاره دارد به اینکه هر دو منبع جریان  $g_{s-1}v_{gs-2} = 0$  ساده شود. اکنون بهره به سادگی از رابطه  $g_{s-1}v_{s-1} = 0$  با محاسبه خواهد شد که مقدار بهره را در ولتاژ آستانه گیت، بسته به پارامترهای پردازشی در فناوری های مختلف، در حدود ۱۵-۱ الی ۵-۰ می دهد.

$$\frac{v_{\text{out}}}{v_{\text{in}}} = \frac{-g_{\text{m-1}}}{1/r_{\text{ds-1}} + 1/r_{\text{ds-2}}}$$
(4.17)



شکل $^*$ -۵. (الف)مدار معادل سیگنال کوچک یک معکوس کننده شبه NMOS (ب) مدار معادل ساده شده سیگنال کوچک معکوس کننده.

## مثال ۴,۴

بهره یک معکوس کننده شبه NMOS را در ولتاژ آستانه، بدون صرف نظر کردن از امپدانس های خروجی ترانزیستور محاسبه کنید. فرض کنید  $\lambda_{\rm p}=0.065$ 

 $\mu_n C_0 x = 188 \ \mu A/V^2$  و با استفاده از (۴٫۱۴) و با استفاده از  $V_{th} = 1.32 \ V$  روابط (۱۸–۴) و (۱۹–۱۸) و (۱۹–۲) را داریم:

$$g_{m-1} = \mu_n C_{ox} \left(\frac{W}{L}\right)_1 (V_{th} - V_{tn}) = 0.244 \text{ mA/V}$$

$$I_{D-1} = \frac{\mu_n C_{ox}}{2} \left(\frac{W}{L}\right) (V_{th} - V_{tn})^2$$

$$= 63.5 \mu A$$
(4.18)

به این ترتیب رابطه (۲۰-۴) قابل محاسبه است. همچنین، از  $I_{D-2} = I_{D-1}$  رابطه (۲۱-۴) را داریم.

$$r_{ds-1} = \frac{1}{\lambda_n I_{D-1}} = 262 \text{ k}\Omega$$
 (4.20)

$$r_{ds-2} = \frac{1}{\lambda_p I_{D1}} = 242 \text{ k}\Omega$$
 (4.21)

در نهایت با استفاده از رابطه (۴٫۱۷) بدست رابطه (۲۲-۲۲) را می آوریم.

$$\frac{v_{\text{out}}}{v_{\text{in}}} = \frac{-0.244}{1/262 + 1/242} = -31.0 \tag{4.22}$$

منحنی انتقالی که  $V_{out}$  را به عنوان تابعی از  $V_{in}$  رسم می کند، با استفاده از اسپایس بدست آمده و در شکل  $V_{in}$  نشان داده شده است. بهره در ولتاژ آستانه  $V_{in}$  است که بطور چشم گیری از آنچه که از طریق آنالیز دستی بدست آمده متفات است. برآورد بهره مدار حیطه ای است که بخصوص در آن اسپایس نادرست است. خوشبختانه برآورد های صحیح بهره در پیاده سازی مدارهای دیجیتال مهم نیست.

شکل ۴,۶ منحنی انتقال معکوس کننده شبه NMOS ازشکل. ۴,۳ که با استفاده از اسپایس به دست آمده.



شکل ۴-۶. منحنی انتقالی معکوس کننده شبه NMOS شکل (۴-۲) بدست آمده از اسپایس.

سرعتی که با آن خروجی گیت می تواند تغییر وضعیت دهد محدود است زیرا ترانزیستورها فقط می توانند مقدار محدودی جریان به شارژ یا دشارژ خازن های پارازیتی موجود در هر گره را تأمین کنند. خازن پارازیتیک از سه جزء تشکیل شده است: خازن ورودی گیت هایی که با خروجی تحریک شده اند، خازن ناشی از اتصالات میانی، و خازن ناشی از نقاط اتصال بایاس معکوس در گره خروجی گیت. اغلب عوامل تأخیر ی دیگری نیز وجود دارد که به خاطر این است که گره های داخلی گیت باید تغییر وضعیت دهند، قبل از اینکه خروجی بتواند تغییر وضعیت دهد. در مورد معکوس کننده شبه NMOS این عوامل تأخیر ی وجود ندارد چون فقط یک گره وجود دارد و آن گره خروجی است.

اغلب زمانی که یک گیت فقط چند گیت دیگر را تحریک می کند، خازن نقاط اتصال در گره خروجی می تواند مؤلفه غالب باشد و این خازن به شدت غیر خطی است. تخمین اندازه آن نیز در زمان طراحی مشکل است زیرا مساحت نقاط اتصال، قبل از آن که چینش انجام شده باشد، مشخص نمی شود و تنها می توان برآوردی از آن ارائه کرد. به این دلایل، بسیار مهم است که طراح تضمین کند که مدارهای مجتمع، صرف نظر از اطلاع دقیق از تأخیر های گیت، کاربردی باشند. همچنین بهتر است که طراح بر چینش مدار نظارت داشته باشد تا مطمئن شود که مساحت اتصال گره های بحرانی حداقل باشند.

به دلیل ماهیت بسیار غیرخطی ترانزیستورها و خازن (هم خازن های نقاط اتصال و هم خازن های ورودی گیت)، تحلیل دقیق پاسخ گذرای یک معکوس کننده شبه NMOS پیچیده و خسته کننده است. با توجه به اینکه خازن های بار در زمان طراحی به درستی شناخته نشده اند، فرض می شود که طراح دیجیتال که تحت محدودیتهای زمانی قرار دارد هرگز محاسبات دقیق تأخیر های گذرا را مورد استفاده قرار نخواهد داد. بلکه، روشهای تقریبی که اندازه زمانهای پاسخ گذرا را به درستی ارائه می کنند و می توانند در تعیین سریع گره های بحرانی بکار روند، باید توسعه یابد.

در تحلیل زمان های تقریبی تأخیر یک معکوس کننده شبه NMOS, باید فرض شود که خازن بار ایدآل و شناخته شده است و در مثالها فرض می شود که مقدار آن 0.2 pF است.

### زمان صعود

ابتدا، زمان را از نقطه ای که ورودی وارد مرحله تغییر از ۱ به ۰ می شود تا زمانی که خروجی به ۷۰ ٪ تغییر، یعنی حدوداً ۷۰ 2.3 می رسد محاسبه می کنیم. همانطور که در فصل ۱ توضیح داده شد، دلیل استفاده از ۷۰٪ زمان صعود و نزول عنوان یک معیار) این است که اگر تعداد زیادی از معکوس کننده ها سری شوند، آنگاه مجموع ۷۰٪ زمان صعود و نزول تقریباً برابر با کل تأخیر زنجیره معکوس کننده ها خواهد بود. در طی ۷۰٪ زمان صعود،  $Q_1$  قطع می شود و به این ترتیب از آن صرف نظر می شود. در ابتدا  $Q_2$  در ناحیه فعال است و جریان آن تقریباً برابر است با:

$$I_{D-2} = \frac{\mu_p C_{ox}}{2} \left(\frac{W}{L}\right)_2 V_{eff-2}^2 = \frac{\mu_p C_{ox}}{2} \left(\frac{W}{L}\right)_2 \left(\frac{V_{DD}}{2} + V_{tp}\right)^2$$
(4.23)

این مسئله تا زمانی که ولتاژ دو سوی  $Q_2$  به  $Q_2$  به  $Q_2$  به  $Q_2$  با معادل آن یعنی زمانی که به  $Q_2$  برسد، صادق خواهد بود. چون خروجی باید به  $Q_2$  برسد تا از تغییر 70٪ بگذرد، ترانزیستور  $Q_2$  در طی زمان صعود 70٪ در ناحیه

فعال باقی خواهد ماند. بنابراین  $I_{D-2}$  در مقدار تعیین شده در رابطه (۴–۲۳) ثابت باقی خواهد ماند. بنابراین رابطه (۴–۲۴) را داریم که در آن  $C_L$  خازن بار کل بر حسب فاراد است.

$$t_{+70\%} = \frac{C_L}{I_{D-2}} \Delta V_{out} = \frac{2C_L 2.3}{\mu_p C_{ox} (W/L)_2 [(V_{DD}/2) + V_{tp}]^2}$$
(4.24)

### مثال ۴٫۵

ومان تقریبی صعود معکوس کننده شبه NMOS شکل ۴٫۳ به ازاء  $C_L=0.2~pF$  با فرض  $\mu_{\rm P}C_{\rm OX}=44.5~\mu{\rm A/V^2}$  چقدر است؟

 $Vtp = -0.9 \ V, \ (W/L)_2 = 3 \ \mu m/0.6 \ \mu m, \ \mu_\rho C_{OX} = 44.5 \ \mu A/V^2$  و با در نظر داشتن  $V_{DD} = -0.9 \ V, \ (W/L)_2 = 3 \ \mu m/0.6 \ \mu m, \ \mu_\rho C_{OX} = 44.5 \ \mu A/V^2$  و با در نظر داشتن  $V_{DD} = 3.3 \ V$  داریم  $V_{DD} = 3.3 \ V$  داریم  $V_{DD} = 3.3 \ V$  داری اسپایس است که در شده است. زمان صعود  $V_{DD} = 3.3 \ V$  مشاهده می شود. دلیل اصلی این اختلاف این است که اسپایس خازن های پارازیتیک ترانزیستور بار را به خازن های بار مشخص  $V_{DD} = 0.2 \ V$  اضافه می کند.

### زمان نزول

 $V_{DD}$  هنگامی که زمان نزول را محاسبه می کنیم، چنین فرض می شود که در زمان 0، ورودی دستخوش یک تغییر به  $Q_1$  می شود که موجب می شود ترانزیستور  $Q_1$  شدیداً روشن شود. زمان نزول بصورت مدت زمانی که طول می کشد که خروجی از  $Q_1$  کاهش می یابد، تعریف می شود. در بخش عمده ای از این زمان، جریان عبوری از  $Q_2$  بسیار بزرگتر از جریان عبوری از  $Q_2$  است و به این ترتیب می توان از  $Q_3$  صرف نظر کرد. این برآورد تا حدی خوش بینانه و غیر واقعی است، اما به ساده تر شدن تحلیل کمک می کند.

در ابتدا تا زمانی که  $V_{DG-1} < V_{tn}$  یا معادل آن  $V_{DS-1} < V_{eff-1} = V_{GS-1} - V_{tn}$  باشد،  $V_{DG-1} < V_{tn}$  در ناحیه فعال است. این مسئله زمانی رخ می دهد که خروجی (برای  $V_{th} = 0.8$  v) به 2.5 ولت دشارژ شده است. سپس،  $V_{th} = 0.8$  در بیشتر زمان نزول وارد ناحیه خطی می شود. محاسبه تحلیلی زمان نزول امکان دارد و روابط آن موجود است اما در طی طراحی استفاده کمی دارد. در عوض، پیدا کردن فرمولی برای مقاومت تقریباً معادلی که زمان نزول مشابهی را ارائه می کند، مطلوب است. همانطور که اشاره شد، زمانی که ولتاژ خروجی از  $V_{th} = 0.8$  به شدت غیر خطی است. شکل  $V_{th} = 0.8$  بین جریان را به عنوان تابعی از ولتاژ خروجی نشان می دهد. اگر بتوانیم مقدار مقاومتی را که تقریباً جریان مشابهی را به عنوان ترانزیستور واقعی ارائه می کند پیدا کنیم، تحلیل بسیار ساده تر خواهد شد. برای پیدا کردن مقاومتی که تقریباً معادل  $V_{th} = 0.8$  با  $V_{th} = 0.8$  به صورت یک خط مستقیم است که از مبدا عبور می کند و منجر به ارائه زمانهای نزول مشابه با آنچه که با  $V_{th} = 0.8$  بدست آمده می شود.



شکل  $^4$ -۷. پاسخ گذرای معکوس کننده شکل  $^4$ -۳) به ازاء  $^4$ 



شکل  $^{+}$ . جریان عبوری از  $Q_{1}$  به عنوان تابعی از ولتاژ خروجی.

بر آورد تقریبی که پیش تر در مورد آن صحبت شد، استفاده از مقاومتی است که زمانی که  $V_{DS-1}$  کوچک است (به عبارت دیگر زمانی که  $Q_1$  در ناحیه شدیداً خطی است) معادل مقاومت  $Q_1$  باشد. رابطه این مقاومت ( که با  $R_{TR}$  نشان داده شده است) بصورت رابطه (۴–۲۵) است.

$$R_{TR} = \frac{1}{\mu_n C_{ox}(W/L)_1 (V_{DD} - V_{tn})}$$
(4.25)

با این وجود همان طور که در شکل ۴٫۸ می توان مشاهده نمود، این تقریب منجر به مقاومتی می شود که همیشه در ناحیه گذر نسبت به  $Q_1$  I-V جریان بیشتری دارد. تقریب بهتر مقاومتی است که منحنی I-V آن، منحنی  $Q_1$  I-V و در مرز ناحیه خطی قطع می کند. این تقریب در شکل ۴٫۸ به صورت خط مستقیمی که با  $R_{eq}$  مشخص شده، نشان داده شده است. می توان دید که در بازه ابتدایی زمان نزول، جریان عبوری  $R_{eq}$  از جریان عبوری  $R_{eq}$  بزرگتر خواهد بود، و در مورد بخش دوم گذر، جریان عبوری  $R_{eq}$  کمتر از جریان عبوری  $R_{eq}$ 

ولتاژ محل تقاطع منحنی های  $Q_1$  و  $Q_1$  برابر است با  $V_{DD}$ - $V_{tn}$  برابر است با  $Q_1$  و  $Q_1$  و  $Q_1$  و الحين های  $Q_1$  و الحين ولتاژ محل تقاطع منحنی فعال است، يعنی

$$I_{D-1} = \frac{\mu_n C_{ox}}{2} \left( \frac{W}{L} \right)_1 (V_{DD} - V_{tn})^2$$
 (4.26)

مقدار  $R_{eq}$  مساوی است با نسبت ولتاژ به جریان ، یعنی

$$R_{eq} = \frac{V_{DD} - V_{tn}}{\frac{\mu_n C_{ox}}{2} (W/L)_1 (V_{DD} - V_{tn})^2} = \frac{2}{\mu_n C_{ox} (W/L)_1 (V_{DD} - V_{tn})}$$
(4.27)

به این ترتیب، مقاومت معادل با  $Q_1$  تقریباً دو برابر  $R_{TR}$  است که همان مقاومت خطی  $Q_1$  است. رابطه (7-7) موجب می شود که زمان های گذر کمی بیش از ۲۰ درصد کند باشند. بنابراین بعضی از طراحان رابطه (7-7) را اصلاح میکنند که طبق رابطه (7-7) تا حدی بزرگتر شود.

$$R_{eq} = \frac{2.5}{\mu_0 C_{ox}(W/L)_1 (V_{DD} - V_{tn})}$$
(4.28)

برخی دیگر بسادگی از (۴,۲۷) استفاده می کنند و پس از برآورد، یک زمان اضافی 20 ٪ به آن اضافه می کنند. هر دو رویکرد معتبر است.

#### شال ۴.۶

با استفاده از تقریب مقاومت معادل، زمان نزول معکوس کننده شبه NMOS را با فرض این که خروجی 70٪ تغییر می کند و خازن بار O.2 pF است محاسبه کنید.

پاسخ: با استفاده از معادله (۴,۲۷) و با فرض  $4.7 \, \mathrm{Req} = 1.7 \, \mathrm{k}$  و  $2.5 \, \mathrm{e}$  و  $4.7 \, \mathrm{k}$  استفاده از معادله (۴,۲۷) و با فرض  $4.7 \, \mathrm{k}$  و  $4.5 \, \mathrm{e}$  و  $4.7 \, \mathrm{k}$  استفاده از رابطه (۱,۱۴) از فصل ۱ و این که  $4.7 \, \mathrm{k}$  د  $4.5 \, \mathrm{e}$  و  $4.7 \, \mathrm{k}$  و  $4.5 \, \mathrm{k}$  و  $4.5 \, \mathrm{k}$  و  $4.5 \, \mathrm{k}$  و  $4.5 \, \mathrm{k}$  و است. دلیل اصلی اختلاف  $4.5 \, \mathrm{k}$  د می دهد  $4.5 \, \mathrm{k}$  د زمان تزول بدست آمده از شبیه ساز اسپایس برابر  $4.5 \, \mathrm{k}$  است. دلیل اصلی اختلاف این است که جریان عبوری از ترانزیستور بار  $4.5 \, \mathrm{k}$  نادیده گرفته شده است.

$$t_{\mathsf{F}} = \tau \ln \left[ \frac{\mathsf{v}_{\mathsf{out}}(\infty) - \mathsf{v}_{\mathsf{out}}(\mathsf{t}_1)}{\mathsf{v}_{\mathsf{out}}(\infty) - \mathsf{v}_{\mathsf{out}}(\mathsf{t}_2)} \right] \tag{4.29}$$

## ۴,۲ گیت های منطقی شبه NMOS

در فصل ۱، تعدادی از گیت های منطقی NMOS معرفی شدند. در این بخش، گیت های منطقی شبه NMOS تا حدی به تفصیل مرور می شوند، که در آن از تقریب مقاومت معادل بطور گسترده تری استفاده خواهد شد. این بخش همچنین به نحوه انتخاب اندازه ترانزیستورها برای گیت های منطقی NMOS می پردازد.

مثالی از گیت NMOS پیاده سازی تابع XOR می باشد که به صورت زیر تعریف می شود:

$$y = x_1 \oplus x_2 = x_1 x_2 + x_1 x_2$$

$$= \overline{x_1 x_2 + \overline{x_1 x_2}}$$

$$= \overline{x_1 x_2 + \overline{x_1} + \overline{x_2}}$$

یک مدار منطقی که این تابع را پیاده سازی می کند در شکل ( $^+$ - و الف) نشان داده شده است. پیاده سازی با منطع شبه NMOS از این مدار منطقی نیز در شکل ( $^+$ - و ب) نشان داده شده است. گیت nor نشان داده شده و با NMOS تزانزیستورهای  $Q_1$ ,  $Q_2$ ,  $Q_3$ ,  $Q_4$ ,  $Q_5$ , و  $Q_5$  ایجاد می شود. گیت NMOS دوم که از ترانزیستورهای  $Q_5$ , تشکیل شده است، یک گیت مرکب است که هر دو گیت nor نشان داده شده  $Q_5$  را توسط یک سری از ارتباطات ترانزیستورهای تحریک ایجاد  $Q_5$  می کند. دقت کنید که چگونه ترانزیستورهای سری ( $Q_5$  تا  $Q_5$ ) انتخاب شده اند که عریض تر از ترانزیستور موازی  $Q_5$  شوند.

شکل عمومی گیت منطقی NMOS مرسوم در شکل ۴٫۱۰ نشان داده شده است. این گیت از یک ترانزیستور بار کانال  $V_{\rm DD}$  بین  $V_{\rm DD}$  و  $V_{\rm DD}$ ، تشکیل شده است که گیت آن به یک ولتاژ بایاس متصل است.





شکل۴-۱۰. پیاده سازی عمومی منطق شبه NMOS.

علاوه بر این، شبکه ای از ترانزیستورهای محرک افزایشی کانال n بین  $V_{\text{out}}$  و زمین وجود دارد. گیت هر کدام از ترانزیستورهای محرک در این شبکه، به یک ورودی متصل است. بسته به مقادیر منطقی ورودی ها، شبکه ترانزیستورهای محرک قادر است امپدانسی بی نهایت بین  $V_{\text{out}}$  و زمین فراهم می کنند که در این حالت خروجی برابر با  $V_{\text{DD}}$  خواهد بود، یا یک امپدانس به حد کافی کم ایجاد کند طوری که  $V_{\text{out}}$  به سطح پایین "۰" کشیده شود.

در مواقعی که شبکه ترانزیستور محرک دارای امپدانس کوچک است، این امپدانس نباید از امپدانس یک ترانزیستور افزایشی که گیت آن به  $V_{DD}$  متصل است و W/L آن حداقل نصف اندازه ترانزیستور بار است بزرگتر باشد که این شرایط، حداقل نسبت W/L ترانزیستورهای محرک را محدود می کند.

حداکثر W/L ترانزیستورهای محرک به خاطر تمایل به سرعت بیشتر محدود می شود. به دو دلیل بزرگتر کردن آنها از حد مورد نیاز، سبب آهسته تر شدن منطق می شود؛ اول این که این امر خازنهای پارازیتیک گره های داخلی گیت را افزایش می دهد؛ دوم این که، خازن بار خروجی گیت های پیشین را افزایش می دهد. بزرگ در نظر گرفتن بیش از حد W/L سبب عمل کرد نا صحیح گیت نمی شود.

قبل از توضیح اینکه W/L های شبکه کانال n چگونه باید انتخاب شوند، بیان برخی از قضایای مهم در مورد ترانزیستورهای تقریباً معادل که اغلب در این متن استفاده خواهد شد ضروری است.

### ۴,۳ ترانزیستورهای معادل

۱. دو ترانزیستور زمانی معادلند که نسبت W/L هایشان مستقل از مقادیر مطلق W یا U برابر باشد. این قضیه در شکل W/L هستند. در (۱۱-۴) نشان داده شده است. این قضیه واضح است چون روابط U-۱ سیگنال بزرگ فقط توابعی از W/L هستند. ترانزیستوری با حقیقت اثرات ثانویه ای وجود دارد که باعث می شوند این قضیه فقط به طور تقریبی صحت داشته باشد. ترانزیستوری با W کوچکتر تمایل دارد که جریانی کمی کمتر از جریان پیش بینی شده در رابطه (۴٫۱) داشته باشد که در امتداد کانالی که باید مربع باشد گرد شده است، ناشی از مقطع عرضی کانال است. همچنین ترانزیستوری با طول کوتاهتر به علت اثرات کانال کوتاه، تمایل به کم دقتی دارد.

به خاطر این اثرات جانبی، ترانزیستورهایی که W های بسیار بزرگی دارند ( $\mu m$ ) 1000 تا 50)، معمولاً با اتصال تعدادی از ترانزیستورهای کوچکتر موازی با هم (که W هایی به ترتیب 10 تا 25  $\mu m$  دارند) ایجاد می شوند. از آنجا که ما فقط تحلیل های دستی تقریبی انجام می دهیم، از اثرات جانبی صرف نظر خواهد شد.

شکل ۱۱-۴. تغییر مقیاس همزمان W و L یک ترانزیستور تقریباً اثری بر ترانزیستور ندارد.

۲. دو ترانزیستور با طول یکسان که بطور موازی متصلند، معادل ترانزیستوری هستند که عرضی برابر با مجموع عرضهای دو ترانزیستور دارد. این قضیه در شکل (+ ۱۲) نشان داده شده است. اثبات آن ساده است. فرض کنید دو ترانزیستور Q<sub>1</sub> و Q<sub>1</sub> و Q<sub>2</sub> با طول مشابه L و عرض های، به ترتیب + + + + + + و جود دارد. همچنین فرض کنید که گیت ها، سورس ها و درین هایشان به همدیگر متصل است و ترانزیستورها در ناحیه اشباع قرار دارند. آنگاه جریان کل + + از رابطه + + + محاسبه می گردد.

$$I_{T} = I_{D-1} + I_{D-2} = \frac{\mu C_{ox}(W_1 + W_2)}{2} (V_{GS} - V_t)^2$$
(4.30)

اما این رابطه I-V ترانزیستوری است که عرض آن  $W_1 + W_2$  است. می توان اثبات مشابهی را برای ترانزیستورهایی که در ناحیه خطی قرار دارند ارائه کرد.

اگر طول ترانزیستورها برابر نباشد، آنگاه W و L یکی از ترانزیستورها (طبق قضیه (۱)) می تواند مقیاس بندی شود تا طول ها برابر شوند آنگاه می توان قضیه (۲) را به سادگی در شبکه بکار برد.



شکل $^*$ -۱۲-دو ترانزیستور موازی ( $Q_1$  و  $Q_2$ ) که دارای  $Q_3$ های یکسان هستند، معادل اند با یک ترانزیستور واحد که عرض  $Q_1$  آن برابر است با مجموع عرض های  $Q_2$  و  $Q_3$ .

 $^{8}$ . دو ترانزیستور که عرض های مشابه دارند، بصورت سری متصلند و گیت هایشان بهم متصل است، معادل ترانزیستوری هستند که طول آن برابر مجموع طول های هر یک از آنها به تنهایی است. این قضیه در شکل  $^{8}$ , نشان داده شده است. هر چند اثبات این قضیه ساده است اما به کمی عملیات جبری نیاز دارد. ترانزیستور  $^{9}$ 0 مطمئناً در ناحیه خطی عمل می کند، چون ولتاژ درین- سورس آن کوچک است و جریان آن به صورت رابطه  $^{8}$ 1 است.

$$I_{D-1} = \mu C_{ox} \frac{W}{L_1} \left[ (V_{GS-1} - V_t) V_{DS-1} - \frac{V_{DS-1}^2}{2} \right]$$
 (4.31)

شکل $^+$ -۱۳. دو ترانزیستور ( $Q_2$  و  $Q_2$ ) که Wهای یکسان دارند و به طور سری به یکدیگر متصل دو  $Q_1$  و  $Q_2$  که  $Q_2$  یکدیگر متصل است، معادلند با یک ترانزیستور واحد که طول آن مساوی است با مجموع طول  $Q_1$  و  $Q_2$ .

 $Q_2$  با فرض اینکه  $Q_2$  در ناحیه اشباع قرار دارد، ولتاژ گیت- سورس آن به صورت رابطه (+-۳۲) است. آنگاه، جریان درین به صورت رابطه (+-۳۳) است.

$$V_{GS-2} = V_{GS-1} - V_{DS-1}$$
 (4.32)

$$I_{D-2} = \frac{\mu C_{ox} W}{2} (V_{GS-1} - V_{DS-1} - V_t)^2$$

$$= \frac{\mu C_{ox} W}{2} [(V_{GS-1} - V_t) - V_{DS-1}]^2$$
(4.33)

با بسط رابطه (۴,۳۳) به رابطه (۴,۳۴) خواهیم رسید.

$$I_{D-2} = \frac{\mu C_{ox}}{2} \frac{W}{L_2} [(V_{GS-1} - V_t)^2 - 2(V_{GS-1} - V_t)V_{DS-1} + V_{DS-1}^2]$$
(4.34)

از آنجا که  $I_{D-1}=I_{D-2}$  می توانیم روابط (۴٫۳۱) و (۴٫۳۴) را مساوی هم قرار داده و مرتب نماییم که در این صورت به روابط (۳۵–۳۵) و (۳۷–۳۷) می رسیم.

$$\left(\frac{W}{L_{1}} + \frac{W}{L_{2}}\right) (V_{GS-1} - V_{t}) V_{DS-1} - \left(\frac{W}{L_{1}} + \frac{W}{L_{2}}\right) \frac{V_{DS-1}^{2}}{2} = \frac{1}{2} \frac{W}{L_{2}} (V_{GS-1} - V_{t})^{2}$$
(4.35)

$$\Rightarrow (V_{GS-1} \quad V_t)V_{DS-1} \quad \frac{V_{DS-1}^2}{2} = \frac{1}{2} \frac{L_1}{L_1 + L_2} (V_{GS-1} \quad V_t)^2$$
 (4.36)

$$I_{D1} = \frac{\mu C_{ox}}{2} \frac{W}{L_1 + L_2} (V_{GS-1} - V_t)^2$$
 (4.37)

اما این رابطه I-V ترانزیستور واحدی است که طولش برابر  $L_1 + L_2$  است و اثبات کامل شد. اگر  $Q_2$  در ناحیه خطی باشد، به طور مشابهی اثبات می شود که این مورد در انتهای این فصل به عنوان مسئله f, f, برای خواننده محترم در نظر گرفته شده است.

همانند گذشته، اگر عرض  $Q_1$  و  $Q_2$  برابر نباشد آنگاه یکی از ترانزیستورها را می توان مقیاس بندی کرد و سپس مدار را ساده نمود.

اکنون می توان روند ساده کردن شبکه ترانزیستورهای تحریک یک گیت NMOS را به یکی از دو شکل مدار باز یا یک ترانزیستور معادل منفرد شرح داد:

- ۱. همه ترانزیستورهایی که در گیت خود ورودی "0" دارند خاموش هستند و می توان آنها را از مدار حذف کرد.
- همه ترانزیستورهایی که با ترانزیستورهای که خاموش است سری باشند خاموش هستند و می توان آنها را از مدار حذف کرد.
- ۳. بقیه ترانزیستورها ولتاژهای گیت یکسانی دارند. اکنون می توان قضایای ۱ و ۳ را بطور مکرر بکار برد تا اتصالات موازی و سری با ترانزیستورهای معادل جایگزین شوند تا اینکه نهایتاً یک ترانزیستور معادل (یا یک مدار باز) بدست آید. این روند با ارائه مثال (۴-۲) بیشتر توضیح داده خواهد شد.

### مثال ۴,۷

شبکه ترانزیسورهای تحریک شکل ۴,۱۴ را با یک ترانزیستور معادل جایگزین کنید.



شکل۴-۱۴. یک گیت شبه NMOS پیچیده.

پاسخ: اولین چیزی که باید در نظر گرفته شود این است که  $Q_6$  و  $Q_6$  خاموش هستند و می توان از آنها صرف نظر کرد.  $Q_1$  این  $Q_2$  با  $Q_3$  موازی است و یک ترانزیستور  $Q_1$  را با اندازه  $Q_1$  که می توان جایگزین آن کرد. آنگاه  $Q_2$  با  $Q_3$  سری می شود که می توان آنرا با یک ترانزیستور جایگزین کرد، اما ابتدا یکی از آنها را باید مقیاس بندی کرد طوری که عرض یکسانی داشته باشند. می توان  $Q_1$  را به  $Q_2$  مقیاس بندی کرد که ترانزیستوری به اندازه  $Q_1$  خواهد بود. اکنون می توان  $Q_2$  را با هم ترکیب کرد و ترانزیستور  $Q_3$  را با اندازه  $Q_4$  بدست آورد که معادل ترانزیستوری با اندازه  $Q_1$  است. آنگاه  $Q_2$  را با هم ترکیب کرد و  $Q_3$  را با اندازه  $Q_4$  بدست آورد. سپس با مقیاس بندی  $Q_4$  است. آنگاه  $Q_1$  را بی توانی با  $Q_2$  ترکیب کرده و  $Q_3$  ای به اندازه  $Q_4$  بدست آورد که می تواند به اندازه  $Q_4$  به اندازه  $Q_4$  بدست آورد که می تواند به اندازه  $Q_4$  ای به اندازه  $Q_4$  بدست آورد که می تواند به اندازه  $Q_4$  ای به اندازه  $Q_4$  بدست آورد که می تواند به اندازه  $Q_4$  با بندی شود. توجه کنید که ترانزیستور معادل  $Q_4$  بزرگتری نسبت به  $Q_4$  دارد.

## مقاومت معادل

روند فوق را می توان با استفاده از اصل مقاومت معادل ساده کرد که در بخش  $\mathfrak{R}, \mathfrak{n}$  توضیح داده شد و بیان شد که ترانزیستور تحریک  $\mathfrak{Q}1$  کانال  $\mathfrak{R}$  که ورودی  $\mathfrak{R}$  دارد تقریباً مقاومتی با مقدار  $\mathfrak{R}$  دارد.

$$R_{i} = \frac{2.5}{\mu_{n}C_{OX}(W/L)_{i}(V_{DO} - V_{tn})}$$
(4.38)

اگر کسی در طی ساده کردن، با ادمیتانس مقیاس بندی شده (۴-۳۹) کار کند، آنگاه هر ترانزیستور  $Q_i$  را می توان معادل ادمیتانس مقیاس بندی شده ای برابر با اندازه نسبی اش (یعنی  $(W/L)_i$ ) در نظر گرفت. اکنون با ساده کردن شبکه، می توان ادمیتانس های موازی و سری را به سادگی ترکیب کرد. پس از اینکه همه ادمیتانس ها به یک ادمیتانس شبکه، می توان ادمیتانس های موازی و سری را به سادگی ترکیب کرد. پس از اینکه همه ادمیتانس ها به یک ادمیتانس  $G_{eq}$  تبدیل شدند، مقیاس بندی با ضرب کردن آن در  $(V_{DD} - V_{In}) / 2.5$  بیشتر توضیح داده می شود.

$$G_{i} = \frac{1}{R_{i} \mu_{p} C_{ox} (V_{DD} - V_{in})} = \left(\frac{W}{L}\right)_{i}$$
 (4.39)

با استفاده از مفهوم مقاومت ها (یا ادمیتانس های) معادل، شبکه تحریک کانال n شکل f,1f را به یک مقاومت معادل ساده کنید. سپس ولتاژ خروجی پایین را برآورد کنید. نهایاتاً، زمان نزول f,1f را برآورد کنید.

پاسخ: همانند مثال ۴,۷، چون  $Q_5$  و  $Q_6$  خاموش هستند، از آنها صرف نظر می شود. آنگاه  $Q_5$  با  $Q_7$  موازی می شود که با ادمیتانس مقیاس بندی شده  $Q_6$  برابر است که از رابطه (۴۰-۴) محاسبه می گردد. ادمیتانس  $Q_1$  با  $Q_2$  سری است که برابر است با مقامت مقیاس بندی شده  $Q_2$  که که از رابطه (۴۱-۴) محاسبه می گردد.

$$G_1 = \frac{12}{2} + \frac{12}{2} = 12$$

$$R_2 = \frac{1}{12} + \frac{2}{12} = \frac{1}{4}$$
(4.40)

مقاومت  $Q_4$  با  $Q_4$  موازی است که برابر است با ادمیتانس مقیاس بندی شده  $Q_4$  در رابطه (+7).

$$G_3 = \frac{8}{2} + 4 = 8 \tag{4.42}$$

ادمیتانس  $G_3$  با  $Q_1$  سری است که با مقاومت مقیاس بندی شده  $R_4$  در رابطه  $Q_1$  معادل است.

$$R_4 = \frac{2}{12} + \frac{1}{8} = \frac{7}{24} = 0.292 \tag{4.43}$$

توجه کنید که  $1/R_4$  با W/L با W/L برابر است. در ادامه، مقاومت مقیاس بندی نشده معادل به صورت رابطه ( $^{+}$ 4) خواهد بود.

$$R_{eq} = 0.292 \frac{2.5}{\mu_n C_{ox} (V_{DD} - V_{tn})}$$
= 1.55 k\O

با فرض  $\mu_n C_{ox} = 188 \; \mu A/V^2$  و  $V_{tn} = 0.8 \; v$  و  $\nu_n = 0.8 \; v$  با فرض

$$I_{D-8} = \frac{\mu_p C_{ox}}{2} \left(\frac{W}{L}\right)_8 V_{eff-2}^2 = 50.1 \ \mu A$$
 (4.45)

 $R_{eq}$  فرض کنید  $V_{out-0}$  بسادگی از حاصل ضرب  $V_{tp}$  - 0.9 V و  $\mu_p C_{ox} = 44.5 \, \mu A/V^2$  بسادگی از حاصل ضرب  $\mu_p C_{ox} = 44.5 \, \mu A/V^2$  بدست آمده است که این فرض اشتباه است. چرا که  $R_{eq}$  که از رابطه  $I_{D-8}$  بدست آمده مقاومت میانگینی است که قرار است برای محاسبه زمان گذر نزول استفاده شود. مقاومتی که باید  $V_{DS}$  بدست آمده مقومت درین – سورس، زمانی که  $V_{DS}$  بسیار  $V_{DS}$  استفاده شود باید مقاومت ناحیه خطی باشد، یعنی همان مقاومت درین – سورس، زمانی که  $V_{DS}$  بسیار کوچک است(در حدود  $V_{DS}$  ولت یا کمتر). به این تر تیب رابطه  $V_{DS}$  صادق است.

$$V_{out-0} = I_{D-8} \frac{R_{eq}}{2.5} = 31 \text{ mV}$$
 (4.46)

برای محاسبه زمان نزول رابطه (۴-۴۷) و (4-4) را داریم.

$$\tau = C_L R_{eq} = 0.2 \times 10^{-12} \times 1.55 \times 10^3 = 0.31 \text{ ns}$$
 (4.47)

$$t_{-70\%} = \tau \ln\left(\frac{0.07 + 3.3}{0.07 + 1.0}\right) = 0.37 \text{ ns}$$
 (4.48)

انتظار می رود که این مقدار تا حدی بسیار کوچک باشد چون جریان بار کانال p در نظر گرفته نشده است.

## ارزیابی تابع منطقی یک گیت NMOS

تعین یک تابع منطقی که با گیت شبه NMOS پیاده سازی شده است کاملاً ساده است حتی زمانی که گیت ها نسبتاً پیچیده باشند. بدین منظور، شبکه تحریک کانال n برای تعیین این که چه زمانی دارای امپدانس کوچکی است تحلیل می شود. با فرض اینکه عرض ترانزیستورهای تحریک به اندازه کافی بزرگ در نظر گرفته شده باشد، آنگاه هر زمانی که شبکه تحریک کانال n کم امپدانس باشد، خروجی صفر خواهد بود. برای تعیین اینکه شبکه تحریک چه زمانی کم امپدانس است، تنها باید به خاطر داشت که اتصالات سری زیر شبکه ها، معادل تابع and هستند در حالی که اتصالات موازی معادل تابع or می باشند. روند تعیین تابع منطقی به سادگی زیر است:

- ۱. با هر ترانزیستوری که به زمین متصل است شروع کرده و نام ورودی آن را یادداشت کنید. فرض کنید ترانزیستور  $Q_1$  است و ورودی آن  $X_1$ .
- 7. اگر یک یا بیش از یک ترانزیستور با  $Q_1$  موازی باشند، ورودی هایشان با  $X_1$  باید or شوند. به طور مشابه اگر اگر یک یا بیش از یک ترانزیستور با  $Q_1$  سری باشند، ورودی هایشان با  $X_1$  باید and میانزیستور با  $Q_1$  سری باشند، ورودی هایشان با  $X_1$  باید جدا از سری و موازی گروهی انجام شود. اکنون هر کدام از این گروه ها بیانگر یک زیرشبکه باعبارت منطقی مختص خودش است.
- ۳. با شروع مجدد از زمین، هر گروه از زیر شبکه های موازی یا سری را بسته به اینکه آیا موازی یا سری هستند،
   به ترتیب با or و یا and کردن عبارات منطقی منفرد به زیرشبکه های بزرگتری ترکیب کنید.
- ۴. بعد از اینکه یک عبارت منطقی واحد بدست آمد، مکمل این تابع منطقی توسط مدار ترانزیستوری پیاده سازی شده است.

اگرچه این روند ممکن است پیچیده به نظر برسد اما با کمی تمرین و تحقیق، حتی در مورد گیت های NMOS نسبتاً پیچیده ساده خواهد شد.

## مثال ۴,۹

به عنوان مثال، شکل 4,1 را در نظر بگیرید که مجدداً در شکل 4,1 نشان شده است و فرض کنید که ترانزیستور  $Q_1$  ورودی  $X_1$  دارد. زیرشبکه ای است که با زیرشبکه ای است که با زیرشبکه شامل  $Q_2$  سری است و زیر شبکه اخیر، خود موازی است با دو زیر شبکه که با یکدیگر سری هستند (که اولی شامل  $Q_2$  و  $Q_3$  موازی است ودومی شامل  $Q_4$  و  $Q_5$  و  $Q_6$  و  $Q_6$  موازی است). به این ترتیب روابط (4-4) و (4-4) و (4-4) را خواهیم داشت. مدار منطقی معادل این مدار، در شکل (4-4) نشان داده شده است.

$$\overline{V_{\text{out}}} = [x_1(x_4 + (x_2 + x_3)(x_5 + x_6 + x_7))]$$
 (4.49)

$$V_{out} = \overline{X_1(X_4 + (X_2 + X_3)(X_5 + X_6 + X_7))}$$
(4.50)



شکل۴-۱۵. مدار شکل (۴-۱۴) که به منظور تعیین تابع منطقی آن مورد تحلیل قرار می گیرد.



شکل۴-۱۶. دیاگرام منطقی معادل گیت NMOS شکل (۴-۱۵).

## ایجاد گیت های شبه NMOS پیچیده

همانطور که قبلاً دیدیم، توابع منطقی نسبتاً پیچیده را می توان با گیت های NMOS منفرد ایجاد کرد. به طور کلی، هرگونه ترکیبی از گیت های غیر معکوس کننده معنور or که بتوان به صورت یک گیت معکوس کننده منفرد ایجاد کرد. روند انجام این سنتز، برعکس روند یافتن تابع nor پیاده سازی کرد، می توان با یک گیت شبه NMOS منفرد ایجاد کرد. روند انجام این سنتز، برعکس روند یافتن تابع منطقی یک گیت NMOS است. چون شبکه تحریک کانال n، خروجی را پایین می کشد، معکوس سازی نهایی باید صورت پذیرد. به این ترتیب، با شروع از گره خروجی، با ترکیب شبکه تحریک کانال n به همراه ترانزیستور بار، معکوس سازی را به دست می دهد. اکنون گیت nand یا or به ترتیب گیت and یا or در نظر گرفته می شود. اکنون به حرکت از سمت خروجه به سمت ورودی، با ایجاد زیرشبکه های مورد نیاز، گیت نهایی را ایجاد کنید. یک گیت nah با n ورودی با n زیرشبکه سری ایجاد می شود و یک گیت or با n ورودی، با n زیرشبکه موازی ایجاد می شود. هر کدام از این توابع منطقی، به نوبه خود تجزیه می شوند. اگر ورودی به یک گیت and یا or از گیت منطقی دیگری نیاید، بلکه ورودی اصلی مدار ا (سیگنال ورودی و از دنیای بیرون از مدار) باشد، آنگاه تکرار مراحل فوق با یک ترانزیستور تحریک افزایشی خاتمه مدار ا (سیگنال ورودی و از دنیای بیرون از مدار) باشد، آنگاه تکرار مراحل فوق با یک ترانزیستور تحریک افزایشی خاتمه می یابد. همانند قبل، این روند با یک مثال ساده بهتر در ک خواهد شد.

### مثال ۴,۱۰

مدار منطقی شکل ۴,۱۷ را با یک گیت NMOS ایجاد کنید.

یاسخ: روند مرحله به مرحله در شکل ۴,۱۸ توضیح داده شده است.

- ۱. گیت a که معکوس شده گیت or است، با ترانزیستور کانال p بار در ترکیب با شبکه تحریک کانال n کامل ایجاد می شود. از آنجا که در این جا گیت a یک گیت or سه ورودی در نظر گرفته می شود، معنای آن این است که به سه زیرشبکه موازی بین خروجی و زمین تبدیل می شود. چون یکی از ورودی های گیت a (یعنی است که به سه زیرشبکه موازی بین خروجی و زمین تبدیل می شود. چون یکی از ورودی های گیت  $x_8$  از جهان خارج است، یکی از زیرشبکه ها یک ترانزیستور ساده  $(Q_8)$  است. این مطلب در شکل  $(A_8)$  الف) نشان داده شده است.
- ۲. سپس زیرشبکه ۱ یعنی گیت های c و c در شکل ۴,۱۷ تجزیه می شود. گیت d که یک گیت and است، با دو زیرشبکه سری بین خروجی و زمین معادل است، که یکی از آنها ترانزیستور  $Q_0$  است که ورودی  $d_0$  دارد. زیرشبکه دیگر، که معادل گیت  $d_0$  که یک گیت or است، به دو ترانزیستور موازی  $d_0$  که ورودی های  $d_0$  در نده دیگر، که معادل گیت  $d_0$  که یک گیت  $d_0$  است، به دو ترانزیستور موازی  $d_0$  که ورودی های  $d_0$  که درند، تبدیل می شود. این مرحله پیاده سازی در شکل  $d_0$  نشان داده شده است.
- ۳. نهایتاً، یک روند مشابه در ایجاد زیرشبکه ۲ بکار می رود. مدار کامل در شکل (۴–۱۸ ج) نشان داده شده است.

<sup>&</sup>lt;sup>1</sup> Primitive Input



باید توجه داشت که ایجاد زیرشبکه ۱ در مثال فوق منحصر به فرد نیست. همانطور که در شکل ۴,۱۹ نشان داده شده، امکان آن وجود دارد که  $Q_6$  را به زمین و  $Q_6$  و  $Q_7$  را به خروجی متصل نمود. همانگونه در انتهای فصل نشان داده خواهد شد چون این عمل خازن را در گره خارجی افزایش می دهد منجر به ایجاد گیت کندتری خواهد شد. قانونی که در اینجا بیان خواهد شد برای داشتن کمترین تأخیر بکار می رود:

زمانی که توابع and را با اتصالات سری زیرشبکه ها ایجاد می کنید، زیرشبکه های پیچیده تر را نزدیک به زمین قرار دهید.

این امر سبب می شود که خازن های پارازیتیک معرفی شده در اتصالات ترانزیستور تا حد امکان به زمین نزدیک باشد، که به نوبه خود به این معنی است که آنها با کوچکترین مقاومت معادل ممکن، دشارژ می شوند. این اصل بویژه برای گیت های گیت های دینامیک اهمیت دارد که در ادامه این فصل توضیح داده خواهند شد. به عنوان نکته پایانی، هر گز گیت های NMOS ای را که بیش از چهار ترانزیستور تحریک سری داشته باشند ایجاد نکنید چرا که به شدت سرعت گیت را کاهش می دهند.



شکل۴-۱۹. پیاده سازی دیگر (و نا مطلوب تر) برای زیرشبکه ۱ شکل (۴-۱۸ الف).

## انتخاب ابعاد ترانزيستور

همانطور که قبلاً بیان شد، قانون اساسی در انتخاب اندازه ترانزیستور این است که برای هر نوع ترکیب ورودی ممکن که منجر به یک امپدانس محدود بین خروجی و زمین می شود، نسبت W/L ترانزیستور معادل با شبکه تحریک کانال  $v_{DD}/2$  و باشند. با این حداقل نصف نسبت  $v_{DD}/2$  و باشد. با فرض اینکه ترانزیستور بار کانال  $v_{DD}/2$  و باشد. با این محدودیت ها نسبت  $v_{DD}/2$  ترانزیستورهای شبکه تحریک باید تا حد ممکن کوچک باشد.

اندازه نسبی ترانزیستور بار کانال p (یعنی نسبت W/L این ترانزیستور) بر اساس مصالحه بین سرعت و اندازه در برابر اتلاف توان انتخاب شده است. هر چه W/L ترانزیستور بار بزرگتر باشد، گیت سریع تر خواهد بود، بویژه زمانی که این ترانزیستور تعداد زیادی گیت های دیگر و یا یک باس را تحریک می کند. متأسفانه این مسئله موجب افزایش اتلاف توان

و مساحت شبکه تحریک می شود. نسبت W/L نوعی، می تواند در محدوده  $5\mu m/L_{min}$  یا  $10\mu m/L_{min}$  باشد که در آن  $L_{min}$  حداقل طول کانال است.

زمانی که اندازه ترانزیستور بار انتخاب شد، روش ساده ای می تواند برای انتخاب W/L های ترانزیستور تحریک مورد استفاده قرار گیرد. هر چند که این روش، روشی بهینه برای به حداکثر رساندن سرعت نمی باشد، اما اختلاف سرعت بین گیت ایجاد شده و گیت بهینه، معمولاً ناچیز است. این روش به شرح زیر است:

- ا. اجازه دهید W/Lنصف W/Lنصف W/Lن نصف اجازه دهید اجازه دهید این نصف W/Lنصف این نصف P
- ۲. به ازاء همه ورودی های ممکن، برای هر ترانزیستور  $Q_i$  حداکثر تعداد ترانزیستور تحریکی را که با آن سری خواهد شد تعیین کنید. این عدد را به صورت  $n_i$  مشخص کنید. این کار تقریباً همیشه می تواند با یک آزمایش بسیار ساده تعیین شود.
  - $(W/L)_{eq} = n_i(W/L)_{eq}$  در نظر بگیرید که ۳.

## مثال ۴,۱۱

اندازه مناسب برای گیت منطقی شبه NMOS نشان داده شده در شکل ۴,۲۰ را انتخاب کنید. از آنجا که اندازه ترانزیستور بار کانال p یا  $(W/L)_{eq}$  ( $(W/L)_{eq}$  =  $(5 \, \mu m/0.8 \, \mu m)$  ( $(0.8 \, \mu m)$  است، داریم  $(0.8 \, \mu m)$  ( $(0.8 \, \mu m)$  ( $(0.8 \, \mu m)$  ) برابر با  $(0.8 \, \mu m)$  ( $(0.8 \, \mu m)$  ) برابر با  $(0.8 \, \mu m)$  برابر با  $(0.8 \, \mu m)$  برابر با  $(0.8 \, \mu m)$  ( $(0.8 \, \mu m)$  ) برابر ممکن در نظر گرفته می شود تا خازن های پارازیتیک و اندازه را کاهش و سرعت را افزایش دهد. بنابراین طول  $(0.8 \, \mu m)$  برابر ممکن در نظر گرفته می شود تا خازن های پارازیتیک و اندازه را کاهش و سرعت را افزایش دهد. بنابراین طول  $(0.8 \, \mu m)$  برابر با  $(0.8 \, \mu m)$  بدترین حالت ممکن زمانی است که تمام ترانزیستورهای شبکه تحریک، به استثنای  $(0.8 \, \mu m)$  و  $(0.8 \, \mu m)$  بدترین حالت برای و باید برابر با  $(0.8 \, \mu m)$  بدترین خالت برابر با  $(0.8 \, \mu m)$  بدترین خالت برابر با  $(0.8 \, \mu m)$  بدترین خالت برای  $(0.8 \, \mu m)$  بدترین خالت ممکن زمانی است که مهم ترانزیستورهای شبکه تحریک، به خاموش هستند در نتیجه، اندازه  $(0.8 \, \mu m)$  باید برابر با  $(0.8 \, \mu m)$  باید برابر با  $(0.8 \, \mu m)$  باید برابر با  $(0.8 \, \mu m)$  باید اندازه ای برابر با  $(0.8 \, \mu m)$  بهینه نیست. همه اندازه های انتخاب شده در جدول زیر فهرست شده اند. همگی باید اندازه ای برابر با  $(0.8 \, \mu m)$  بهینه نیست. مثلاً و  $(0.8 \, \mu m)$  باید اندازه سرعت عملکرد گیت چندان محسوس نخواهد بود.

| Transistor       | Size                 |
|------------------|----------------------|
| $Q_1$            | 2.5 μm/0.8 μm        |
| $Q_2$            | 7.5 μm/0.8 μm        |
| $\overline{Q_3}$ | 7.5 μm/0.8 μm        |
| $Q_4$            | 10 μm/0.8 μm         |
| $\mathbf{Q}_{5}$ | $10~\mu m/0.8~\mu m$ |
| $Q_6$            | $10~\mu m/0.8~\mu m$ |
| $Q_7$            | 10 μm/0.8 μm         |



شکل۲۰-۴. گیت NMOS مربوط به مثال (۱۱-۴).

## توان مصرفي

یک گیت منطقی شبه NMOS که خروجی "۱" دارد هیچگونه اتلاف توان b ندارد. یک گیت منطقی شبه NMOS که خروجی "۰" دارد دارای اتلاف توان db برابر با حاصل ضرب جریان ترانزیستور بار کانال p در ولتاژ منبع تغذیه است. بنابراین ، اتلاف توان گیتی با خروجی "۰" از رابطه (p-۵۱) محاسبه می گردد که در آن p(p-۱" و در نیم دیگر زمان کانال p-۷ می باشد. فرض کنید که یک گیت منطقی شبه NMOS در نیمی از زمان ها، خروجی "۱" و در نیم دیگر زمان خروجی "۰" دارد. بنابراین توان مصرفی متوسط آن از رابطه (p-۵۲) محاسبه می گردد.

$$P_{d} = \frac{\mu_{p} C_{ox}}{2} \left(\frac{W}{L}\right)_{p} V_{eff-p}^{2} V_{DD}$$
(4.51)

$$P_{d} = \frac{\mu_{p} C_{ox}}{4} \left(\frac{W}{L}\right)_{p} V_{eff-p}^{2} V_{DD}$$
(4.52)

علاوه بر این توان ch هرگاه یک خازن شارژ یا دشارژ می شود، یک اتلاف توان ac هم وجود دارد. همچنین، بیشتر مدارهای مجتمع برای تحریک پین های خروجی و باس های داخلی به بافرها نیاز دارند که این بافرها اغلب دارای توان مصرفی بیش از توان مصرفی گیت های معمولی می باشد. در مجموع، این مسئله نشان می دهد که بطور نوعی، برای یک بسته مدار مجتمع شبه NMOS با ده ها هزار گیت (که در برابر استانداردهای امروزی، یک مدار مجتمع محسوب نمی شود) مقادیر بسیار زیادی از توان را مصرف می کند. به همین دلیل، منطق شبه NMOS به ندرت به عنوان یک مدار کامل استفاده می شود. بلکه ممکن است فقط در انتخاب مکان های که در آن ظرفیت بار خروجی کوچک باشد و سرعت حیاتی است مورد استفاده قرار گیرد. البته روشهای طراحی بکار رفته در شبکه تحریک کانال n با روشهای طراحی مورد استفاده در شبکه های تحریک نوع n از منطق دیگر، یعنی خانواده هایی از قبیل منطق CMOS سنتی، منطق CMOS دینامیک (یویا)، و منطق GaAs، یکسان هستند.

### مثال ۴,۱۲

توان مصرفی یک بسته آرایه گیت های شبه NMOS که دارای ۲۰،۰۰۰ گیت می باشد چیست اگر ترانزیستورهای بار کانال p اندازه ای برابر با  $(W/L)_p = 4/2$  داشته باشند و بافرهای خروجی در نظر گرفته نشده باشند؟ یاسخ: با استفاده از معادله (۴٫۵۲) رابطه ( $(4-20)^2$  را داریم.

$$P_{\text{total}} = 20,000 \frac{44.5 \times 10^{-6} \frac{4}{2}}{(0.75)^2 3.3} = 0.83 \text{ W}$$
 (4.53)

که مقدار بدست آمده با فرض  $\mu_p C_{ox} = 44.5 \; \mu A/V^2$  و  $V_{eff-p} = 0.75v$  برای یک مدار مجتمع حاوی فقط ۲۰۰۰۰ گیت خیلی بالا است. مدار مجتمع نوین امروزی ممکن است میلیونها گیت داشته باشند.

## سایر مدارهای شبه NMOS

ولتاژ بایاس مدارهای شبه NMOS را می توان به آسانی با استفاده از مدارهای مرجعی از قبیل آنچه که در شکل ۴,۲۱ نشان داده شده، بدست آورد. نسبت  $(W/L)_1$  به  $(W/L)_2$  باید مشابه نسبت  $(W/L)_{eq}$  باشد. همان گونه که در انشان داده شده است وارد. نسبت  $(W/L)_{eq} = (1/2)$  انتخاب مناسبی است. ترانزیستور  $(W/L)_p$  برای ایجاد بارگذاری این شکل نشان داده شده است که کمک می کند تا نویزی که به  $(W/L)_{eq}$  تزریق می شود به حداقل برسد. اندازه دقیق آن به تعداد گیت های که به این مدار مرجع متصل است وابسته است و می توان آن را با استفاده از شبیه سازی در سطح اسپایس تعیین کرد.

\_

<sup>&</sup>lt;sup>1</sup> Fan-Out

همانطور که در شکل ۴,۲۲ نشان داده شده است می توان با اتصال گیت ترانزیستور بار کانال p به زمین، مدارهای شبه NMOS دیگری را ایجاد کرد که به مدار مرجع (یا بایاس) نیازی نداشته باشد. توجه کنید که در این حالت اندازه نسبی ترانزیستور تحریک کانال p نسبت به ترانزیستور بار کانال p متفاوت است. به منظور به دست آوردن ولتاژ آستانه گیت مناسب و ولتاژ خروجی پایین، انتخاب معمول p (W/L)p = p (W/L) است. منحنی انتقالی معکوس کننده شکل ۴,۲۲ که با استفاده از اسپایس بدست آمده است در شکل ۴,۲۳ نشان داده شده است. مشاهده می شود که ولتاژ آستانه گیت که با استفاده از اسپایس بدست آمده است که هر دو از مقادیر معقولی برخوردار است. همچنین توجه داشته باشید که بهره در ولتاژ آستانه p است که کمتر از گیت شبه NMOS ای است که بار کانال p آن با استفاده از یک ولتاژ بایاس، بایاس شده است. دلیل بهره پایین تر این است که هنگامی که ولتاژ خروجی در سطح ولتاژ آستانه است، ترانزیستور بار کانال p در ناحیه خطی است و امپدانس درین – سورس (یعنی p کمتر از زمانی است که در ناحیه فعال یا اشباع قرار دارد. تحلیل بهره در ولتاژ آستانه گیت به عنوان تمرینی برای خوانندگان علاقمند باقی گذاشته شده است (نگاه کنید به مسئله ۲٫۱۲).



شکل ۴-۲۱. مداری که به منظور ایجاد ولتاژ بایاس در مدارهای شبه NMOS به کار می رود.



شکل۴-۲۲. مدار معکوس کننده شبه NMOS دیگری که در فناوری ۰٫۶ مایکرون ساخته شده است.



شکل $^{+}$ -۲۳. تابع انتقالی معکوس کننده شبه NMOS شکل ( $^{+}$ ۲۲) که از اسپایس بدست آمده است.



شکل۴-۴۴. یک معکوس کننده NMOS با بار تهی در فناوری ۰٫۶ مایکرون.

## منطق NMOS با ترانزیستورهای بار نوع تخلیه ای

گیت های شبه NMOS ای که در اینجا توضیح داده شد، واقعاً بر اساس یک نوع منطقی ابتدایی است که در آن ترانزیستورهای تخلیه ای کانال n به عنوان بار استفاده می شدند. این خانواده منطقی که منطق NMOS نامیده شد و استفاده از آن در اوائل امر در ریزپردازنده های ۸ بیتی رایج بود، هم اکنون به ندرت استفاده می شود. منطق NMOS بسیار شبیه به منطق شبه NMOS است، اگر چه به لحاظ تاریخی بعد از آن به وجود آمد، اما ابتدا منطق شبه NMOS شرح داده شد، زیرا در حال حاضر گاهی برای مدارهای بحرانی در یک مدار مجتمع استفاده می شود، در حالی که منطق شرح داده شد، زیرا در حال حاضر گاهی برای مدارهای بحرانی در یک مدار مجتمع استفاده می شود، در حالی که منطق آستانه گیت ساده تر از منطق NMOS سنتی است که که در آن اثر ثانویه ای که اثر بدنه نامیده می شود، غالب می شود. تدریس این بخش باید در دوره های سطح اول به صورت اختیاری در نظر گرفته شود و به دلیل اهمیت تاریخی آن شود. تدریس این بخش باید در دوره های نوع تهی گنجانده شده است.

معکوس کننده بار از نوع تخلیه ای NMOS در شکل 4,7 نشان داده شده است. بار توسط ترانزیستور تخلیه ای که  $V_{td}$  که در آن  $V_{td}$  گیت آن به پایه سورس آن متصل است ایجاد شده است. از آنجایی که برای ترانزیستور تخلیه داریم  $V_{DS}$  که در آن  $V_{DS}$  در آن  $V_{DS}$  در آن  $V_{DS}$  در آن  $V_{DS}$  در آن نستانه ترانزیستور است، یک کانال به ازاء  $V_{DS}$  وجود خواهد داشت. ترانزیستور تخلیه به ازاء  $V_{DS}$  در حدود  $V_{DS}$  و یا کمی بیشتر باشد. با فرض این حالت، جریان درین ناحیه ای بصورت رابطه  $V_{DS}$  خواهد بود.

$$1_{D-2} = \frac{\mu_n C_{ox}}{2} \left(\frac{W}{L}\right)_2 V_{td}^2$$
 (4.54)

بنابراین ترانزیستور تخلیه ای که گیت و سورس آن به یکدیگر متصل است، بدون در نظر گرفتن اثرات جانبی یک منبع جریان dc تقریبی است. همچنین پیاده سازی آن بسیار کارایی دارد. در واقع، این ترانزیستور، تنها یک منبع جریان تقریبی با کیفیت متوسط است. ریشه اصلی خطا این است که هنگامی که ولتاژ سورس– زیرلایه تغییر می کند، عرض ناحیه تخلیه بین کانال و زیرلایه تغییر می کند که به نوبه خود سبب می شود که ولتاژ آستانه مطابق رابطه  $(4-\Delta 0)$  تغییر کند.

$$V_{td} = V_{td-0} + \gamma(\sqrt{V_{SB} + |2\phi_F|} - \sqrt{|2\phi_F|})$$
 (4.55)

این پدیده اثر بدنه نامیده می شود. هنگامی که ولتاژ خروجی معکوس کننده در حدود ولتاژ آستانه است، این سبب می شود که امپدانس خروجی معکوس کننده محدود شود، شاید حدوداً فقط هشت بار بزرگتر از  $\frac{1}{gm-2}$  که در آن gm-2 رسانایی متقابل ترانزیستورهای تخلیه و تحریک، بهره معکوس کننده را تا حدودی کاهش می دهند. هر دوی این دو اثر باعث می شوند که بهره معکوس کننده شکل ۴,۲۴ در ولتاژ آستانه اش به صورت رابطه (۴–۵۶) باشد، هنگامی که ولتاژ خروجی در حدود ولتاژ آستانه گیت است.

$$\frac{V_{\text{out}}}{V_{\text{in}}} = A_{\text{inv}} = \frac{-g_{\text{m-1}}}{g_{\text{s-2}} + g_{\text{ds-1}} + g_{\text{ds-2}}}$$
(4.56)

توجه داشته باشید که  $g_{s-2}$  پارامتر رسانایی متقابل اثر بدنه است و  $g_{ds-1}$  و  $g_{ds-1}$  به ترتیب ادمیتانس های درین—سورس  $Q_s$  و  $Q_s$  به مسئله بازرسی صحت رابطه (۴٫۵۶) به عنوان تمرین به عهده خوانندگان علاقمند واگذار شده است (به مسئله  $Q_s$  و  $Q_s$  هستند. بررسی ممکن است بهره معکوس کننده در ولتاژ آستانه گیت بین  $g_s$  الی  $g_s$  باشد. با این حال  $g_s$  باشد. با این حال

NMOS این بهره کوچک دارای تأثیر کمی در مدارهای دیجیتال می باشد. یک منحنی انتقالی نمونه از معکوس کننده NMOS که با استفاده از اسپایس بدست آمده در شکل ۴٫۲۵ نشان داده شده است. مقدار  $V_{td}$ -2v برای بدست آوردن این منحنی استفاده شده است. همچنین W/L ترانزیستور تحریک، چهار برابر W/L ترانزیستور تحریک در شکل ۴٫۲۵ در نظر گرفته شده است. این نسبت از اندازه ها نسبت های نوعی بود که اغلب به وسیله طراحان مدار NMOS انتخاب می شود. ولتاژ آستانه گیت ۱٫۴۴ ولت است و بهره در ولتاژ آستانه -۸ است. ولتاژ خروجی پایین ۱٫۴۴ ولت است. این منحنی انتقالی قابل قبول است.



شكل ۴-۲۵. نمودار انتقالي معكوس كننده NMOS شكل (۴-۲۴).

در اواخر دهه ۱۹۷۰ منطق NMOS در طراحی مدارهای مجتمع غلبه یافت. در واقع فناوری NMOS عامل کلیدی توسعه ریزپردازنده های ۸ و ۱۶ بیتی بود که انقلاب کامپیوترهای خانگی را ایجاد کرد. در اوایل دهه ۱۹۸۰ منطق CMOS که در ادامه شرح داده خواهد شد محبوبیت بیشتری پیدا کردند، زیرا علیرغم این واقیت که این مدارها سطح بیشتری اشغال می کردند، بهره تولید آن ها کمتر بود، و پردازش آنها پیچیده تر بود، اما اتلاف توان آنها بسیار کمتر بود. در اواخر دهه ۱۹۹۰ منطق NMOS به علت اتلاف توان بالا عملاً ناپدید شد. با این حال، همان طور که پیش تر بیان گردید، خانواده های منطقی مشابه با متدلوژی های طراحی منطق NMOS همچنان کاملاً محبوب هستند.

### ۴,۴ منطق CMOS

منطق CMOS که در اوائل دهه سال ۱۹۷۰ برای استفاده تجاری گسترش یافت در مقایسه با تکنولوژی NMOS اساساً بیش از حد پیچیده، گران و آهسته تصور می شد. همچنین در اصل مستعد یک پدیده نامطلوب به نام قفل شدگی بود (که در فصل ۳ توضیح داده شد). با این حال، همچنان که مدارهای مجتمع بزرگتر می شدند، با پیشرفت فناوری، پیچیدگی رو به افزایش پردازش NMOS، و افزایش اهمیت اتلاف توان با بزرگتر شدن مدارهای مجتمع، امروزه فناوری

\_

<sup>1</sup> Yield

CMOS تقریباً به طور کامل جایگزین فناوری NMOS شده است. نه تنها در دسترس بودن ترانزیستورهای کانال p سبب اتلاف توان بسیار کمتری می شوند، بلکه توانایی تحریک بسیار بهتری را برای سیگنال های بالا رونده فراهم می کند. همچنان که مدارهای مجتمع سریعتر می شوند، این مسئله، به ویژه برای بافرهای خروجی که نیاز به تحریک بارهای بزرگ خازنی بزرگ دارند بحرانی تر و حیاتی تر می شود.

بطور طبیعی, یک مدار مجتمع CMOS فقط ترانزیستورهای افزایشی کانال p دارد. همچنین امکان ایجاد ترانزیستورهای تخلیه هم وجود دارد، اما به طور معمول این کار انجام نمی شود زیرا هرچقدر هم که مفید باشند، هزینه های تولید ماسک های اضافی را توجیه نخواهند کرد. مانند آنچه که در مورد منطق شبه NMOS انجام شد، معکوس کننده CMOS در ابتدا با جزئیات بیشتر مرور می شود، سپس منطق CMOS بطور کامل و با جزئیات بیشتری نسبت به آنچه که در مقدمه فصل ۱ بیان شد بررسی خواهیم نمود.

## معكوس كننده CMOS

نمونه یک معکوس کننده CMOS در شکل ۴,۲۶ نشان داده شده است. توجه داشته باشید که ترانزیستور کانال p عریض تر از ترانزیستور کانال p است. این اختلاف عرض برای عملکرد صحیح ضروری (مورد نیاز) نیست. برعکس، تا حدودی اختلاف قابلیت تحرک ترانزیستورهای کانال p و کانال p را جبران می کند. قابلیت تحرک مؤثر ترانزیستورهای کانال p است. با عریض تر کردن ترانزیستورهای کانال p به نسبتی برابر با عکس نسبت قابلیت تحرک متناظر، ولتاژ آستانه گیت نزدیک به  $V_{DD}/2$  و زمانهای صعود و نزول تقریباً مساوی خواهد شد.



شكل ۴-۲۶. يک معکوس کننده CMOS معمولي.

با در نظر گرفتن عرض مساوی برای ترانزیستور کانال p با عرض ترانزیستور کانال n از نظر مساحت به صرفه است و به کم کردن بار خازنی گیت های کمک می کند. صرف نظر از اندازه های نسبی انتخاب شده، گیت های CMOS

سنتی بطور صحیح عمل خواهند کرد. به این دلیل منطق CMOS سنتی خانواده منطقی بدون نسبت خوانده می شود. معمولاً عرض ترانزیستورهای کانال n انتخاب می شود. در اکثر موارد که بارهای خازنی بزرگ تحریک می شوند، انتخاب عرض یک و نیم برابری عرض ترانزیستورهای کانال n مناسب است، به استثنای حالتی که تعداد زیادی از ترانزستورهای نوع p بصورت سری به یکدیگر متصل باشند، که در این حالت باید آنها را به طور مناسب عریض تر در نظر گرفت.

# ولتاژ آستانه۲

n و p کانال p و CMOS در ولتاژ آستانه ( $V_{th}$ ) از قبل می دانیم که هر دو نوع ترانزیستورهای کانال p و CMOS در ناحیه اشباع قرار دارند، چراکه در ولتاژ آستانه، p Vout و Vout با هم برابرند و بنابراین ولتاژ درین p گیت هر دو ترانزیستور از نوع افزایشی هستند، بنابراین باید در ناحیه اشباع باشندp بدین ترتیب برای ترانزیستور p داریم:

$$I_{D-1} = \frac{\mu_n C_{ox}}{2} \left( \frac{W}{L} \right)_1 (V_{th} - V_{tn})^2$$
 (4.57)

همچنین برای ترانزیستور Q2 داریم<sup>†</sup>:

$$I_{D-2} = \frac{\mu_p C_{ox}}{2} \left( \frac{W}{L} \right)_2 (V_{DD} - V_{th} + V_{tp})^2$$
 (4.58)

که یاد آور می شویم در این معادله مقدار  $V_{tp}$  منفی می باشد. با قرار دادن معادله (۴–۵۷) در (۴–۵۸) و حل آن برای بدست آوردن  $V_{th}$  به رابطه (۴–۵۹) می رسیم.

$$V_{th} = \frac{V_{tn} + (V_{DD} + V_{tp})\sqrt{\mu_p(W/L)_2/\mu_n(W/L)_1}}{1 + \sqrt{\mu_p(W/L)_2/\mu_n(W/L)_1}}$$
(4.59)

### مثال ۴,۱۳

ولتاژ آستانه معکوس کننده شکل (۴-۲۶) را بیابید. فرض نمایید:

 $\mu_n =$ 

545 cm²/V · s and  $\mu_p$  = 130 cm²/ V · s,  $V_{tn}$  = 0.8 V,  $V_{tp}$  = -0.9 V, and  $V_{DD}$  = 3.3 V.

پاسخ:

<sup>&</sup>lt;sup>1</sup>Ratioless

<sup>&</sup>lt;sup>2</sup> Threshold Voltage

 $<sup>^{7}</sup>$ برای ترانزیستور نوع  $^{9}$  داریم:  $^$ 

 $<sup>^{\</sup>dagger}$  توجه داشته باشید که برای ترانزیستورهای کانال P یک علامت منفی جلو هر متغیر ولتاژ معادله های جریان ولتاژ سیگنال بزرگ که برای ترانزیستور های کانال N استفاده می شود قرار می گیرد

با جایگذاری مقادیر داده شده در رابطه (۴-۵۹) بدست می آید:

$$V_{th} = \frac{0.8 + (3.3 - 0.9)\sqrt{(130/545)1.5}}{1 + \sqrt{(130/545)1.5}} = 1.40 \text{ V}$$
(4.60)

#### $V_{IN}=V_{TH}$ بهره معکوس کننده در

NMOS روش تحلیل معکوس کننده CMOS برای محاسبه بهره در ولتاژ آستانه مشابه روش تحیلی معکوس کننده شبه CMOS می باشد. در این روش، مدار معادل سیگنال کوچک برای معکوس کننده که در شکل ( $^{+}$ - $^{+}$ ) نشان داده شده است مورد استفاده قرار می گیرد. توجه داشته باشید که همانند همه مدارهای سیگنال کوچک، منابع تغذیه cd صفر می شوند. از آنجا که سورس هر دو ترانزیستور به زمین سیگنال کوچک متصل است هیچ منبع جریانی برای مدل سازی اثر بدنه وجود نخواهد داشت. همچنین توجه داشته باشید که مدار سیگنال کوچک برای ترانزیستور کانال  $^{+}$  مشابه مدار سیگنال کوچک برای ترانزیستور کانال  $^{+}$  می باشد  $^{+}$ . به این ترتیب دو مدل سیگنال کوچک بصورت موازی برای ترانزیستور ها وجود دارد. بنابراین می توان شکل  $^{+}$ 



شکل۴-۲۷. مدل سیگنال کوچک معادل با یک معکوس کننده CMOS.

تغییر علامت متغیرهای ولتاژ برای معادله های سیگنال بزرگ ترانزیستورهای کانال p با توجه این مطلب که جریان سیگنال بزرگ ترانزیستور کانال p کانال p از از سورس به درین است حذف می گردد (برعکس ترانزیستورهای کانال p که جریان آنها از درین به سورس می باشد).



شکل۴-۲۸. مدل ساده شده سیگنال کوچک معادل با یک معکوس کننده CMOS.

اكنون مى توان ميزان بهره را بصورت زير محاسبه نمود:

$$\frac{v_{\text{out}}}{v_{\text{in}}} = -(g_{m-1} + g_{m-2})(r_{\text{ds}-1} || r_{\text{ds}-2})$$
(4.61)

مثال ۴٫۱۴

به ازاء

$$\mu_{\rm n}C_{\rm ox} = 188~\mu{\rm A/V^2},~\mu_{\rm p}C_{\rm ox} = 44.5~\mu{\rm A/V^2},~\lambda_{\rm n} = 0.06$$

$$\lambda_{\rm p} = 0.07$$

در ترانزیستور های کانال p و سایر پارامترهایی که در مثال ۴٫۱۳ مورد استفاده قرار گرفت، بهره را در ولتاژ آستانه بیابید. پاسخ:

از مثال ۴٫۱۳ داریم:

$$I_{D-1} = \frac{\mu_n C_{ox}}{2} \left(\frac{W}{L}\right)_1 (V_{th} - V_{tn})^2 = 67.7 \ \mu A \tag{4.62}$$

به این ترتیب:

$$r_{ds-n} = \frac{1}{\lambda_n I_{D1}} = 246 \text{ k}\Omega$$
 (4.63)

و

$$r_{ds-p} = \frac{1}{\lambda_p I_{D1}} = 211 \text{ k}\Omega$$
 (4.64)

همچنین با استفاده از

$$g_{m-1} = \sqrt{2\mu_i C_{ox} \left(\frac{W}{L}\right)_i I_{Di}}$$
 (4.65)

داريم

$$g_{m-1} = 226 \,\mu\text{A/V}$$

9

# $g_{m2} = 134 \, \mu A/V$

بنابراین با استفاده از رابطه (۴-۶۱) بهره ۴۰٫۱ را بدست می آوریم. اسپایس میزان بهره را ۲۰٫۱ محاسبه می نماید. مجدداً بیان می کنیم که اسپایس در محاسبه بهره دقیق نیست اما این مطلب برای مدارهای دیجیتالی به ندرت اهمیت دارد.

### پاسخ گذرا

محاسبه پاسخ گذرا برای زمان های صعود و نزول تقریباً با محاسبه زمان نزول معکوس کننده NMOS یکسان است. به عنوان مثال، در مورد محاسبه زمان نزول معکوس کننده CMOS، ترانزیستور کانال p خاموش است و می توان از آن صرف نظر نمود و ترازیستور کانال p را با استفاده از یک مقاومت معادل که مقدار آن از رابطه (p-p) محاسبه می گردد تقریب زد.

$$R_{eq-1} = \frac{2.5}{\mu_{p}C_{ox}(W/L)_{1}(V_{DD} - V_{tn})}$$
(4.66)

به طور مشابه در طی زمان صعود، می توان ترانزیستور کانال p را بصورت زیر تقریب زد:

$$R_{eq-2} = \frac{2.5}{\mu_p C_{ox}(W/L)_2 (V_{DD} + V_{tp})}$$
(4.67)

اکنون با استفاده از این تقریب ها و با کمک روش مدار RC مرتبه اول زمان های صعود و نزول را می توان بصورت زیر تخمین زد:

$$t_{f} = R_{eq-1}C_{L} \ln \left[ \frac{V_{out}(\infty) - V_{out}(t_{1})}{V_{out}(\infty) - V_{out}(t_{2})} \right]$$
(4.68)

برای یک تغییر ولتاژ ۷۰٪- داریم

$$t_{-70\%} \cong 1.2R_{eq-1}C_L$$
 (4.69)

و بطور مشابه برای زمان صعود داریم

$$t_{+70\%} \cong 1.2R_{eq-2}C_L$$
 (4.70)

#### مثال ۴,۱۵

برای معکوس کننده CMOS شکل (۴–۲۶) مقادیر تقریبی زمان های صعود و نزول ۷۰٪ را با فرض خازن بار 0.2pF محاسبه نمایید.

پاسخ:

با استفاده از معادله (۴-۶۶) و (۴-۶۷) داریم

$$R_{eq-1} = 2.66 \text{ k}\Omega$$

و

$$R_{eq-2} = 7.80 \text{ k}\Omega$$

با جایگذاری این مقادیر در (۴-۶۹) داریم:

$$t_{-70\%} = 0.64 \text{ ns}$$
 (4.71)

و از (۲۰-۴) داریم:

$$t_{+70\%} = 1.87 \text{ ns}$$
 (4.72)

این مقادیر را باید با مقادیر حاصل از شبیه سازی اسپایس که به ترتیب برابر 1.07 و 1.67 نانو ثانیه می باشند مقایسه نمود. تفاوت ها اساساً به دلیل خازن های اتصال  $^{1}$  و اثرات کانال کوتاهی است که ما در تحلیل دستی خود از آن صرف نظر نموده ایم.

## تأثیر اندازه های ترانزیستور در پاسخ های گذرا

در منطق NMOS انتخاب صحیح اندازه ترانزیستورها به منظور عملکرد گیت ها ضروری است در صورتی که برای منطق CMOS مرسوم ضروری نمی باشد. هرچند نسبت W/L های ترانزیستورهای کانال p به نسبت بهینه دقیقی که بتوان بطور کانال p برای ولتاژ آستانه و مهمتر از آن بر پاسخ گذرای گیت تأثیر می گذارد. نسبت بهینه دقیقی که بتوان بطور مستقل از کاربرد مدار مشخص نمود برای اندازه ترانزیستورهای کانال p به ترانزیستورهای کانال p وجود ندارد. با این وجود دارد که می توان در مورد p های نسبی آنها صحبت کرد. حالت اول زمانی است که یک گیت منفرد تعدادی از گیت های مشابه را تحریک می کند.

شرایط نشان داده شده در شکل ۴,۲۹ را در نظر بگیرید که در آن یک معکوس کننده CMOS بوسیله خازن های ورودی دو معکوس کننده اول تحلیل می شود. فرض شده دو معکوس کننده اول تحلیل می شود. فرض شده است که ترانزیستور های کانال n دارای نسبت W/L یکسانی هستند. همچنین فرض شده است که همه ترانزیستورهای کانال p باشد. کانال p نیز دارای نسبت ترانزیستورهای کانال n باشد.

\_

<sup>&</sup>lt;sup>1</sup> Junction Capacitances

<sup>&</sup>lt;sup>2</sup> Short Channel Effects

این وضعیت در طراحی CMOS بیانگر بسیاری از وضعیت های مرسومی است که با آن مواجه می شویم که در آن ظرفیت خروجی کوچک است.



شکل۴-۲۹. یک معکوس کننده CMOS که دو معکوس کننده مشابه را تحریک می کند.

زمانی که پاسخ گذرای اولین معکوس کننده را در نظر می گیریم ابتدا ضروری است که خازن بار را تقریب بزنیم. دو مؤلفه برای این بار وجود دارد. مؤلفه اول خازن اتصال درین های  $Q_1$  و  $Q_2$  است. این خازن ها با فرض اینکه این دو ترانزیستور خیلی بزرگ نیستند شدیداً با عرض  $Q_1$  و  $Q_2$  متناسب است و مؤلفه دوم خازنهای معکوس کنندههای  $Q_2$  و ترانزیستور می باشد. خازن های ورودی این دو معکوس کننده اساساً از خازن های گیت دو ترانزیستور کانال  $Q_2$  و ترانزیستور کانال  $Q_3$  و ترانزیستور کانال  $Q_3$  مسئله بسیار مشکل غیر خطی می باشد. برآورد هایی وجود دارد که در این جا بیان می شود. زمانی که یک ترانزیسترو در ناحیه شدیداً خطی می باشد، خازن گیت - کانال آن تقریباً به صورت زیر محاسبه می شود:

<sup>&</sup>lt;sup>1</sup> Fan-Out

آزمانی که عرض ها بزرگ هستند ترانزیستور ها توسط یک ساختار چند انگشتی (multiple-finger) که خازن های اتصال را کوچک می کنند ایجاد می شوند.

$$C_{gs} = WLC_{ox}$$

با استفاده از رابطه (۴-۷۳) بارگذاری خازنی دو معکوس کننده با فرض اینکه ترانزیستورهای کانال n و p طول های برابری دارند که مساوی حداقل طول است، تقریباً بصورت زیر می باشد.

$$C_{L} = 2C_{ox}L(W_{n} + W_{p}) \tag{4.74}$$

بنابراین خازن های ورودی همچنین با عرض ترانزیستورها متناسب هستند.

با فرض اینکه همه ترانزیستورها دارای طول حداقل باشند، آنگاه با مقیاس بندی عرض همه ترانزیستورها بطور یکسان، هم کانال n و هم کانال p تأثیر کمی بر تأخیرهای گذرا خواهد داشت. این بدین دلیل است که با افزایش عرض ها، بارهای خازنی بطور متناسب افزایش می یابد اما مقاومت های معادل بطور معکوس کاهش می یابند و ثابت های زمان صعود و نزول تقریباً بدون تغییر باقی خواهد ماند. این مسئله در مورد عرض های خیلی کوچکی که در آن خازن های اتصال دیواره های کناری اهمیت بیشتری پیدا خواهند کرد و تأخیر های بزرگتری ایجاد می کند صادق نیست. در ضمن، از خازن های سیم بندی و خازن های خارجی صرف نظر شده است. زمانی که این خازن ها اهمیت پیدا کنند، ترانزیستورهای با عرض بیشتر منجر به تأخیر های کوچکتری خواهند شد. اگر چه، برای مثال ساده ای که در نظر گرفته شد مستقل بودن تأخیر از مقیاس بندی عرض همه ترانزیستورها تقریبی معقول می باشد. بدین ترتیب، بهینه سازی تأخیر فقط به عنوان تابعی از نسبت W/L ترانزیستورهای کانال W/L

اگر تعدادی گیت سری بدون حافظه یا بازخورد محلی (یعنی منطق غیر چرخه ای ا) وجود داشته باشند آنگاه این متوسط متوسط زمان های صعود و نزول است که تأخیر کلی گیت را تعیین می کند. این مطلب در مورد فلیپ فلاپ ها و منطق خط لوله صحیح نمی باشد اما در این جا مورد بررسی قرار خواهیم داد. همچنین فقط خازن بار ناشی از گیت ها که تحریک می شوند در نظر گرفته می شود. اگر خازن اتصال هم در نظر گرفته می شد، نتایج کمی تغییر می کرد اما تحلیل بسیار پیچیده می شد. این پیچیدگی بیش از حد هیچ تأثیر چشم گیری در افزایش بینش در مورد این مطلب نخواهد داشت. متوسط زمان های صعود و نزول اولین معکوس کننده شکل (۴-۲۹) بصورت رابطه (۴-۷۵) است که در آن رابطه (۴-۲۹) و (74-8) و (74-8) محاسبه می گردد.

$$t_{AV} = 1.2C_{L} \frac{R_{eq-1} + R_{eq-2}}{2}$$
 (4.75)

ناداد داریم

$$t_{AV} = 1.2 \times 2C_{ox}L(W_n + W_p)\frac{1}{2} \left[ \frac{2.5}{\mu_n C_{ox} \frac{W_n}{L}(V_{DD} - V_{tn})} + \frac{2.5}{\mu_p C_{ox} \frac{W_p}{L}(V_{DD} - V_{tp})} \right] (4.76)$$

با فرض  $m V_{DD}$ - $m V_{tn}=V_{DD}+V_{tp}$  داریم

-

<sup>&</sup>lt;sup>1</sup> Acyclic Logic

<sup>&</sup>lt;sup>2</sup> PipeLine

$$t_{AV} = \frac{3L^2}{(V_{DD} - V_{tn})\mu_n} \left(1 + \frac{W_p}{W_n}\right) \left(1 + \frac{\mu_n W_n}{\mu_p W_p}\right)$$
(4.77)

به منظور یافتن نسبت  $W_p/W_n$  بهینه برای به حداقل رساندن متوسط زمانهای صعود و نزول می توانیم از رابطه (۴-۷۷) نسبت به  $W_p/W_n$  مشتق گرفته مساوی صفر قرار دهیم. با چند عمل جبری خواهیم داشت:

$$\frac{\partial t_{AV}}{\partial (W_p/W_p)} = \frac{3L^2}{(V_{DD} - V_{tn})\mu_n} \left[ 1 - \frac{\mu_n}{\mu_p} \left( \frac{W_n}{W_p} \right)^2 \right]$$
(4.78)

با قرار دادن ( $^4-$ ۷۸) مساوی با صفر نسبت بهینه برای  $W_p/W_n$  بدست می آید:

$$\left(\frac{W_p}{W_n}\right)_{opt} = \sqrt{\frac{\mu_n}{\mu_p}} \tag{4.79}$$

به عنوان مثال اگر داشته باشیم  $\mu n/\mu p = 2.5$  نسبت بهینه برای  $W_p/W_n$  برابر ۱٫۵۸ است. این دلیلی است برای عبارتی که در بخش معکوس کننده CMOS بیان نمودیم که نسبت  $W_p/W_n$  برابر ۱٫۵ همیشه یک انتخاب منطقی است. برای این انتخاب داریم:

$$t_{AV} = \frac{3L^2}{(V_{DD} - V_{tn})\mu_n} \left[ 1 + \sqrt{\frac{\mu_n}{\mu_p}} \right]^2$$
 (4.80)

مشاهده این که چگونه متوسط زمان صعود و نزول برای موارد خاص  $W_p/W_n = \mu n/\mu p$  و  $W_p/W_n = \mu n/\mu p$  افزایش می یابد جالب است. برای  $W_p/W_n = \mu n/\mu p$  و با استفاده از (۴–۷۷) داریم:

$$t_{AV} = \frac{6L^2}{(V_{DD} - V_{tn})\mu_n} \left(1 + \frac{\mu_n}{\mu_p}\right)$$
(4.81)

همچنین برای حالت  $W_p/W_n = \mu n/\mu p$  داریم

$$t_{AV} = \frac{6L^2}{(V_{DD} - V_{tn})\mu_n} \left(1 + \frac{\mu_n}{\mu_p}\right)$$
(4.82)

که مشابه (۱-۸۱) است. به عنوان مثال اگر نسبت 2.5  $\mu$ n/ $\mu$ p را به عنوان مقدار مرسوم در نظر بگیریم با استفاده از  $\mu$ n/ $\mu$ p = 2.5 است. این افزایش (۱-۸۱) (۱-۸۱) و (۱-۸۲) مشاهده خواهیم کرد که افزایش متوسط زمان های صعود و نزول ۵٪ است. این افزایش بسیار کوچک نشانگر آن است که با وجودی که یک نقطه بهینه وجود دارد، اما با در نظر گرفتن  $W_p/W_n = 1$  بسیار کوچکی ایجاد خواهد شد و در مساحت تراشه صرف جویی خواهد شد. اغلب این انتخاب مورد استفاده قرار می گیرد به جز در طراحی های بسیار بحرانی.

باید تأکید شود که تحلیل قبلی، بسیاری از خازن های سیم بندی یا خازن های خارجی را که با عرض های ترانزیستور مقیاس بندی نشده اند نادیده گرفته است. زمانی که این خازن های بار غالب هستند، عریض در نظر گرفتن کانال p زمان صعود و بنابراین متوسط زمان های صعود و نزول را کاملاً بهبود می بخشد. نهایتاً طراحان اغلب نسبت  $W_p/W_n$  مساوی

۲ یا ۳ در نظر می گیرند. به طور قرار دادی برای زمان هایی که بار گیت معلوم نیست، نسبت  $W_p/W_n=1.5$  انتخابی معقول است.

جمله ثابت در معادله (۴-۸۰) که بصورت (۴-۸۳) است مستقل از مختصات و فقط وابسته به فناً وری می باشد.

$$T_{\text{proc}} = \frac{L^2}{(V_{\text{DD}} - V_{\text{tn}})\mu_{\text{n}}}$$
(4.83)

این ثابت، هنگامی که دو فناوری متفاوت مقایسه می شوند معیار با ارزشی خواهد بود و همچنین تعیین می کند که طول کانال کوتاه به منظور عملکرد بسیار سریع مدار تا چه حد مهم می باشد.

#### مثال ۴-۱۶

با در نظر گرفتن مقادیر زیر متوسط زمان های صعود و نزول را برای حالت های  $W_p/W_n = \sqrt{\mu_n/\mu_p}$  ،  $W_p/W_n = 1$  با در نظر گرفتن مقادیر زیر متوسط زمان های صعود و نزول را برای حالت های  $W_p/W_n = \mu_n/\mu_p$  بیابید.

:  $\mu_n = 545~{\rm cm^2/V \cdot s}, \, \mu_n = 130~{\rm cm^2/V \cdot s}, \, L_{min} = 0.6~\mu m, \, and \, V_{DD} - V_{tn} = 2.5~V,$  ياسخ:

با استفاده از (۴-۷۷) مقدار بدست آمده برای  $t_{AV}$  به ازاء  $t_{AV}/W_n = \sqrt{\mu_n/\mu_p}$  و  $W_p/W_n = \sqrt{\mu_n/\mu_p}$  به ترتیب برابر است با ۸۲٫۳، ۹۳٫۶ و ۸۲٫۳ پیکو ثانیه. در واقع به علت خازن های اتصالی که ما از آنها صرف نظر نموده ایم، زمان های واقعی بیشتر از این مقادیر خواهند بود اما اختلاف های نسبی حدوداً همان است.

#### اتلاف توان

همان طور که قبلاً اشاره شد، دلیل اصلی محبوبیت منطق CMOS این است که زمانی که خروجی گیت های سنتی تغییر نمی کند هیچ اتلاف توان dc ندارند، اگرچه هر گاه خروجی یک گیت CMOS تغییر می کند توانی در گیت ترانزیستور تلف می شود. دلیل اصلی برای این اتلاف توان، حرکت بارهای مورد نیاز برای شارژ یا دشارژ خازن های بار خارجی و خازن های پارازیتی داخلی است. به علاوه برای سیگنال های ورودی با زمان های صعود و نزول متناهی، ممکن است که در هنگام تغییر خروجی، مسیرهای موقتی dc بین منبع تغذیه و زمین وجود داشته باشند. این مطلب به ویژه برای معکوس کننده های بزرگی که به عنوان بافر استفاده می شوند صحیح است.

محاسبه توان تلف شده در یک معکوس کننده که یک خازن بار را شارژ یا دشارژ می کند بسیار ساده است. معکوس کننده شکل ( $^*$ - $^*$ ) را در نظر بگیرید که ورودی آن موج مربعی با فرکانس  $^*$  و خازن بار آن  $^*$  است.



شکل $^*$ -۳۰. یک معکوس کننده CMOS با ورودی موج مربعی (در فرکانس  $^*$ fclk).

هر گاه خروجی از صفر به یک تغییر می کند خازن بار بوسیله ترانزیستور کانال n از صفر ولت به  $V_{DD}$  شارژ می شود. انرژی تلف شده در ترانزیستور کانال n طی این زمان از رابطه ( $^*$ - $^*$ ) و به طور مشابه، انرژی تلف شده در ترانزیستور کانال  $^*$  کانال  $^*$  زمانی که خروجی معکوس کننده از یک به صفر تغییر می کند از رابطه ( $^*$ - $^*$ ) محاسبه می گردد.

$$E_{n} = \frac{C_{L}V_{DD}^{2}}{2} \tag{4.84}$$

$$\mathsf{E}_{\mathsf{p}} = \frac{\mathsf{C}_{\mathsf{L}} \mathsf{V}_{\mathsf{DD}}^2}{2} \tag{4.85}$$

از آنجا که در هر دوره تناوب ورودی (T) خروجی از صفر به یک و برعکس به صفر تغییر می کند، انرژی کل تلف شده در هر دوره تناوب از رابطه (7-4) محاسبه می گردد.

$$\mathsf{E}_\mathsf{T} = \mathsf{C}_\mathsf{L} \mathsf{V}_\mathsf{DD}^2 \tag{4.86}$$

متوسط توان تلف شده در یک تناوب برابر انرژی کل تلف شده تقسیم بر T است. بدین ترتیب متوسط اتلاف توان ناشی از شارژ و دشارژ پویای خازن بار از رابطه (4-4) محاسبه می گردد.

$$P_{dyn-avg} = \frac{C_L V_{DD}^2}{T} = C_L V_{DD}^2 f_{clk}$$
 (4.87)

بنابراین متوسط اتلاف توان با فرکانس ساعت متناسب است. در فرکانس های ساعت بیشتر، به همان نسبت توان بیشتری تلف می شود. همچنین توان مصرفی بسیار به ولتاژ منبع تغذیه حساس است. کاهش ولتاژ منبع تغذیه از ۵ ولت به ۳٫۳ ولت اتلاف توان را تقریباً به نصف کاهش می دهد.

یک گیت CMOS که به طور پیوسته با سرعت زیاد تغییر می کند همان میزان توان تلف می کند که یک گیت CMOS با سرعت مشابه تلف می نماید. به نظر می رسد که این مسئله با برتری مذکور منطق CMOS در ارتباط با اتلاف توان متناقض باشد. خوش بختانه بیشتر تراشه های نوین ده ها هزار و یا حتی میلیون ها گیت دارند که در هر سیکل ساعت تغییرات ندارند. به عنوان مثال، در یک تراشه کامپیوتری بیشتر حافظه و ثبات ها در هر سیکل کلاک بدون تغییر هستند. گیت هایی که تغییر نمی کنند توان را تلف نمی کنند و اتلاف کلی بسیار کمتر است. اگرچه برای مورد خاص گیت CMOS ای که بطور پیوسته با بیشترین نرخ تغییر می کند و اتلاف توان کل دارد طراح باید مدار های منطقی را در نظر بگیرد که از نظر اندازه تراشه کوچکتر باشد یا سرعت بیشتری داشته باشد. اختلاف کلی اتلاف توان کل تراشه در این حالت کوچک خواهد بود.

اتلاف توان دیگری غیر از آنچه که در رابطه (۴-۸۷) مطرح شد وجود دارد. این مؤلفه اضافی به علت این واقعیت است که طی گذرها، مقداری جریان dc از ترانزیستورهای p و p بطور همزمان عبور می کند. این جریان معمولاً جریان مسیر مستقیم نامیده می شود. این توان مصرفی اضافی همیشه کمتر از ۲۰ ٪ اتلاف ناشی از شارژ و دشارژ خازن های پارازیتی است، اما می تواند میزان قابل توجهی باشد، بویژه اگر ورودی به کندی تغییرکند.

-

<sup>&</sup>lt;sup>1</sup> Direct-Path Current.

این اتلاف توان را می توان برآورد نمود البته با فرض اینکه مساحت زیر نمودار جریان مسیر مستقیم یک معکوس کننده با یک موج مثلثی را بتوان تخمین زد. به عنوان مثال، نمودار ولتاژ ورودی و جریان مسیر مستقیم معکوس کننده CMOS نشان داده شده در شکل (۴-۳۱) را در نظر بگیرید. هنگامی که ولتاژ آستانه معکوس کننده (۷th) پیدا شد، آنگاه قله جریان مسیر مستقیم از رابطه (۴-۸۸) بدست می آید که در آن ترانزیستور تحریک کانال n ترانزیستور  $Q_1$  می باشد.

$$I_{peak} = \frac{\mu_n C_{ox}}{2} \left(\frac{W}{L}\right)_1 (V_{th} - V_{tn})^2$$
(4.88)

انرژی تلف شده در هر تناوب به صورت رابطه (۴-۸۹) است.

$$E_{dp} = V_{DD} \left( \frac{I_{peak} t_r}{2} + \frac{I_{peak} t_f}{2} \right) = V_{DD} I_{peak} \left( \frac{t_r + t_f}{2} \right)$$
(4.89)

متوسط توان تلف شده عبارت است از انرژی تلف شده در تناوب تقسیم بر زمان تناوب. به این ترتیب داریم:

$$P_{dp-avg} = \frac{1}{T} V_{DD} I_{peak} \left( \frac{t_r + t_f}{2} \right) = V_{DD} I_{peak} \left( \frac{t_r + t_f}{2} \right) f_{clk}$$
(4.90)



شکل ۴-۳۱. شکل موج ولتاژ ورودی و جریان مسیر مستقیم یک معکوس کننده CMOS به هنگامی که ولتاژ ورودی دارای زمان های صعود و نزول متناهی باشد.

#### مثال ۴,۱۷

برای معکوس کننده CMOS شکل (۴–۲۶) متوسط توان تلف شده ناشی از توان پویا و توان ناشی از جریان مسیر مستقیم را بیابید. فرض کنید که زمان های صعود و نزول مشابه مقادیر بدست آمده در مثال 4,10 و فرکانس سیگنال ورودی 100 MHz است.

پاسخ: از مثال ۴٫۱۵ داریم C<sub>L</sub>=0.2pF. با استفاده از رابطه (۸۷-۴) و ۷<sub>DD</sub>=3.3v رابطه (۹۱-۴) بدست می آید.

$$P_{dyn-avg} = 5 \times 10^{-13} (3.3^2) 1 \times 10^8 = 0.54 \text{ mW}$$
 (4.91)

سپس با فرض Vth=1.4v از مثال ۴٫۱۳رابطه (۴-۹۲) را داریم.

$$I_{\text{peak}} = \frac{188 \times 10^{-6}}{2} \left(\frac{1.2}{0.6}\right) (1.4 - 0.8)^2 = 68 \,\mu\text{A}$$
 (4.92)

در ادامه با استفاده از مقادير tr=0.64ns و tf=1.87ns از مثال ۴٫۱۵ و با استفاده از رابطه (۴-۹۰) داريم:

$$P_{dp-avg} = 3.3(6.8 \times 10^{-5})(0.64 \times 10^{-9} + 1.87 \times 10^{-9})1 \times 10^{8} = 56 \ \mu W \tag{4.93}$$

توجه داشته باشید که در این مثال متوسط اتلاف توان مسیر مستقیم حدود ۱۰٪ اتلاف توان پویا است.

#### 4-4 طراحی گیت های CMOS

روش های طراحی بسیار متفاوتی با استفاده از ترانزیستورهای CMOS برای توابع منطقی وجود دارد. در فصل ۱ گیت های CMOS سنتی معرفی شدند. این موضوع با جزئیات بیشتر در این فصل توضیح داده خواهد شد. انواع گوناگونی از خانواده های منطق CMOS امروزه متداول شده است. خانواده های جدیدتر تمایل دارند که تعداد ترانزیستورهای کانال p مورد نیاز را کاهش دهند و اغلب از تکنیک های پویایی از قبیل خروجی های پیش شارژ شونده سطح ولتاژ به بالا، قبل از زمان ارزیابی استفاده می نمایند. علاوه براین، اغلب با سیگنال های کاملاً تفاضلی عمل می نمایند. یعنی هر سیگنال به همراه مکمل آن منتشر می شود.

#### طراحي منطق سنتي

روش سنتی در طراحی منطق CMOS، ایجاد یک مدار تحریک کانال n است، درست مانند آنچه که در منطق شبه NMOS NMOS به کار می رود. البته تعیین ابعاد ترانزیستور احتمالاً به طور متفاوتی صورت می پذیرد. سپس شبکه بار به عنوان شبکه مکمل کانال p ایجاد می شود. به عنوان مثالی از مدار منطق CMOS نسبتاً پیچیده، مدار یک تمام جمع کننده را در نظر بگیرید. مدار تمام جمع کننده یکی از بلوک های سازنده مورد استفاده در مدارهای محاسباتی می باشد. این مدارها اغلب در مسیر بحرانی ریز پردازنده ها و مدارهای پردازش سیگنالهای دیجیتال می باشند. بدین ترتیب تلاش های زیادی به منظور بهینه سازی این مدارها صورت پذیرفته است. یک تمام جمع کننده دارای سه ورودی (A,B,C) و دو خروجی Sum و Carry می باشد. توابع ایجاد شده در یک تمام جمع کننده عبارتند از:

$$Sum = A \oplus B \oplus C = ABC + A\overline{B}\overline{C} + \overline{A}\overline{B}C + \overline{A}B\overline{C}$$
(4.94)

و

$$Carry = AB + AC + BC = AB + C(A + B)$$
(4.95)

به عبارتی تابع sum یک گیت XOR سه ورودی می باشد و خروجی آن زمانی یک است که تعداد فردی از ورودی های آن یک باشند. شکل (۴-۳۲) بلوک دیاگرامی را

نشان می دهد که هر دو تابع را پیاده سازی نموده است. از آنجا که فقط چهار گیت معکوس کننده در این دیاگرام وجود دارد، تابع می تواند به وسیله چهار گیت CMOS ایجاد گردد. دو عدد از این گیت ها معکوس کننده هایی ساده هستند.



شکل ۴-۳. دیاگرام منطقی که یک تمام جمع کننده را پیاده سازی می کند.

اولین گیت پیچیده می تواند توابع گیت های منطقی c ،b ،a و c ،b ،a منطقی تحریک کانال n در شکل e نشان داده شده است که با استفاده از روشی که پیشتر در گیت های منطقی شبه NMOS استفاده شد به دست می آید.



شکل c ،b ،a و c ،b ،a و d در شکل n به منظور پیاده سازی گیت های c ،b در شکل d در شکل d بازی گیت های d

شبکه کانال p مکمل بدست آمده از روش ارائه شده در بخش ۱٫۲ در شکل (۴-۳۳) نشان داده شده است. شکل (۴-۳۳) را می توان با توجه به این که شبکه کانال p شکل p شکل p تابع یکسانی را پیاده سازی می کند و در بدترین حالت تنها دو ترانزیستور سری دارد، ساده سازی نمود. این مورد و سایر ساده سازی ها اغلب امکان پذیر است. متأسفانه هیچ روند رسمی به منظور انجام این ساده سازی ها وجود ندارد.



شکل +-7۳. شبکه کانال p مکمل شبکه کانال n نشان داده شده در شکل (+-7)۳.



شکل $^{+}$ -۳۵. شبکه کانال p معادل با شبکه کانال p نشان داده شده در شکل  $(^{+}$ -۳).

به روش مشابه پیاده سازی CMOS گیت های منطقی g f e و g f e و ساده سازی نمود. پیاده سازی i و i نشان i و i نیز واضح است. پیاده سازی کامل یک سلول تمام جمع کننده در شکل i i نشان داده شده است.

در گیت های منطقی CMOS سنتی هیچ روش دقیق و بهینه ای به منظور تعیین نسبت W/L ترانزیستورها وجود ندارد. گیت ها همواره مستقل از اندازه ه ترانزیستورهایشان عملکرد صحیحی از نظر منطقی خواهند داشت. هرچند از برخی روش های برگرفته از منطق NMOS به منظور تعیین نسبت W/L ترانزیستورها پیروی خواهد شد. اساساً هرگاه قرار بود تعدادی ترانزیستور به طور سری قرار گیرند، عریض تر در نظر گرفته خواهند شد. همچنین، نسبت W/L ترانزیستورهای شبکه کانال p گاهی اوقات بزرگتر از نسبت W/L ترانزیستورهای شبکه کانال n در نظر گرفته خواهند شد تا زمان های صعود و نزول مساوی را در خروجی داشته باشیم (به دلیل اختلاف میزان قابلیت تحرک در الکترون ها و حفره ها). در طراحی CMOS سنتی هرگاه طراح دارای آزادی عمل باشد، گیت های non ارجح هستند. چراکه گیت های nand دارای ترانزیستورهای کانال p موازی هستند درحالی که در گیت های non برعکس این مطلب صادق است. در هنگام طراحی زمان های صعود و نزول تقریباً مساوی، اندازه گیت در گیت های nor برعکس این مطلب صادق است. در هنگام طراحی زمان های صعود و نزول تقریباً مساوی، اندازه گیت در گیت های nor برعکس این مطلب صادق است. در هنگام طراحی زمان های صعود و نزول تقریباً مساوی، اندازه گیت های nor برعکس این مطلب صادق است. در هنگام طراحی زمان های صعود و نزول تقریباً مساوی، اندازه گیت

های nand اغلب به طور یکسان تعیین می گردد. در گیت های nor نسبت W/L ترانزیستورهای کانال p کاملاً بزرگ خواهند بود. برای مثال، شکل (p-۳۷ الف p ایده سازی های مرسوم گیت های nand و nor را با اندازه های مطلوب نشان می دهد. به نسبت های W/L کوچکتر در گیت nand دقت فرمایید.

and علی رغم داشتن W/L های مناسب تر، در هنگام تحریک بارهای خازنی بزرگ، بدترین حالت زمان صعود گیت nor و nor یکسان است.



شکل۴-۳۶. یک پیاده سازی CMOS از تابع تمام جمع کننده.



شكل ۴-۳۷. گيت CMOS (الف) nand و (ب) nor به همراه نسبت W/L های فيزيكي.

در هنگام طراحی، پیاده سازی توابع به صورت and-or معمولاً نسبت به توابع or-and ارجحیت دارد چراکه توابع or-and با دو سطح از گیت های nor پیاده سازی می شوند اما گیت های or-and با دو سطح از گیت های and پیاده سازی می شوند. این بدان معنی است که به هنگام ساده سازی در جدول کارنو، گروه بندی "۱"ها مطلوب تر از گروه بندی "۰"ها می باشد. البته این بیانات به صورت کلی صحیح نیست و تنها زمانی که فقط از گیت های nand یا nor استفاده می شود صحیح است و در سایر موارد باید تمامی حالت های ممکن را در بررسی نمود.

مثال ۴٫۱۸

برای جدول صحت زیر و با استفاده از جدول کارنو، مدار مورد نظر را به صورت منطق CMOS سنتی پیاده سازی نمایید. پیاده سازی را با گروه بندی "۱"ها انجام دهید. همچنین اندازه های مناسب را تعیین نمایید. می توانید فرض کنید که ورودی ها به همراه مکمل آنها موجود است. توجه داشته باشید که "d" به معنای حالت بی اهمیت است.

| Α | В  | C | Ď | F |
|---|----|---|---|---|
| 0 | 0  | 0 | 0 | 0 |
| 0 | 0  | 0 | 1 | 0 |
| 0 | () | 1 | 0 | 0 |
| 0 | 0  | 1 | 1 | 1 |
| 0 | 1  | 0 | 0 | d |
| O | 1  | 0 | 1 | 1 |
| O | 1  | 1 | 0 | 0 |
| 0 | 1  | 1 | 1 | 1 |
| 1 | 0  | 0 | 0 | 0 |
| 1 | 0  | 0 | 1 | 1 |
| 1 | 0  | 1 | 0 | 1 |
| 1 | 0  | 1 | 1 | 1 |
| 1 | 1  | 0 | 0 | 0 |
| 1 | 1  | 0 | 1 | 1 |
| 1 | 1  | 1 | 0 | d |
| 1 | 1  | 1 | 1 | d |

پاسخ: جدول کارنو با گروه بندی "۱" ها در شکل (۴-۳۸) نشان داده شده است. با استفاده از روش های ساده سازی، تابع مورد نظر بصورت زیر است. پیاده سازی منطقی این تابع در شکل (۴-۴۰) نشان داده شده است. دقت کنید که

<sup>&</sup>lt;sup>1</sup> Don't Care

چگونه تنها یک گیت پیچیده منفرد و یک معکوس کننده به منظور پیاده سازی یک تابع کافی است به طوری که اگر روش های استاندارد ساده سازی جدول کارنو اجرا می شد، پنج گیت nand لازم می داشت (که ۲۸ ترانزیستور نیاز دارد بر خلاف ۲۸ ترانزیستور مورد نیاز در شکل (۴-۴)). همچنین اندازه ترانزیستورها در معکوس کننده باید بزرگتر می شد تا بتواند بارهای بزرگتری را در خروجی تحریک نماید.

$$F = AC + AD + BD + CD = A(C + D) + D(B + C)$$
 (4.96)



شكل ۴-۸۳. جدول كارنو مربوط به جدول صحت مثال ۴,۱۸.



شکل۴-۳۹. پیاده سازی در سطح منطقی جدول صحت مربوط به مثال ۴,۱۸.



شکل۴-۴۰. پیاده سازی CMOS مدار منطقی شکل (۴-۳۹).

با استفاده از قانون دمورگان، رابطه (۴-۹۶) را می توان به صورت رابطه (۴-۹۷) نوشت.

$$F = \overline{A(C + \overline{D}) + D(B + \overline{C})}$$

$$- \overline{A(C + \overline{D})D(B + \overline{C})}$$

$$= (\overline{A} + \overline{(C + \overline{D})})(\overline{D} + \overline{(B + \overline{C})})$$

$$= (\overline{A} + \overline{D}\overline{C})(\overline{D} + \overline{B}\overline{C})$$

$$(4.97)$$



شکل۴-۴۱. پیاده سازی مکمل تابع منطقی شکل (۴-۴۰).

این تابع را می توان با یک گیت CMOS ساده به صورت شکل (۴-۴) پیاده سازی نمود. توجه داشته باشید که این گیت مکمل مدار CMOS شکل (۴۰-۴) است. یعنی ترانزیستورهای کانال p و جایگزین شده اند، تمامی ورودی ها مکمل شده اند و خروجی معکوس شده است. به طور عمومی این تبدیل مکمل را می توان در هر گیت CMOS سنتی اعمال نمود بدون اینکه تابع مورد نظر تغییری داشته باشد. این تکنیک برخی اوقات در حذف وارون سازی ها در مدارهای محاسباتی مفید است. با گروه بندی "۰"ها جدول کارنو به صورت شکل (۴۲-۴) خواهد شد. این جدول تابع رابطه (۹۸-۴) را پیاده سازی می نماید که معادل است با رابطه (۹۸-۴).

$$\overline{F} = \overline{A}\overline{B}\overline{C} + \overline{A}\overline{D} + \overline{C}\overline{D} \tag{4.98}$$

$$F = (A + B + C)(A + D)(C + D)$$
(4.99)

این تابع را می توان با گیت های nor پیاده سازی نمود. به روشی دیگر، روابط (۴-۹۸) و (۹۹-۴) را می توان با هر یک از مدارهای CMOS نشان داده شده در شکل (۴-۴۳ الف و ب) پیاده سازی نمود.



شکل۴-۴۲. جدول کارنو با گروه بندی "۰"ها.





شکل۴-۴۳. پیاده سازی CMOS مدار منطقی شکل (۴-۳۹) بدست آمده از جدول کارنو با گروه بندی "۰"ها.

مجدداً دقت نمایید که مدارها مکمل هستند. یک روش دیگر نیز این است که شبکه های کانال n شکل (\*-\*) و (\*-\*) و (\*-\*) را جا به جا نماییم. این که کدام روش \* به جا نماییم یا شبکه های کانال \* شکل \*(\*-\*) و (\*-\*) الف) را جا به جا نماییم. این که کدام روش مطلوب تر است بستگی دارد به کاربردها و فرضیاتی از قبیل دسترس پذیری مکمل ورودی ها و میزان باری که قرار است در خروجی تحریک شود. احتمالاً مدار شکل (\*-\*\*) در بسیاری از کاربردهای عمومی مناسب تر باشد، چراکه نیازی به ورودی های مکمل ندارد. همچنین بافر معکوس کننده در خروجی موجب می شود که بارهای خازنی بزرگتر با سرعت بیشتری تحریک شوند. اگر معکوس ورودی ها موجود باشد (که تنها می تواند از لچ هایی که دارای خروجی های تفاضلی می باشند ممکن می باشد، آنگاه مدار شکل (\*-\*\*\*) دارای این مزیت است که دارای ترانزیستورهای کمتری می باشد و فقط دو ترانزیستور کانال \* سری می باشد.

در پایان باید بیان شود که منطق CMOS سنتی اغلب به تعداد ترانزیستورهای بیشتری نسبت به منطق NMOS نیاز دارد. البته این مشکلی بود که منطق CMOS سنتی در ابتدا با آن مواجه بود اما تکنیک های طراحی امروزی منطق CMOS این تفاوت ها را کاهش داده است. به عنوان مثال می توان به طراحی بر اساس گیت های انتقالی اشاره نمود که در فصل بعد به آن خواهیم پرداخت.

#### مسائا ،

اورید.  $V_{th}$  برای معکوس کننده شبه NMOS شکل زیر  $V_{th}$  را بدست آورید.

<sup>&</sup>lt;sup>1</sup> Transmission Gate



اسخ :

طبق تعریف، ولتاژ ترشلد گیت ( $V_{\scriptscriptstyle th}$ ) ولتاژی است که در آن  $V_{\scriptscriptstyle in}=V_{\scriptscriptstyle out}$  . داریم:

$$V_{DD} = 3.3v$$

$$V_{bias} = \frac{V_{DD}}{2} = 1.65v$$

$$V_{th} : V_{in} = V_{OUT}$$

اگر  $V_{in} = V_{out}$  باشد آنگاه،  $Q_2$  در ناحیه اشباع است زیرا با تعیین جهت نامساوی در شرط اشباع یا خطی بودن ترانزیستور

داریم:

$$\left(V_{GS}-V_{tn}\right)?\left(V_{DS}\right)$$

با جایگذاری  $V_{GS}=V_{DS}=V_{th}$  خواهیم داشت:

$$(V_{th}-V_{tn})<(V_{th})$$

بنابراین ترانزیستور  $\,\,Q_2\,$  در ناحیه اشباع است.

حال فرض کنید ترانزیستور  $Q_1$  در ناحیه اشباع باشد. آنگاه معادلات جریان را برای هر دو ترانزیستور و در ناحیه های کاری معین شده می نویسیم. داریم:

پس داریم:

$$I_{D_{-1}} = \frac{1}{2} \times \mu_{n} \times C_{OX} \times \left(\frac{W}{L}\right)_{1} (V_{DD} - V_{tn})^{2}$$

$$I_{D_{-2}} = \frac{1}{2} \times \mu_{p} \times C_{OX} \times \left(\frac{W}{L}\right)_{2} \left(\frac{V_{DD}}{2} - \left|V_{tp}\right|\right)^{2}$$

$$\Rightarrow V_{th} = V_{th} + \sqrt{\frac{\mu_{p} \times \left(\frac{W}{L}\right)_{2}}{\mu_{n} \times \left(\frac{W}{L}\right)_{1}}} \times \left(\frac{V_{DD}}{2} + V_{tp}\right)$$

$$\Rightarrow V_{th} = 0.7 + \sqrt{\frac{\left(\frac{50}{C_{ox}}\right)\frac{\mu A}{v^2} \times \left(\frac{2}{0.6}\right)}{\left(\frac{190}{C_{ox}}\right)\frac{\mu A}{v^2} \times \left(\frac{1.5}{0.6}\right)}} \times \left(\frac{3.3}{2} - 0.8\right) = 0.7 + 0.59 \times 0.85 = 1.2v$$

حال برای اثبات و یا رد فرض خود مبنی بر اشباع بودن ترانزیستور  $Q_{\scriptscriptstyle 1}$  ، جهت نامساوی را در شرط اشباع یا خطی بودن ترانزیستور

بررسي مي نماييم:

$$(V_{SG} - |V_{tp}|)?(V_{SD})$$

با جایگذاری مقادیر پارامتری خواهیم داشت:

$$\left(VDD - \frac{VDD}{2} - \left|V_{tp}\right|\right)?\left(VDD - V_{th}\right)$$

با جایگذاری مقادیر عددی بدست می آوریم:

$$\left(3.3 - \frac{3.3}{2} - 0.8\right) < \left(3.3 - 1.2\right)$$

بنابراین، فرض اشباع بودن ترانزیستور  $Q_{
m l}$  ثابت شد.

نکته: در حل این تمرین توانستیم نشان دهیم که هر ترانزیستور کانال n یا کانال p از نوع افزایشی با  $V_{DG}=0$  در ناحیه اشباع خواهد بود.

را بدست آورید.  $V_{OL}$  برای شکل مسئله قبل  $V_{OL}$ 

پاسخ :

$$V_{in} = 11 \implies V_{GS_{-1}} = V_{DD} = 3.3v$$

بنابراین  $Q_1$  کاملا روشن است بنابراین ولتاژ خروجی بسیار کوچک خواهد بود. پس به سادگی می توان گفت که  $Q_2$  در ناحیه اشباع است و به صورت یک منبع جریان عمل می کند.

$$I_{D_2} = I_L \cong \frac{1}{2} \times \mu_p \times C_{OX} \times \left(\frac{W}{L}\right)_2 (V_{eff-2})^2$$

همچنین چون  $V_{DS_{-1}} << V_{CS} - V_{th}$  و  $V_{SD_{-1}}$  کوچک است پس  $V_{SD_{-1}}$  نیز کوچک است (خطی ) است.

$$I_{D_2} = I_L \cong \frac{1}{2} \times \mu_p \times C_{OX} \times \left(\frac{W}{L}\right)_2 (V_{eff-2})^2$$

$$r_{ds_{-1}} = \frac{1}{\mu_p \times C_{OX} \times \left(\frac{W}{L}\right)_1 \left(V_{DD} - V_{th}\right)}$$

9

$$V_{OL} = I_{D-2} \times r_{ds-1} = \frac{1}{2} \times \frac{\mu_p}{\mu_n} \times \frac{\left(\frac{V_{DD}}{2} + V_{tp}\right)^2}{\left(V_{DD} - V_{tn}\right)} \times \frac{\left(\frac{W}{L}\right)_2}{\left(\frac{W}{L}\right)_1}$$

$$V_{OL} = \frac{1}{2} \times \frac{\left(\frac{50}{C_{OX}}\right) \frac{\mu A}{v^2}}{\left(\frac{190}{C_{OX}}\right) \frac{\mu A}{v^2}} \times \frac{\left(\frac{3.3}{2} - 0.8\right)^2 v^2}{\left(3.3 - 0.7\right) v} \times \frac{\left(\frac{2}{0.6}\right)}{\left(\frac{1.5}{0.6}\right)}$$

$$= \frac{1}{2} \times \frac{120.41}{1235} v \Rightarrow V_{OL} = 4.86 \times 10^{-2} v$$

۴-۳ برای شکل مسئله ۲-۱ بهره را در  $V_{th}=V_{th}$  بدست آورید. فرض کنید  $V_{th}$  از مسئله ۲-۱ بدست آمده است.

پاسخ :

$$:V_{IN}=V_{th}$$
بهره در

همان طور که می دانیم هر دو ترانزیستور در  $V_{IN} = V_{th}$  در ناحیه اشباع هستند و طبق روابط

$$g_{m\_1} = \mu_n \times C_{OX} \times \left(\frac{W}{L}\right) (VGS - V_{tn}) = \mu_n \times C_{OX} \times \left(\frac{W}{L}\right) \times V_{eff}$$

و

$$\frac{V_{OUT}}{V_{IN}} = \frac{-g_{m-1}}{\frac{1}{r_{ds-1}} + \frac{1}{r_{ds-2}}}$$

داریم:

$$\begin{split} g_{m_{-1}} &= \mu_{n} \times C_{OX} \times \left(\frac{W}{L}\right)_{1} (V_{N} - V_{tn}) \\ g_{ain} &= \frac{V_{OUT}}{V_{IN}} = \frac{-g_{m-1}}{\frac{1}{r_{ds-1}} + \frac{1}{r_{ds-2}}} \Rightarrow g_{ain} = -g_{m-1} \times \left(r_{ds-1} | | r_{ds-2}\right) \\ r_{ds} &= \frac{1}{\lambda \times I_{D}} \\ r_{ds_{-1}} &= \frac{1}{\lambda_{n} \times I_{D-1}} \\ r_{ds_{-2}} &= \frac{1}{\lambda_{p} \times I_{D-2}} \\ \begin{cases} \lambda_{n} &= 0.06(\Omega A)^{-1} \\ \lambda_{p} &= 0.065(\Omega A)^{-1} \end{cases} \\ \lambda_{p} &= 0.065(\Omega A)^{-1} \\ I_{D_{-1}} &= I_{D_{-2}} = 59.375 \mu A \end{cases} \\ r_{ds_{-1}} &= \frac{1}{0.06(\Omega A)^{-1} \times 59.375 \mu A} = \frac{10^{6}}{3.5625} \Omega = 280k\Omega \\ r_{ds_{-2}} &= \frac{1}{0.065(\Omega A)^{-1} \times 59.375 \mu A} = \frac{10^{6}}{3.8594} \Omega = 259k\Omega \\ g_{m_{-1}} &= 190 \frac{\mu A}{v^{2}} \times \left(\frac{1.5}{0.6}\right)(1.2 - 0.7)v = 237.5 \frac{\mu A}{v} \\ \left(r_{ds_{-1}} | | r_{ds_{-2}} \right) &= 134.55k\Omega \end{split}$$

 $\Rightarrow$  gain = -237.5×10<sup>-6</sup> $\Omega^{-1}$ ×134.55×10<sup>3</sup> $\Omega$  = -31.95

۴-۴ برای معکوس کننده شبه NMOS نشان داده شده در شکل مسئله ۴-۱ زمان صعود او تخمین بزنید. فرض کنید  $C_L = 75 fF$  است.

$$C_L = 75 fF$$

<sup>&</sup>lt;sup>1</sup> rise time

 $Q_2$  در خلال زمان rise time خواهد بود و بنابراین قابل صرف نظر است.  $Q_1$  ، 70 % rise time در خلال زمان به طور تقریبی جریانی برابر با  $Q_1$  دارد:

$$\begin{split} I_{D_{-2}} &= \frac{1}{2} \times \mu_{p} \times C_{OX} \times \left(\frac{W}{L}\right)_{2} (V_{eff_{-2}})^{2} = \\ &\frac{1}{2} \times \mu_{p} \times C_{OX} \times \left(\frac{W}{L}\right)_{2} \left(\frac{V_{DD}}{2} + V_{tp}\right)^{2} \end{split}$$

این مطلب تا زمانی درست خواهد بود که  $V_{out}=2.55$  شود. به دلیل این که خروجی باید به 2.3 برسد تا 0.0 تغییر داشته باشد، 0.0 در خلال زمان rise time 0.0 در ناحیه اشباع باقی خواهد ماند. بنابراین 0.0 در مقدار داده شده توسط رابطه فوق ثابت خواهد ماند. داریم:

$$\begin{split} t_{+70\%} &= \frac{C_L}{I_{D-2}} \times \Delta_{Vout} = \frac{C_L}{\frac{1}{2} \times \mu_p \times C_{OX} \times \left(\frac{W}{L}\right)_2 \left(\frac{V_{DD}}{2} + V_{tp}\right)^2} \times (2.3 - 0) = \\ &\frac{2 \times C_L \times 2.3}{\mu_p \times C_{OX} \times \left(\frac{W}{L}\right)_2 \left(\frac{V_{DD}}{2} + V_{tp}\right)^2} = \frac{2 \times 75 \times 10^{-15} F \times 2.3 v}{50 \frac{\mu A}{v^2} \times \left(\frac{2}{0.6}\right) \times \left(\frac{3.3}{2} - 0.8\right)^2 v^2} \\ &= \frac{346 \times 10^{-15} F v}{120.42 \, \mu A} = 2.87 \times 10^{-9} s = 2.87 ns \end{split}$$

۴-۵ برای معکوس کننده شبه NMOS نشان داده شده در شکل مسئله ۴-۱ زمان نزول را تخمین بزنید. فرض کنید  $C_L=75f$  است. سعی کنید تقریباً جریان load را در این لحظه برای  $C_L=75f$  باسخ :

$$V_{out(\infty)} = V_{OL} = I_{D_{-2}} \times r_{ds_{-1}} = \frac{1}{2} \times \frac{\mu_p}{\mu_n} \times \frac{\left(\frac{V_{DD}}{2} + V_{tp}\right)^2}{\left(V_{DD} - V_{tn}\right)} \times \frac{\left(\frac{W}{L}\right)_2}{\left(\frac{W}{L}\right)_1}$$

-

<sup>1</sup> fall time

$$V_{OL} = \frac{1}{2} \times \frac{\left(\frac{50}{C_{OX}}\right) \frac{\mu A}{v^2}}{\left(\frac{190}{C_{OX}}\right) \frac{\mu A}{v^2}} \times \frac{\left(\frac{3.3}{2} - 0.8\right)^2 v^2}{\left(3.3 - 0.7\right) v} \times \frac{\left(\frac{2}{0.6}\right)}{\left(\frac{1.5}{0.6}\right)}$$
$$= \frac{1}{2} \times \frac{120.41}{1235} v \Rightarrow V_{OL} = 4.866 \times 10^{-2} v \approx 0.05v$$

به طور اولیه  $Q_1$  در ناحیه اشباع است چون  $V_{OUt} \geq 3.3 - 0.8 v \Rightarrow V_{OUt} \geq 2.5 v$  )  $V_{SD_{-1}} > V_{GS_{-1}} - V_{tn}$  این حالت زمانی رخ می دهد که خروجی تا میزان  $V_{SD_{-1}} > 0.5$  دشارژ شده باشد (برای  $V_{tn} = 0.7 v$  ). سپس  $V_{tn} = 0.7 v$  در بیشتر مدت زمان نزول، وارد ناحیه خطی می شود.

با استفاده از رابطه

$$t_{_{-70\%}} = t_f = R_{t_r} imes C_L imes Ln igg( rac{V_{out(\infty)} - V_{out(t_1)}}{V_{out(\infty)} - V_{out(t_2)}} igg)$$
 داریم:

$$\frac{1}{190 \frac{\mu A}{v^2} \left(\frac{1.5}{0.6}\right) (3.3 - 0.7)v} \times 75 \times 10^{-15} F \times 1.08 = \frac{1}{1235 \frac{\mu A}{v}} \times 81 \times 10^{-15} F = 6.56 \times 10^{-2} \times 10^{-15} \times 10^{6} = 0.0652 ns$$

ون ا پیاده سازی کند. با فرض NMOS کند. با فرض NMOS کند. با فرض میت شبه  $CUT=X_1$   $\overline{X_2}+X_2X_3$  کند. با فرض  $L_{\min}=0.5\mu m$ 

پاسخ :

$$OUT = X_1(\overline{X_2} + X_2X_3)$$

$$\rightarrow \begin{cases} OUT = X_1(\overline{X_2} + X_3) \\ \overline{OUT} = \overline{X_1} + (X_2\overline{X_3}) \end{cases}$$

$$\overline{OUT} = \overline{X_1}(\overline{X_2} + X_2X_3) = \overline{X_1} + (\overline{X_2} + X_2X_3) = \overline{X_1} + (X_2(\overline{X_2} + X_3))$$

$$\overline{OUT} = \overline{X_1} + (X_2(\overline{X_2} + \overline{X_3})) = \overline{X_1} + X_2\overline{X_2} + X_2\overline{X_3} = \overline{X_1} + X_2\overline{X_3}$$



:نتخاب معمول ابعاد باید به صورت 
$$\overline{X_1} : \frac{3}{0.5} = 2 \times \left(\frac{W}{L}\right)_{pd} \Rightarrow \left(\frac{W}{L}\right)_{\overline{X_1}} \Rightarrow \left(\frac{W}{L}\right)_{\overline{X_1}} = \frac{1.5}{0.5}$$
 
$$X_2 \ni \overline{X_3} : \frac{3}{0.5} = 2 \times \left(\frac{W}{L+L}\right) \Rightarrow \frac{3}{0.5} = 2 \times \left(\frac{W}{2L}\right) \Rightarrow \left(\frac{W}{L}\right)_{X_2} \Rightarrow \frac{3}{0.5} = \frac{3}{0.5}$$

V-۷ ثابت کنید همان طور که در شکل نشان داده شده است، دو ترانزیستور سری با V های یکسان اما L های متفاوت، معادل یک ترانزیستور واحد است که L آن معادل مجموع L های آن دو ترانزیستور است. فرض کنید Q2 در ناحیه خطی است و همچنین از اثر بدنه صرف نظر کنید.

پاسخ :

فرض کنید هر دوترانزیستور  $Q_1$  و  $Q_2$  در ناحیه خطی هستند.

$$V_{GS_{-2}} = V_{GD_{-1}} = V_{GS_{-1}} - V_{DS_{-1}}$$

$$\begin{split} &V_{DS\_2} + V_{DS\_1} = V_{DS} \\ &V_{DS\_2} = V_{DS} - V_{DS\_1} \\ &I_{D\_1} = \mu \times C_{OX} \times \frac{W}{L_1} \left[ (V_{GS\_1} - V_t) \times V_{DS\_1} - \frac{V_{DS\_1}^2}{2} \right] = \\ &\mu \times C_{OX} \times \frac{W}{L_1} \left[ V_{GS\_1} \times V_{DS\_1} - V_t \times V_{DS\_1} - \frac{V_{DS\_1}^2}{2} \right] = \\ &I_{D\_2} = \mu \times C_{OX} \times \frac{W}{L_2} \left[ (V_{GS\_2} - V_t) \times V_{DS\_2} - \frac{V_{DS\_2}^2}{2} \right] = \\ &\mu \times C_{OX} \times \frac{W}{L_2} \left[ (V_{GS\_1} - V_{DS\_1} - V_t) \times V_{DS\_2} - \frac{V_{DS\_2}^2}{2} \right] = \\ &\mu \times C_{OX} \times \frac{W}{L_2} \left[ (V_{GS\_1} - V_t) \times V_{DS\_2} - V_{DS\_1} \times V_{DS\_2} - \frac{V_{DS\_2}^2}{2} \right] = \\ &\mu \times C_{OX} \times \frac{W}{L_2} \left[ V_{GS\_1} \times V_{DS\_2} - V_t \times V_{DS\_2} - V_{DS\_1} \times V_{DS\_2} - \frac{V_{DS\_2}^2}{2} \right] = \\ &\mu \times C_{OX} \times \frac{W}{L_2} \left[ V_{GS\_1} \times V_{DS\_2} - V_t \times V_{DS\_2} - V_{DS\_1} \times V_{DS\_2} - \frac{V_{DS\_2}^2}{2} \right] \\ &I_{D\_1} = I_{D\_2} \\ \Rightarrow \mu \times C_{OX} \times \frac{W}{L_1} \left[ V_{GS-1} \times V_{DS-1} - V_t \times V_{DS-1} - \frac{V_{DS-1}^2}{2} \right] = \end{split}$$

 $\mu \times C_{OX} \times \frac{W}{L_2} \left[ V_{GS-1} \times V_{DS-2} - V_t \times V_{DS-2} - V_{DS-1} \times V_{DS-2} - \frac{V_{DS-2}^2}{2} \right]$ 

۴-۸ با استفاده از مفهوم مقاومت ها و یا ادمیتانس های معادل شبکه شکل زیر را بصورت یک مقاومت نشان دهید.



پاسخ:

از  $Q_6$  می توان صرف نظر کرد زیرا ولتاژ ورودی آن صفر است. سپس  $Q_5$  که با  $Q_6$  موازی است می تواند معادل ادمیتانس scale شده  $G_6$  باشد به طوری که :

$$G_1 = \left(\frac{W}{L}\right)_3 + \left(\frac{W}{L}\right)_4 = \frac{6}{0.5} + \frac{6}{0.5} = \frac{12}{0.5} = 24$$

: مری است که معادل است با مقاومت scale شده  $Q_7$  با  $G_1$ 

$$R_2 = \frac{1}{G_1} + \left(\frac{L}{W}\right)_7 = \frac{1}{24} + \frac{0.5}{6} = \frac{1+2}{24} = \frac{3}{24} = \frac{1}{8}$$

: که scale سری است که معادل است با مقاومت  $Q_8$  شده  $Q_5$ 

$$R_3 = \left(\frac{L}{W}\right)_5 + \left(\frac{L}{W}\right)_8 = \frac{0.5}{6} + \frac{0.5}{6} = \frac{1}{6}$$

: موازی است می تواند معادل ادمیتانس scale شده  $G_4$  باشد به طوری که  $R_2$  با  $R_3$ 

$$G_4 = \left(\frac{W}{L}\right)_{R_2} + \left(\frac{W}{L}\right)_{R_3} = \frac{8}{1} + \frac{6}{1} = \frac{14}{1} = 14$$

ده با  $Q_2$  موازی است می تواند معادل ادمیتانس scale شده و باشد به طوری که:  $Q_1$ 

$$G_5 = \left(\frac{W}{L}\right)_1 + \left(\frac{W}{L}\right)_2 = \frac{6}{0.5} + \frac{6}{0.5} = \frac{12}{0.5} = 24$$

: که scale سری است که معادل است با مقاومت  $G_5$  شده  $G_6$  که و  $G_6$ 

$$\begin{split} R_6 = & \left(\frac{L}{W}\right)_{G_4} + \left(\frac{L}{W}\right)_{G_5} = \frac{1}{14} + \frac{1}{24} \\ \Rightarrow & \frac{L}{W} = \frac{1}{8.85} = 0.113 \\ R_{eq} = & \frac{2.5}{\mu_n \times C_{OX} \times \frac{W}{L} (V_{DD} - V_{tn})} = \frac{L}{W} \times \frac{2.5}{190 \frac{\mu A}{v^2} \times (3.3 - 0.7)v} = \\ 0.113 \times & \frac{2.5}{190 \frac{\mu A}{2} \times (2.6)v} = \frac{5.72 \times 10^{-4}}{10^{-6}} \Omega = 5.72 \times 10^2 \Omega = 572 \Omega \end{split}$$

۴-۹ برای مسئله قبل ولتاژ خروجی پائین ( $V_{OL}$ ) را تخمین بزنید. همچنین fall time همچنین برای مسئله قبل ولتاژ خروجی پائین ( $V_{OL}$ ) و تخمین بزنید. همچنین 80 fF بدست آورید.

اسخ :

$$\begin{split} I_{D_{9}} &= \frac{1}{2} \times \mu_{p} \times C_{OX} \times \left(\frac{W}{L}\right)_{9} \left(V_{SG} - \left|V_{tp}\right|\right)^{2} = \\ &\frac{50}{2} \frac{\mu A}{v^{2}} \times \frac{4}{0.5} \times (3.3 - 1.65 - 0.8)^{2} v^{2} = 144.5 \mu A \\ V_{OUT-0} &= I_{D-9} \times \left(\frac{R_{eq}}{2.5}\right) \end{split}$$

برای شبکه پایین بر  $R_{eq}$  مقاومت در ناحیه اشباع و  $\frac{R_{eq}}{2}$  مقاومت در ناحیه خطی است و همان طور که می دانیم برای ولتاژها پائین Vout ، ترانزیستور معادل شبکه پایین بر در ناحیه خطی است.

$$\Rightarrow V_{OUT=0} = 144.5 \mu A \times 572 \Omega = 83 mv$$

-

<sup>1</sup> pull-down

$$t_{-70\%} = R_{eq} \times C_L \times Ln \left( \frac{V_{out}(\infty) - 3.3}{V_{out}(\infty) - 1} \right)$$

$$V_{out}(\infty) = V_{OL} = \frac{1}{2} \times \frac{\mu_p}{\mu_n} \times \frac{\left(\frac{V_{DD}}{2} + V_{tp}\right)^2}{\left(V_{DD} - V_{tn}\right)} \times \frac{\left(\frac{W}{L}\right)_9}{\left(\frac{W}{L}\right)_{eq}}$$

$$V_{OL} = \frac{1}{2} \times \frac{\left(\frac{50}{C_{OX}}\right) \frac{\mu A}{v^2}}{\left(\frac{190}{C_{OX}}\right) \frac{\mu A}{v^2}} \times \frac{\left(\frac{3.3}{2} - 0.8\right)^2 v^2}{\left(3.3 - 0.7\right) v} \times \frac{\left(\frac{4}{0.5}\right)}{\left(\frac{8.85}{1}\right)}$$

$$\Rightarrow V_{OL} = 0.033v$$

$$t_{-70\%} = 572\Omega \times 80 \times 10^{-15} \, F \times Ln \left( \frac{0.033 - 3.3}{0.033 - 1} \right) = 0.56 \times 10^{-12} \, s$$

$$\Rightarrow t_{-70\%} = 0.56 ps$$

۱۰- چه تابع منطقی با مدار شکل مسئله ۸-۴ پیاده سازی شده است؟ فرض کنید در هر  $Q_i$  ورودی  $X_i$  باشد. پاسخ :



$$\overline{F} = (X1 + X2)((X3 + X4)(X6 + X7) + X5X8) 
F = (X1 + X2)((X3 + X4)(X6 + X7) + X5X8) 
F = \overline{X1}.\overline{X2} + ((X3 + X4)(X6 + X7) + X5X8) 
F = \overline{X1}.\overline{X2} + (\overline{X3} + X4)(X6 + X7).\overline{X5X8} 
F = \overline{X1}.\overline{X2} + ((X3 + X4) + (X6 + X7))(\overline{X5} + \overline{X8}) 
F = \overline{X1}.\overline{X2} + ((X3 + X4) + (X6 + X7))(\overline{X5} + \overline{X8}) 
F = \overline{X1}.\overline{X2} + (\overline{X3}.\overline{X4} + \overline{X6}.\overline{X7})(\overline{X5} + \overline{X8})$$



همان طور که می دانیم هر گونه ترانزیستور افزایشی با  $V_{DG}=0$  در ناحیه اشباع قرار دارد. فرض کنید ترانزیستور  $\mathbb{Q}_2$  در ناحیه خطی باشد. بنابراین:

$$\begin{split} I_{D_{-2}} &= \mu_{p} \times C_{OX} \times \left(\frac{W}{L}\right)_{2} \left(\left(V_{SG} - \left|V_{tp}\right|\right) - \frac{1}{2}V_{SD}\right) \times V_{SD} = \\ \mu_{p} \times C_{OX} \times \left(\frac{W}{L}\right)_{2} \left(V_{DD} - 0 - \left|V_{tp}\right|\right) = \\ 50 \frac{\mu A}{v^{2}} \times \frac{3}{0.5} \times \left[(3.3 - 0.8)v - \frac{1}{2}(3.3 - V_{th})\right] (3.3 - V_{th})v^{2} = \\ 300 \left(2.5 - 1.65 + \frac{V_{th}}{2}\right) (3.3 - V_{th}) = 300 \left(0.85 + \frac{V_{th}}{2}\right) (3.3 - V_{th})\mu A \\ I_{D-1} &= \frac{\mu_{n} \times C_{OX}}{2} \times \left(\frac{W}{L}\right)_{1} \left(V_{SG} - V_{tp}\right)^{2} = \\ \frac{190}{2} \frac{\mu A}{v^{2}} \times \left(\frac{4}{0.5}\right) \left(V_{th} - 0.7\right)^{2} v^{2} = 760 \times \left(V_{th} - 0.7\right)^{2} \mu A \\ I_{D-1} &= I_{D-2} \\ \Rightarrow 760 \times \left(V_{th} - 0.7\right)^{2} = 300 \left(0.85 + \frac{V_{th}}{2}\right) (3.3 - V_{th}) \\ \Rightarrow 76 \times \left(V_{th}^{2} - 1.4V_{th} + 0.49\right) = 30 \times \left(2.805 - 0.85V_{th} + 1.65V_{th} - \frac{V_{th}^{2}}{2}\right) \\ \Rightarrow 76V_{th}^{2} - 106.4V_{th} + 37.24 = 84.15 - 24V_{th} - 15V_{th}^{2} \\ \Rightarrow 91V_{th}^{2} - 82.4V_{th} - 46.91 = 0 \\ V_{th} &= \frac{82.4 \pm \sqrt{(82.4)^{2} + 4(91)(46.91)}}{182} = 1.301v \end{split}$$

حال شرط  $(V_{SG}-\left|V_{tp}\right|)$  را بررسی می نماییم. با جایگذاری مقادری عددی مشاهده می شود که :  $(V_{SG}-\left|V_{tp}\right|)$  را بررسی می نماییم. با جایگذاری مقادری عددی مشاهده می شود که : 3.3-0-0.8>3.3-1.2

بنابراین فرض خطی بودن کنید ترانزیستور  $Q_2$  ثابت می شود. برای محاسبه مقدار  $V_{OL}$  داریم  $V_{in}=V_{DD}$  و همچنین در این حالت می دانیم که خروجی  $V_{out}$  ناچیز است. با بررسی شرط  $(V_{SG}-\left|V_{tp}\right|)?(V_{SD})$  در می یابیم که کنید ترانزیستور  $Q_2$  در نابراین داریم: ناحیه اشباع می باشد. بنابراین داریم:

$$I_{D_2} = \frac{50}{2} \frac{\mu A}{v^2} \times \frac{3}{0.5} \times (3.3 - 0 - 0.8)^2 v^2 = 150 \times (2.5)^2 = 937.5 \mu A$$

$$r_{ds\_1} = \frac{1}{190 \frac{\mu A}{v^2} \times \left(\frac{4}{0.5}\right) (3.3 - 0.7)v} = \frac{10^6 v}{3952A} = 253.036\Omega$$

 $\Rightarrow V_{OL} = I_{D-2} \times r_{ds-1} = 937.5 \,\mu\text{A} \times 253.036 \Omega = 237221.6599 \,\mu\text{V} \approx 237 \,m\text{V}$ 

باشد.  $C_L=60fF$  برای شکل مسئله قبل rise time و 70 % fall time و 70 % rise time برای شکل مسئله قبل باشد. پاسخ :

با استفاده از معادله

$$\begin{split} t_{+70\%} &= \frac{C_L}{I_{D-2}} \times \Delta V_{out} \\ &= \frac{C_L}{\mu_p \times C_{OX} \times \left(\frac{W}{L}\right)_2 \left[\left(V_{SG} - \left|V_{tp}\right|\right) - \frac{V_{SD}}{2}\right] V_{SD}} \times (2.3 - 0) \end{split}$$

و

$$\left(\frac{W}{L}\right)_2 = \frac{3}{0.5}$$

$$\mu_p \times C_{OX} = 50 \frac{\mu A}{v^2}$$

$$V_{tp} = -0.8v$$

$$V_{DD} = 3.3v$$

$$C_L = 60 fF$$

داريم:

$$t_{+70\%} = \frac{60 \times 10^{-15} \, F \times 2.3}{50 \frac{\mu A}{v^2} \times \frac{3}{0.5} \times (3.3 - 0.8) v - 2.3} = \frac{276 \times 10^{-15}}{300 \times (0.35)^2 \, \mu A} = 1.273 \times 10^{-9} \, s$$

$$\Rightarrow t_{+70\%} = 1.273 ns$$

اگر  $|V_{SD}| > V_{SG} - |V_{tp}|$  قرار در نتیجه  $Q_2$  در نتیجه  $Q_2$  در نتیجه  $Q_3$  در نتیجه  $Q_3$  در نتیجه  $Q_4$  آنگاه  $Q_5$  در ناحیه خطی خواهد بود  $Q_5$  در ناحیه خطی خواهد بود  $Q_5$  در ناحیه خطی خواهد بود .

در خلال زمان rise time در خلال زمان  $V_{out}$ ،70% از  $V_{out}$ از  $V_{out}=0.237v$  به  $V_{out}=0.31v$  به  $V_{out}=0.31v$  تغییر می کند. بنابراین در بیشتر این زمان  $V_{out}>0.8$  در خلال زمان rise time زمان  $V_{out}>0.8$ 

$$V_{SD-2} = 3.3 - x$$
$$0.237 \le x \le 2.3$$

$$\Rightarrow 1 \le V_{SD-2} \le 3.063$$

$$t_{+70\%} = \frac{60 \times 10^{-15} \, F \times 2.3}{300 \frac{\mu A}{v^2} \times \left[ 2.5 - \frac{V_{DS}}{2} \right] V_{DS}} = \begin{cases} \text{if } V_{DS} = 1 \Rightarrow t_{+70\%} = 0.23 ns \\ \text{if } V_{DS} = 3.063 \Rightarrow t_{+70\%} = 0.2099 ns \end{cases}$$

بنابراين:

$$t_{+70\%} = 0.23ns$$

ين  $V_{out} < 3.3 - 0.7$  يعنى  $V_{DS-1} < V_{GS-1} - V_{tn}$  اين  $Q_1$  به طور اوليه در ناحيه اشباع است تا زمانی که  $Q_1$  در بيشتر زمان fall time وارد زمانی رخ می دهد که خروجی تا  $Q_1$  دشارژ شده باشد (برای  $Q_1$   $V_{tn} = 0.7$ ). سپس  $Q_1$  در بيشتر زمان fall time منطقه خطی می شود.

ا استفاده از رابطه:

$$R_{eq} = \frac{2}{\mu_n \times C_{OX} \times \left(\frac{W}{L}\right)_1 (V_{DD} - V_{tn})} = \frac{2}{190 \frac{\mu A}{v^2} \times \frac{4}{0.5} (3.3 - 0.7) v}$$

 $=506\Omega$ 

داريم:

$$t_{-70\%} = R_{eq} \times C_L \times Ln \left( \frac{V_{out}(\infty) - V_{out}(t_1)}{V_{out}(\infty) - V_{out}(t_2)} \right) = 506 \times 60 \times 10^{-15} Ln \left( \frac{0.237 - 3.3}{0.237 - 1} \right) = 4.22 \times 10^{-11} = 0.0422 ns$$

۴-۱۳ برای شکل مسئله ۱۱-۴ بهره معکوس گر را در ولتاژ ترشلد گیت بدست آورید.

پاسخ :

: داریم power supply می دانیم  $V_{th}$  تقریباً نصف  $V_{th}$  است. برای و داریم

$$V_{SD} = 3.3 - V_{th} = 3.3 - 1.3 = 2v$$

و

$$V_{SG} - |V_{tp}| = (3.3 - 0) - 0.8 = 2.5v$$

$$\Rightarrow \frac{V_{SD}}{2} < \frac{V_{SG} - |V_{tp}|}{2.5}$$

بنابراین  $Q_2$  در ناحیه خطی است. برای  $Q_1$  داریم:

$$V_{DG} = V_{th} - V_{th} = 0v$$

بنابراین  $Q_1$  در ناحیه اشباع قرار دارد.

بدست 
$$\frac{V_{OUT}}{V_{IN}} = A_{inv} = \frac{-g_{m\_1}}{g_{s\_2} + g_{ds\_1} + g_{ds\_2}}$$
 را با استفاده از آنالیز سیگنال کوچک بدست بدست بدست و بدست بادست

آوريد.

پاسخ :

$$\frac{V_{OUT}}{V_{IN}} = A_{inv} = \frac{-g_{m_1}}{g_{s_2}^2 + g_{ds_1}^2 + g_{ds_2}^2} = \frac{-g_{m_1}^2}{g_{s_2}^2 + \frac{1}{r_{ds_1}^2} + \frac{1}{r_{ds_2}^2}}$$



رای ترانزیستور های نوع تهی داریم :

$$V_{DS} = 3.3 - V_{th} \approx \frac{V_{DD}}{2}v$$

$$V_{th} \approx \frac{V_{DD}}{2}$$

$$\Rightarrow V_{DS} = 3.3 - \frac{V_{DD}}{2} = 1.65v < 2v$$

$$V_{GS} - V_{td} = 0 - V_{td}$$

$$\Rightarrow 0 - (-2) = 2$$

$$V_{S_{-2}} = V_{th} \neq 0$$
$$V_{GS_{-2}} = 0$$

مى توانيم مدل را به شكل زير ساده كنيم:



بنابراين:



در نتیجه:



$$I_{1} + g_{s-2} \times V_{out} = g_{m-1} \times V_{in}$$

$$\Rightarrow I_{1} = g_{m-1} \times V_{in} - g_{s-2} \times V_{out}$$

$$-V_{out} = (r_{ds-1} | | r_{ds-2}) \times I_{1} =$$

$$(r_{ds-1} | | r_{ds-2}) (-g_{s-2} \times V_{out} + g_{m-1} \times V_{in})$$

$$\Rightarrow (r_{ds-1} | | | r_{ds-2}) (g_{m-1} \times V_{in}) = [(r_{ds-1} | | | r_{ds-2}) \times g_{s-2} - 1] \times V_{out}$$

$$\Rightarrow \frac{V_{out}}{V_{in}} = \frac{(r_{ds-1} | | r_{ds-2}) \times (g_{m-1})}{(r_{ds-1} | | r_{ds-2}) \times (g_{s-2} - 1)} = \frac{g_{m-1}}{g_{s-2} - \frac{1}{(r_{ds-1} | | r_{ds-2})}}$$

4-14 مدار شکل زیر را با استفاده از منطق شبه NMOS پیاده سازی کنید.



پاسخ:

$$Y = (X_1X_2 + \overline{X_4})X_2(X_3 + X_4 + X_5)$$



۱۶-۴ مدار شکل زیر چه تابع منطقی را پیاده سازی می کند؟



پاسخ :

این تابع یک گیت xnor را پیاده سازی می کند :

ارا بدست آورید. پرای معکوس کننده CMOS شکل زیر  $v_{th}$  را بدست آورید.



## پاسخ:

همان طور که می دانیم در ولتاژ ترشلد، هر دو ترانزیستور در ناحیه اشباع هستند. بنابراین داریم:

$$I_{D_{-2}} = \frac{1}{2} \times \mu_{p} \times C_{OX} \times \left(\frac{W}{L}\right)_{p} (V_{SG} - |V_{tp}|)^{2}$$

$$I_{D_{-1}} = \frac{1}{2} \times \mu_{n} \times C_{OX} \times \left(\frac{W}{L}\right)_{n} (V_{GS} - V_{tn})^{2}$$

$$I_{D_{-1}} = I_{D_{-2}}$$

$$\Rightarrow \frac{1}{2} \times \mu_{p} \times C_{OX} \times \left(\frac{W}{L}\right)_{p} (V_{SG} - |V_{tp}|)^{2} = \frac{1}{2} \times \mu_{n} \times C_{OX} \times \left(\frac{W}{L}\right)_{n} (V_{GS} - V_{tn})^{2}$$

$$\Rightarrow \frac{1}{2} \times 50 \frac{\mu A}{v^{2}} \times \left(\frac{4}{0.5}\right) (3.3 - V_{th} - 0.8)^{2} v^{2} = \frac{1}{2} \times 190 \frac{\mu A}{v^{2}} \times \left(\frac{2}{0.5}\right) (V_{th} - 0.7)^{2}$$

$$\Rightarrow 40 \left(3.3 - V_{th} - 0.8\right)^{2} = 76(V_{th} - 0.7)^{2}$$

$$\Rightarrow \left(2.5 - V_{th}\right)^{2} = 1.9(V_{th} - 0.7)^{2}$$

$$\Rightarrow 6.26 - 5V_{th} + V_{th}^{2} = 1.9(0.49 - 1.4V_{th} + V_{th}^{2})$$

$$\Rightarrow 0.9V_{th}^{2} + 2.34V_{th} - 5.319 = 0$$

 $\Rightarrow V_{th} = \frac{-2.34 + \sqrt{(2.34)^2 - 4(0.9)(-5.319)}}{2 \times 0.9} = 1.456v$  جرای مدار شکل قبل  $V_{OI}$  را بدست آورید.

اسخ:

n زمانی که  $V_{in}=high$  ترانزیستور PMOS قطع است و ترانزیستور NMOS روشن است. بنابراین ترانزیستور کانال  $V_{in}=high$  خروجی امپدانس پائین دارد و تمام بار موجود در خازن  $v_{in}=1$  می تواند از این مسیر به زمین دشارژ شود. بنابراین  $v_{ol}$  دقیقاً صفر ولت خواهد بود.

۴-۱۹ برای مدار شکل ۱۷-۱۷ در  $V_{th}^{}=V_{th}^{}$  بهره را حساب کنید. فرض کنید  $V_{th}^{}$  همان است که از مسئله ۲-۱۷ بدست آوردید.

پاسخ:

می توانیم از مدل ترانزیستور در ناحیه اشباع استفاده کنیم چرا که در ولتاژ آستانه هر دو ترانزیستور در ناحیه اشباع قرار دارند.

$$\begin{aligned} V_{out} &= - \left[ \left( g_{m_{-1}} + g_{m-2} \right) V_{in} \times \left( r_{ds_{-1}} | | r_{ds_{-2}} \right) \right] \\ \Rightarrow Gain &= \frac{V_{out}}{V_{in}} = - \left( g_{m_{-1}} + g_{m_{-2}} \right) \times \left( r_{ds_{-1}} | | r_{ds_{-2}} \right) \end{aligned}$$



. است.  $C_L=125fF$  برای مدار شکل ۱۷-۴ زمان صعود را تخمین بزنید. فرض کنید ۴-۱۷ است. پاسخ :

$$t_{+70\%} = 1.2 \times R_{eq-2} \times C_{L}$$

$$R_{eq-2} = \frac{2.5}{\mu_{p} \times C_{OX} \times \left(\frac{W}{L}\right)_{2} \left(V_{DD} - \left|V_{tp}\right|\right)} = \frac{2.5}{50 \frac{\mu A}{v^{2}} \times \frac{4}{0.5} (3.3 - 0.8)v} = \frac{2.5}{v^{2}}$$

$$\frac{2.5\times10^6\Omega}{400\times2.5} = 2.5k\Omega$$

$$t_{+70\%} = 1.2 \times 2.5 \times 10^{3} \Omega \times 125 \times 10^{-15} F = 468.75 \times 10^{-12} s$$

$$\Rightarrow t_{+70\%} = 0.46875 ns$$

است. 
$$C_L = 125 fF$$
 برای مدار شکل ۲۱-۴ زمان نزول را تخمین بزنید. فرض کنید ۴-۲۱ است.

پاسخ :

$$t_{-70\%} = 1.2 \times R_{eq-1} \times C_L$$

$$R_{eq_{-1}} = \frac{2.5}{\mu_n \times C_{OX} \times \left(\frac{W}{L}\right)_1 (V_{DD} - V_{tn})} = \frac{2.5}{190 \frac{\mu A}{v^2} \times \frac{2}{0.5} (3.3 - 0.7) v} =$$

$$\frac{2.5 \times 10^6 \Omega}{760 \times 2.6} = 1.265 k\Omega$$

$$t_{-70\%} = 1.2 \times 1.265 \times 10^{3} \Omega \times 125 \times 10^{-15} F = 189.82 \times 10^{-12} s$$
  
 $\Rightarrow t_{-70\%} = 0.18982 ns$ 

125 و فرکانس ورودی  $C_L = 125 fF$  برای مدار شکل ۱۷–۴ اتلاف توان دینامیکی را بدست آورید. فرض کنید  $C_L = 125 fF$  و فرکانس ورودی MHz

پاسخ:

$$P_{dyn-avg} = C_L \times V_{DD}^2 \times f_{clk}$$

$$\Rightarrow P_{dyn-avg} = 125 \times 10^{-15} F \times (3.3)^2 \times 125 \times 10^6 Hz$$

$$= 1.701 \times 10^{-4} W$$

$$\Rightarrow P_{dyn-avg} \approx 0.17 mW$$

۴-۲۳ برای مدار شکل ۴-۱۷ اتلاف توان متوسط مسیر مستقیم را بدست آورید. فرض کنید  $C_L = 125 fF$  و فرکانس ورودی MHz است. از زمان صعود و نزول بدست آمده از مسایل ۲۰-۴ و ۴-۲۱ کمک بگیرید. یاسخ:

$$\begin{split} P_{dp-avg} &= V_{DD} \times I_{peak} \times \left(\frac{t_r + t_f}{2}\right) \times f_{clk} \\ I_{peak} &= \frac{1}{2} \times \mu_n \times C_{OX} \times \left(\frac{W}{L}\right) (V_{th} - V_{tn})^2 \\ I_{peak} &= \frac{1}{2} \times 190 \frac{\mu A}{v^2} \times \frac{2}{0.5} (1.456 - 0.7)^2 v^2 = 217.184 \mu A \\ &\Rightarrow P_{dp-avg} = 3.3v \times 217.184 \times 10^{-6} A \times \left(\frac{0.468 + 0.189}{2} ns\right) \times 125 \times 10^6 Hz = \\ 2.942 \times 10^{-5} W \\ &\Rightarrow P_{dp-avg} \approx 30 \mu W \end{split}$$

۴-۲۴ شبکه مکمل کانال p را برای شبکه کانال m شکل زیر بدست آورید. چه تابع منطقی پیاده سازی شده است؟ برای سیگنال و pull-up در خلال های '0' تغییر می کند مقاومت معادل p و با فرض اینکه سیگنال ورودی p از '1' به '0' تغییر می کند مقاومت معادل p و با فرض اینکه سیگنال ورودی p از '1' به 'p درند و ولتاژ منبع تغذیه p درند و ولتاژ منبع تغذیه و درند و ولتاژ منبع تغذیه و درند و درند



پاسخ:



 $OUT = \overline{(a+e)(ab+cd)+eb}$ 

مقاومت معادل pull-up در خلال تغییر '0 $^{\prime}$ ' تغییر کند به صورت زیر  $abcde = 01101 \longrightarrow 01100$  در خلال تغییر می کند به صورت زیر محاسبه می شود:

$$\left(\frac{W}{L}\right)_{D} = \frac{5\mu m}{0.5\mu m}$$

$$V_{DD} = 3.3v$$

با استفاده از ترانزیستور های معادل می توانیم فرض کنیم که  $\,Q\,$  معادل  $\,Q_2$ و  $\,Q_3$ از سایز

. است. 
$$\frac{W}{L_1 + L_2 + L_3} = \frac{5}{0.5 + 0.5 + 0.5} = \frac{5\mu m}{1.5\mu m}$$

با استفاده از

$$R = \frac{2.5}{\mu_n \times C_{OX} \times \left(\frac{W}{L}\right) (V_{DD} - V_{tn})}$$

داريم:

$$R_{eq} = \frac{2.5}{\mu_n \times C_{OX} \times \left(\frac{W}{L}\right) (V_{DD} - V_{tn})} = \frac{2.5}{190 \frac{\mu A}{v^2} \times \frac{5}{1.5} (3.3 - 0.7) v} \approx 1.5 k\Omega$$

p مکمل کانال p را برای شبکه کانال n شکل زیر بدست آورید. شبکه ساده شده کانال p ای را نشان دهید که زمان صعود سریع تری داشته باشد.



## سخ :

اگر زیر شبکه های A و B را جا به جا کنیم زمان صعود کاهش خواهد یافت و تابع سریع تر عمل خواهد کرد چرا که خازن اتصال  $C_i$  کوچکتر خواهد شد.



۴-۲۶ یک گیت دو ورودی CMOS exclusive-nor طراحی کنید. خروجی این گیت باید زمانی '1' شود که تعداد زوجی از ورودی ها '1' باشند. فرض کنید ورودی ها و مکمل آنها موجود هستند. طراحی شما باید یک گیت منفرد باشد. پاسخ:

$$F = \overline{a \oplus b} = \overline{a\overline{b} + \overline{ab}}$$



4-۲۷ یک گیت سه ورودی CMOS exclusive-or طراحی کنید. خروجی این گیت باید زمانی '1' شود که تعداد فردی از ورودی ها '1' باشند. فرض کنید ورودی ها و مکمل آنها موجود هستند. طراحی شما باید تا حد ممکن ساده باشد. فرض کنید که از منطق CMOS سنتی استفاده شده است.

$$F = a \oplus b \oplus c = (a\overline{b} + \overline{a}b) \oplus c$$

$$= (a\overline{b} + \overline{a}b)\overline{c} + (\overline{a}\overline{b} + \overline{a}b)c$$

$$= a\overline{b}.\overline{c} + \overline{a}b\overline{c} + (\overline{a}.\overline{b} + ab)c$$

$$= a\overline{b}.\overline{c} + \overline{a}b\overline{c} + \overline{a}.\overline{b}c + abc$$



در صورت امکان CMOS کند. در صورت امکان CMOS بیک گیت CMOS طراحی کنید که تابع  $(X_2 + \overline{X_2} X_3)$  در پیاده سازی کند. در صورت امکان

اسخ :

ابتدا گیت ها را ساده می کنیم

$$OUT = \overline{X_1(X_2 + \overline{X_2}X_3)} = \overline{X_1(X_2 + X_3)}$$

بنابراین مدار به شکل زیر در می آید:



ورت کند. در صورت CMOS یک گیت CMOS طراحی کنید که تابع CMOS تابع CMOS یک گیت CMOS باشد. در صورت CMOS امکان گیت را ساده کنید. ابعاد قابل قبول را محاسبه کنید. فرض کنید CMOS باسخ :

$$OUT = \overline{X_1 + \overline{X_2}(X_2 + X_3)}$$

$$= \overline{X_1 + \overline{X_2}X_3 + \overline{X_2}X_2}$$

$$= \overline{X_1 + \overline{X_2}X_3}$$



 $L_{\min} = 0.35 \mu m$ 

گزینه قابل قبول این است که:

$$\left(\frac{W}{L}\right)_p = 2 \times \left(\frac{W}{L}\right)_n$$

۱۳- جدول صحت زیر را با استفاده از منطق CMOS سنتی و گروه بندی '1' ها در جدول کارنو و کاهش آنها پیاده سازی  $\frac{W}{L} = \frac{6 \mu m}{0.6 \mu m}$  . بدترین حالت مقاومت معادل شبکه تحریک کانال  $\frac{W}{L} = \frac{6 \mu m}{0.6 \mu m}$  . بازیستورهای کانال  $\frac{W}{L} = \frac{6 \mu m}{0.6 \mu m}$  . بدترین حالت مقاومت معادل شبکه تحریک کانال  $\frac{W}{L} = \frac{6 \mu m}{0.6 \mu m}$  . بدترین حالت مقاومت معادل شبکه تحریک کانال  $\frac{W}{L} = \frac{6 \mu m}{0.6 \mu m}$  .

پاسخ :

$$\left(\frac{W}{L}\right)_p = \frac{6\mu m}{0.6\mu m} \Rightarrow \left(\frac{W}{L}\right)_n = \frac{1}{2} \times \left(\frac{W}{L}\right)_p = \frac{3\mu m}{0.6\mu m}$$

$$\begin{array}{c} c \\ \hline ab \\ \hline 00 \\ \hline \end{array} \begin{array}{c} c \\ \hline 11 \\ \hline \end{array} \begin{array}{c} c \\ \hline \end{array} \begin{array}{c} c \\ \hline \end{array}$$

$$\begin{array}{c} c \\ \hline \end{array}$$

$$\begin{array}{c} c \\ \hline \end{array} \begin{array}{c} c \\ \end{array} \begin{array}{c}$$

$$F = cd + abc + abc + bcd$$

بد ترین حالت برای ترانزیستور های کانال n:

با استفاده از قضیه ترانزیستور های معادل می توانیم فرض کنیم Q معادل  $Q_1$ و  $Q_2$ و  $Q_1$ از سایز

است. 
$$\frac{W}{L_1 + L_2 + L_3} = \frac{3}{0.6 + 0.6 + 0.6} = \frac{3\mu m}{1.8\mu m}$$

$$R_{eq} = \frac{2.5}{\mu_n \times C_{OX} \times \left(\frac{W}{L}\right)_n (V_{DD} - V_{tn})} =$$

$$\frac{2.5}{190\frac{\mu A}{v^2} \times \frac{3}{1.8} (3.3 - 0.7)v} \Omega$$

$$\Rightarrow R_{eq} = 3k\Omega$$



۴-۳۲ مسئله قبل را تکرار کنید اما طراحی خود را بر اساس گروه بندی '0' ها انجام دهید. پاسخ- پاسخ را به عنوان تمرین بر عهده خواننده واگذار می نماییم.

۴-۳۳ جدول صحت زیر را با استفاده از منطق CMOS سنتی و گروه بندی '0' ها در جدول کارنو و کاهش آنها پیاده سازی  $\frac{W}{L} = \frac{6\mu m}{0.6\mu m}$  کنید. فرض کنید برای تمام ترانزیستورهای کانال  $\frac{W}{L} = \frac{6\mu m}{0.6\mu m}$  کانال  $\frac{W}{L} = \frac{6\mu m}{0.6\mu m}$  گذر داشته باشیم چیست؟

پاسخ:

$$\left(\frac{W}{L}\right)_{D} = \frac{6\mu m}{0.6\mu m}$$



$$\overline{F} = ad + bc\overline{d} + \overline{a}.\overline{b}d + \overline{b}.\overline{c}.\overline{d}$$

دترين حالت:

مقاومت معادل در خلال تغییر از  $^{\circ}$  به  $^{\circ}$  در خروجی :

.ت 
$$\frac{W}{L_1 + L_2 + L_3} = \frac{6}{0.6 + 0.6 + 0.6} = \frac{6\mu m}{1.8\mu m}$$
 است.  $Q_2 \circ Q_1 \circ Q_1 \circ Q_2 \circ Q_1 \circ Q_2 \circ Q_1 \circ Q_2 \circ Q_1$  فرض کتیم  $Q_1 \circ Q_2 \circ Q_1 \circ Q_2 \circ Q_2 \circ Q_1 \circ Q_2 \circ Q_2$ 



۴-۳۴ مسئله قبل را تکرار کنید اما طراحی خود را بر اساس گروه بندی '1' ها انجام دهید. جواب- پاسخ را به عنوان تمرین به عهده خواننده می گذاریم.

مسائل ۴-۳۵ الی ۴-۴۷ همگی کاملا مرتبط با SPICE هستند و از آوردن آنها در این بخش خود داری می نمائیم.