

## Projeto T-FIVE: 5a. Entrega

PCS3722: Organização e Arquitetura de Computadores II

Por Wilson Ruggiero

# 5a. Entrega: Implementação do estágio de Execução: estagio\_ex



- Baseado nas especificações que o professor forneceu faça a implementação em VHDL (descrição comportamental) do estágio de execução de instruções – estagio\_ex
- Os sinais de entrada e saída deste estágio devem seguir rigorosamente as especificações fornecidas pelo professor.
- Os testes desta implementação serão feitos integrando-se este estágio com os estágios de busca e de decodificação, que foram implementados nas entregas anteriores.
- Os testes desses estágios devem ser feitos lendo-se o código da rotina swap, que faz parte do programa sort, substituindo-se a última instrução do swap – jalr de retorno de subrotina, por uma instrução de Halt
- Esse código encontra-se a seguir no próximo slide:

#### Programa de teste: estagio\_if, estagio\_id e estagio\_ex



```
Main:
                                                       PC = 00
        ra, swap # chama subrotina swap
  jal
fim:
        zero, fim # Pare
                                                       PC = 04
  jal
swap:
  addi
              zero, 0 # carrega 0 em r10 e
        a0,
                                                       PC = 08
              zero, 3 # carrega 3 em r11 e
                                               PC = 0C
  addi
        a1,
  slli
              a1, 2 \# r5 = r11*4 = 3*4 = 12 (C em hexa) e PC = 10
        t0,
              a0, t0 \# r5 = r10 + r5 e
  add
        t0,
                                                       PC = 0C
              0(t0) # r6 = M[0+12] = 9 e
                                                       PC = 14
        †1,
   w
              4(t0) # r7 = M[4+12] = 7 e
        †2,
                                                       PC = 18
  lw
             0(t0) # M[0+12] = r7 = 7 e
  sw t2,
                                                       PC = 1C
                      \# M\{4+12\} = r6 = 9 e
        †1,
              4(†0)
                                                       PC - 20
  SW
                                                       PC = 24
  halt
                       # Pare a execução
```

OBS.: Se o aluno rodar este código Assembler no montador do T-FIVE ele deve obter o código de máquina a ser carregado na imem para teste do estágio\_if!!!!

### Programa de teste dos estágios de Busca, Decodificação e Execução - código de máquina



Código de máquina a ser carregado na imem:

### Limitações da Bancada de teste

- As decisões alternativas para realização deste projeto são inúmeras e por isso as bancadas de teste não conseguem executar uma verificação completa do projeto realizado
- Mesmo assim, em alguns casos particulares, pequenas variações podem ser observadas em seu conteúdo sem significar que elas estejam erradas
- A bancada de teste servirá para o professor fazer uma primeira análise no projeto de cada grupo, mas a verificação final será feita em cima das forma de onda produzidas pela implementação do grupo e pelo código VHDL dessa implementação.
- Por estes motivos, os valores impressos pela bancada de teste no console do simulador devem ser interpretadas somente pelo professor, pois eles podem apresentar peculiaridades que devem ser devidamente interpretadas.

### Ajuda para depuração



- A utilização dos sinais mnemônicos que identificam as instruções de máquina podem facilitar a depuração da implementação dos estágios do Pipeline do projeto T-FIVE
- Esses sinais são:
  - COP\_if, COP\_id, COP\_ex, COP\_mem e COP\_wb.
- Todo conjunto de sinais nas formas de onda produzidas devem iniciar com os seguintes sinais:
  - Clock, COP\_if, COP-id, ...., até o último dos sinais COP's que estão sendo produzidos na corrente implementação

| Signal name | Value  | ı   | . 2 | 0    | . 4  | 0    | . 6  | 0      | 8   | 10  | 10  | 0 . | 13   | 20     | 140    |
|-------------|--------|-----|-----|------|------|------|------|--------|-----|-----|-----|-----|------|--------|--------|
| ЛГ clock    | 0 to 1 |     |     |      |      |      |      | $\Box$ |     |     |     |     |      |        | 150 ns |
| лг COP_if   | HALT   | JAL | NOP | ADDI | ADDI | SLLI | ADD  |        | W   |     | SW  |     | HALT |        |        |
| лг COP_id   | HALT   | NOP | JAL | NOP  | AD   | DI   | SLLI | ADD    |     | W   | (   | SW  |      |        | HALT   |
| лг СОР_ех   | HALT   | NO  | )P  | JAL  | NOP  | AD   | DI   | SLLI   | ADD | ( L | w X | NOP | S    | w X    | HALT   |
| лг COP_mem  | HALT   | NOP |     | JAL  | NOP  | AD   | DI   | SLLI   | ADD | LV  | I   | NOP | SW   | X HALT |        |

### Forma de onda que deve ser gerada:



|   | Signal name               |
|---|---------------------------|
|   | ЛГ clock                  |
|   | лг COP_if                 |
|   | лг COP_id                 |
|   | лг СОР_ех                 |
|   | лг COP_mem                |
| ١ | ⊞ лг BID                  |
| \ | ⊞ лг BEX                  |
|   | <b>⊞ ЛГ BMEM</b>          |
|   | <b>⊞ J</b> JJ MemToReg_ex |
|   | лг RegWrite_ex            |
| \ | лг MemWrite_ex            |
|   | лг MemRead_ex             |
| ١ | ⊞ ЛГ NPC_ex               |
| \ | ⊞ ЛГ ula_ex               |
|   | <b>⊞ Л</b> dado_arma_ex   |
|   | ⊞ лг rs1_ex               |
|   | ⊞ ЛГ rs2_ex               |
|   | ⊞ ЛГ rd_bmem_ex           |
|   | ⊞ ЛГ ex_fw_A              |
|   | ⊕ лг ex_fw_B              |
|   | ex_fw_A_Branch  ■         |
|   | ex_fw_B_Branch  ■         |
|   | лг Pare_if                |
|   |                           |

**J** Keep\_simulating

- Na bancada de teste, os testes devem ser executados por 150 ns e devem produzir formas de onda com os seguintes sinais (nessa ordem):
  - clock
  - COP\_if, COP\_id, COP\_ex, COP\_mem,
  - **■** BID, BEX,
  - BMEM, sinais que compõem o BMEM iniciando pelos bits mais significativos,
  - ex\_fw\_A, ex\_fw\_B,
  - ex\_fw\_A\_Branch, ex\_fw\_B\_Branch,
  - Pare if
  - keep\_simulating

### Relatório da 5a. Entrega



O relatório desta entrega deve descrever a implementação em VHDL feita para o estágio de execução destacando as suas principais características, tais como:

- Quais conflitos demandam antecipação de dados para resolve-los?
  - Para cada um deles, explicar como ele é detectado, onde estão os dados necessários e como traze-los para o local demandado?
- Como é feita a antecipação de valores no caso de uma instrução lw seguida de outra sw, ambas referenciando o mesmo registrador, como no exemplo:

```
lw t0, 0(t1)
sw t0, 0(t0)
```

- Como é feito a antecipação de dados em conflitos envolvendo as instruções de desvio condicional?
  - Explique como detecta-los, onde estão os dados necessários e como resolve-los?
- Demais características que o grupo achar necessário ou relevante descrever.
- Este relatório deve iniciar com a declaração do que cada membro do grupo fez nesta entrega
- Pede-se para que **o relatório não seja assinado com os certificados digitais**, pois se assim for, ele impede que o professor possa colocar os comentários no próprio relatório. Os alunos podem assinar simplesmente com a imagem de suas assinaturas.

# estagio\_ex – Declaração de Entidade fornecida pelo Professor

```
-MODÚLO DE BUSCA - ID -----
library ieee;
vse ieee.std_logic_1164.all;
use ieee.std_logic_arith.all;
use ieee.std_logic_signed.all;
library work;
use work.tipos.all;
```

### Estagio\_id - Declaração de Entidade

```
entity estagio_ex is
  port(
          -- Entradas
          clock
                                : in std logic;
                                                                     -- Relógio do Sistema
                                : in std_logic_vector (151 downto 0); -- Dados vindos do id
          BEX
          COP ex
                                : in instruction type:
                                                                     -- Mnemônico no estágio ex
          ula_mem
                                : in std_logic_vector (031 downto 0); -- ULA no estágio de Memória
                                : in std_logic_vector (004 downto 0); -- rs1 no estágio id para o ex
          rs1_id_ex
                                : in std_logic_vector (004 downto 0); -- rs2 no estágio id para o ex
          rs2_id_ex
          MemRead_mem
                                : in std_logic;
                                                                     -- Leitura na memória no mem
          RegWrite_mem
                                : in std logic;
                                                                     -- Escrita nos regs. no mem
                                : in std logic vector (004 downto 0); -- Destino nos regs. mem
          rd mem
          RegWrite_wb
                                : in std logic:
                                                                     -- Escrita nos regs no estágio wb
                                : in std logic vector (004 downto 0); -- Destino no regs no estágio wb
          rd wb
          writedata wb
                                : in std logic vector (031 downto 0); -- Dado a ser escrito no regs.
                                     std logic vector (031 downto 0): -- Saída da memória no mem
          Memval mem
          -- Saídas
          MemRead ex
                                : out std logic;
                                                                     -- Leitura da memória no ex
          rd ex
                                : out std_logic_vector (004 downto 0); -- Destino dos regs no ex
                                : out std logic vector (031 downto 0); -- ULA no estágio ex
          ULA ex
                                : out std logic vector (001 downto 0); -- Dado comparado em A no id
          ex fw A Branch
                                                                     -- em desvios com forward
          ex_fw_B_Branch
                                : out std_logic_vector (001 downto 0); -- Dado comparado em B no id
                                                                     -- em desvios com forward
          BMEM
                                : out std_logic_vector (115 downto 0) := (others => '0'); -- dados para mem
          COP mem
                                : out instruction type := NOP
                                                                     -- Mnemônico no estágio mem
end entity;
```

### Definição dos sinais do estágio ex

#### Sinais de entrada do estágio ex:

- clock: sinal de base de tempo gerada na bancada de teste e serve a todos os estágios
- BEX: sinal contendo as informações vindas do estágio id;
- COP\_ex: mnemônico da instrução presente no estágio ex;
- ula\_mem: vinda do estágio memória contendo o valor da saída da ULA no estágio de Memória;
- rs1\_id\_ex: valor do campo rs1 no estágio id enviado para o estágio ex;
- rs2\_id\_ex: valor do campo rs2 no estágio id enviado para o estágio ex;
- MemRead\_mem: indica presença de uma instrução de leitura na memória no estágio mem;
- RegWrite\_mem: instrução de escrita nos regs. no estágio mem;
- rd\_mem: endereço destino nos regs. da instrução que no estágio mem;
- RegWrite\_wb: instrução de escrita nos regs no estágio wb;

### Definição dos sinais do estágio ex (cont.)

- rd\_wb: endereço destino nos regs da instrução que se encontra no estágio wb;
- writedata\_wb: valor do dado a ser escrito nos regs. no estágio wb;
- Memval\_mem: valor da saída da unidade de memória no estágio mem;

#### Sinais de saída do estágio ex:

- MemRead\_ex: indica presença de uma instrução de leitura da memória no estágio ex;
- rd\_ex: valor do campo destino dos regs da instrução presente no estágio ex;
- ula\_ex: valor da saída da ULA da instrução presente no estágio ex;
- ex\_fw\_A\_Branch: valor do dado a ser comparado na posição A no estágio id nas instruções de desvio condicional com conflitos;
- ex\_fw\_B\_Branch: valor do dado a ser comparado na posição B no estágio id nas instruções de desvio condicional com conflitos;
- COP\_mem: mnemônico da instrução que se encontra no estágio mem;

### Definição dos sinais do estágio ex (cont.)

BMEM: sinal enviado ao estágio mem que possui 116 bits alocados da seguinte forma:

```
BMEM(115 downto 114) <= MemToReg_ex;
BMEM(113) <= RegWrite_ex;
BMEM(112) <= MemWrite_ex;
BMEM(111) <= MemRead_ex;
BMEM(110 downto 079) <= NPC_ex;
BMEM(078 downto 047) <= ULA_ex;
BMEM(046 downto 015) <= dado_arma_ex;
BMEM(014 downto 010) <= rs1_ex;
BMEM(009 downto 005) <= rs2_ex;
BMEM(004 downto 000) <= rd_ex;
```

- Nas formas de onda que incluem o sinal BMEM, a ordem de seus sinais internos iniciando pelos de bits mais significativos é a mostrada neste slide.
- É possível que nem todos sinais deste estágio sejam necessários.

### Funções executadas pelo estágio

- Neste estágio são executadas as instruções do tipo RR e calculado os endereços de memória referenciados pelas instruções de load (lw) e store (sw).
- O módulo que implementa a antecipação de valores (Forwarding fw) é feita neste estágio num módulo separado dentro do estágio ex.
- A unidade lógica e aritmética ULA fica neste estágio.
- Os multiplexadores de estrada da ULA que selecionam os valores corretos dependendo da antecipação de valor desejado ficam neste estágio.
- A definição dos sinais de entrada e saída do estágio ex encontram-se definidos também na declaração da entidade estágio ex e são passados pelo registrador
   BEX vindo do estágio id e pelo BMEM indo para o estágio mem.

### Informações e Módulos do estágio ex

- As informações passadas deste estágio para o estágio mem devem ser feitas por meio de um registrador (BMEM). Para identificar clara e textualmente cada campo desse registrador pode-se utilizar o mecanismo do VHDL de definição de apelidos ("alias")
- Foi adicionado um sinal, para fins de depuração, chamado COP\_ex que identifica a instrução (mnemônico) sendo processada pelo estágio
- Neste estágio deve ser implementado também o módulo de antecipação de valores – forwarding - fw
- Devem existir diversos sinais vindos de outros módulos que são necessários para a realização das funções alocadas ao estágio ex
- A definição dos sinais vindos de outros módulos encontra-se também nos comentários da declaração da entidade do estágio ex

### Bancada de testes para o estágio ex

- A bancada de testes que os alunos devem utilizar é a fornecida pelo professor
- Essa bancada de testes realiza um **teste parcial deste estágio**, pois a maioria das funcionalidades das instruções de máquina ainda não são possíveis de serem conseguidas (faltam os demais estágios)

A bancada de testes determina a leitura do código de máquina que se encontra na memória de instruções – imem, sendo enviada para o estágio id e os seguintes, para ali ter a continuação de sua execução

Os arquivos (.vhd) da especificação do estágio if, id e ex e sua bancada de teste encontram-se disponíveis para download na ferramenta "Atividades", ou na página que detalha as informações para a 5ª. entrega do projeto T-FIVE no site da disciplina no sistema Tidia Ae

### Informações sobre as bancadas de teste

Como teste adicional, os alunos podem também utilizar o seguinte programa para testar este estágio ex:

#### Main:

halt

|      | addi | sp, | zero,   | 4  | # carrega sp = r2 = 4                              | PC = 00 |
|------|------|-----|---------|----|----------------------------------------------------|---------|
|      | addi | a5, | zero,   | 15 | # a5 = r15 = 15                                    | PC = 04 |
|      | addi | ra, | zero,   | 10 | # ra = r1 = 10                                     | PC = 08 |
|      | addi | gp, | zero,   | 6  | # gp = r3 = 6                                      | PC = 0C |
|      | add  | sp, | ra,     | gp | # Registrador sp escrito gp = r3, sp = r2 = 16     | PC = 10 |
|      | slt  | a2, | sp,     | ra | # 1° operando(sp) depende de ra = r1, a2 = r12 = 0 | PC = 14 |
|      | slt  | а3, | t1,     | sp | # 2° operando(sp) depende de t1 = r6, a3 = r13 = 1 | PC = 18 |
|      | add  | a4, | sp,     | sp | # 1° (sp) & 2° (sp) depende de a4 = r14 = 32       | PC = 1C |
|      | sw   | a5, | 100(sp) |    | # A base (sp) depende de a5 = r15,M[116] = 15      | PC = 20 |
| fim: |      |     |         |    |                                                    |         |

PC = 24

# Pare

### Informações sobre as bancadas de teste

O código de máquina deste novo programa de teste a ser utilizada em conjunto com a Bancada de teste é o seguinte:

Se o programa assembler do slide anterior for submetido ao montador do T-FIVE, este código de máquina será obtido.



## Perguntas e Dúvidas ?????



### 5a. Entrega: Implementação do estágio de Execução de instruções

A data limite para esta entrega é: 15/07/2024 - 17:00 horas



Procurem fazer um relatório que possa ser incrementado `a medida que as próximas implementações forem sendo realizadas

#### Bom Trabalho a todos!!!!!!