



# Instituto Politécnico Nacional Centro de Investigación en Computación

Lenguajes de descripción de hardware

Práctica 5 - Máquinas de estados finitos

# PROFESOR:

M. EN C. OSVALDO ESPINOSA SOSA

Por:

Ing. Ricardo Aldair Tirado Torres

Ciudad de México, 2 de junio de 2024

# Tabla de contenido

| 1. | Objetivos                                                    | 2  |
|----|--------------------------------------------------------------|----|
| 2. | FSM con flip-flops en estilo $One	ext{-}Hot$                 | 3  |
| 3. | FSM con flip-flops en estilo $\mathit{One-Hot}$ modificado   | 5  |
| 4. | ${ m FSM}$ por comportamiento (estilo ${\it Minimal~Bits}$ ) | 7  |
| 5. | FSM por comportamiento (estilo $One	ext{-}Hot)$              | 10 |
| 6. | FSM con registros de corrimiento                             | 13 |
|    | 6.1. Dos registros de corrimiento                            | 13 |
|    | 6.2. Un registro de corrimiento                              | 13 |
| 7. | Conclusiones                                                 | 16 |
| 8. | Anexos                                                       | 17 |
|    | 8.1. Descripciones del hardware                              | 17 |
|    | 8.2. Bancos de pruebas ( <i>Test Benches</i> )               | 25 |

# 1. Objetivos

- Implementar una máquina de estados finitos, utilizando lenguajes de descripción de hardware.
- Utilizar las ecuaciones de los flip-flops para codificar en estilo *One-Hot* original y modificado, y observar la implementación de hardware del visor RTL.
- Conocer algunos de los estilos de codificación para máquinas de estados finitos, como Minimal Bits y One-Hot.
- Describir por comportamiento a una máquina de estados finitos y analizar, por medio del State Machine Viewer, como es que el software codifica los estados, así como el diagrama de estados arrojado por Quartus.
- Diseñar una máquina de estados finitos empleando otras técnicas diferentes a los estilos de codificación y ecuaciones de flip-flops. Diferenciar la implementación de hardware entre este diseño y los anteriores.

# 2. FSM con flip-flops en estilo *One-Hot*

### Actividad 1

Describir una FSM que resuelva el problema de detectar una secuencia de cuatro unos seguidos o cuatro ceros seguidos incluso secuencias traslapadas. Usar el estilo "ONE - HOT" utilizando 9 flip-flops para el estado:

| Estado | у8 | у7 | у6 | у5 | у4 | у3 | y2 | y1 | y0 |
|--------|----|----|----|----|----|----|----|----|----|
| Α      | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  |
| В      | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  |
| С      | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  |
| D      | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  |
| Е      | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  |
| F      | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  |
| G      | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  |
| Н      | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |
| 1      | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |

Diseñar utilizando las ecuaciones de los flip-flops. Compilar y simular. Observar el resultado en el visor RTL.

La visualización RTL de la máquina de estados finitos o FSM (siglas en inglés de *Finite-State Machine*), descrita en estilo *One-Hot*, se muestra en la Figura 1. La implementación en hardware utiliza a los 9 flip-flops descritos en el código y los interconecta de acuerdo a la ecuaciones descritas, haciendo uso de múltiples compuertas lógicas. Las simulaciones se visualizan en la Figura 2. Se observa que primero detecta 4 ceros consecutivos y pone en alto a S, aunque W inicia con "01". Después de restablecer el sistema (utilizando a RST), la FSM detecta 4 unos consecutivos y pone nuevamente en alto a S, para después volver a ponerla en bajo, ya que la secuencia continúa con "01".

En los Anexos se localiza la descripción de la FSM con estilo *One-Hot*. Además de las entradas y salida, se declararon 9 flip-flops y con una lista sensible a los flancos de subida de CLK y de bajada de RST, se describió el comportamiento de cada flip-flop, de acuerdo a su ecuación obtenida. Al momento de restablecer el sistema, se inicializa a cada flip-flop, tomando el estilo *One-Hot*.



Figura 1: Diagrama RTL de la FSM, descrita con las ecuaciones de los flip-flops codificados en One-Hot.



Figura 2: Simulación de la FSM, descrita con las ecuaciones de los flip-flops codificados en One-Hot, en el visor de formas de onda de ModelSim.

# 3. FSM con flip-flops en estilo *One-Hot* modificado

| Estado | y8 | у7 | y6 | у5 | у4 | у3 | y2 | y1 | y0 |
|--------|----|----|----|----|----|----|----|----|----|
| Α      | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |
| В      | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 1  |
| С      | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 1  |
| D      | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 1  |
| Е      | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 1  |
| F      | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 1  |
| G      | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 1  |
| Н      | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1  |
| 1      | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  |

La visualización RTL de la FSM, descrita en estilo *One-Hot* modificado, se muestra en la Figura 3. La implementación en hardware utiliza a los 9 flip-flops descritos en el código y los interconecta de acuerdo a la ecuaciones descritas, haciendo uso de múltiples compuertas lógicas. Las simulaciones se visualizan en la Figura 4. Se observa que primero detecta 4 ceros consecutivos y pone en alto a S, aunque W inicia con "01". Después de restablecer el sistema (utilizando a RST), la FSM detecta 4 unos consecutivos y pone nuevamente en alto a S, para después volver a ponerla en bajo, ya que la secuencia continúa con "01".

En los Anexos se localiza la descripción de la FSM con estilo *One-Hot* modificado. Además de las entradas y salida, se declararon 9 flip-flops y con una lista sensible a los flancos de subida de CLK y de bajada de RST, se describió el comportamiento de cada flip-flop, de acuerdo a su ecuación obtenida. Al momento de restablecer el sistema, se inicializa a cada flip-flop, tomando el estilo *One-Hot* modificado. En comparación con la Actividad 1, el circuito tiene el mismo funcionamiento e implementa la misma cantidad de flip-flops, unicamente cambia el estilo de codificación alterando un poco las ecuaciones del estilo original.



Figura 3: Diagrama RTL de la FSM, descrita con las ecuaciones de los flip-flops codificados en One-Hot modificado.



Figura 4: Simulación de la FSM, descrita con las ecuaciones de los flip-flops codificados en One-Hot modificado, en el visor de formas de onda de ModelSim.

# 4. FSM por comportamiento (estilo *Minimal Bits*)

### Actividad 3

Describir por comportamiento la FSM del problema que está siendo considerado (como las descripciones vistas en clase). Indicar al compilador usar códigos del registro de estado en forma "minimal bits". Compilar, simular y ver resultado en el visor RTL, ¿se genera el diagrama de estados y la tabla de códigos en los reportes? Para indicar al compilador qué

códigos del registro de estado debe usar se debe ir al menú de Quartus correspondiente:

Assignments > Settings > Analysis & sinthesis > StateMachineProcessing

La visualización RTL de la FSM, descrita por comportamiento en estilo *Minimal Bits*, se muestra en la Figura 5. En comparación a la Actividad 1 y 2, se implementan solo 2 compuertas lógicas OR, un multiplexor de 4 bits, un selector, un flip-flop D y dos registros de estados. En la Figura 6 se observa el diagrama de estados reportado por el *State Machine Viewer*, que corresponde con el diagrama visto en clase. Además, en la Figura 7 se tiene la tabla de códigos utilizada por el software de Quartus, que corresponde al estilo *One-Hot* modificado. Finalmente, en la Figura 8 se hallan todas las transiciones de los estados y que condición se debe dar para hacer el cambio del estado actual al estado destino.

Las simulaciones se visualizan en la Figura 9. El comportamiento es el mismo que el descrito en actividades anteriores.

En los Anexos se localiza la descripción de la FSM descrita por comportamiento y en estilo *Minimal Bits*. Además de las entradas y salida, se declararon a los 9 estados de la FSM como parámetros, así como dos registros, uno para almacenar el estado actual y otro para el siguiente estado. En una lista sensible se detectan a los flancos de subida de CLK y de bajada de RST y dentro de esta, empleando una estructura *case*, se describió el comportamiento de cada estado y el estado destino de acuerdo al valor de la señal entrada W.



Figura 5: Diagrama RTL de la FSM, descrita por comportamiento en codificación *Minimal Bits*.



Figura 6: Diagrama de estados generado por el  $State\ Machine\ Viewer\ de$  la FSM estilo  $Minimal\ Bits.$ 

|   | Name | 1 | н | G | F | Е | D | С | В | Α |
|---|------|---|---|---|---|---|---|---|---|---|
| 1 | Α    | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 2 | В    | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 1 |
| 3 | С    | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 0 | 1 |
| 4 | D    | 0 | 0 | 0 | 0 | 0 | 1 | 0 | 0 | 1 |
| 5 | E    | 0 | 0 | 0 | 0 | 1 | 0 | 0 | 0 | 1 |
| 6 | F    | 0 | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 1 |
| 7 | G    | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 0 | 1 |
| 8 | Н    | 0 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 1 |
| 9 | ı    | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 |

Figura 7: Tabla de códigos (tipo *One-Hot* modificado) generada por el *State Machine Viewer* de la FSM estilo *Minimal Bits*.

|    | Source State | Destination State | Condition |
|----|--------------|-------------------|-----------|
| 1  | Α            | В                 | (!W)      |
| 2  | Α            | F                 | (W)       |
| 3  | В            | С                 | (!W)      |
| 4  | В            | F                 | (W)       |
| 5  | С            | D                 | (!W)      |
| 6  | С            | F                 | (W)       |
| 7  | D            | F                 | (W)       |
| 8  | D            | Е                 | (!W)      |
| 9  | Е            | F                 | (W)       |
| 10 | Е            | Е                 | (!W)      |
| 11 | F            | G                 | (W)       |
| 12 | F            | В                 | (!W)      |
| 13 | G            | Н                 | (W)       |
| 14 | G            | В                 | (!W)      |
| 15 | Н            | I                 | (W)       |
| 16 | Н            | В                 | (!W)      |
| 17 | I            | I                 | (W)       |
| 18 | I            | В                 | (!W)      |

Figura 8: Tabla de transiciones generada por el  $State\ Machine\ Viewer\ de$  la FSM estilo  $Minimal\ Bits.$ 



Figura 9: Simulación de la FSM estilo  $Minimal\ Bits$ , en el visor de formas de onda de ModelSim.

# 5. FSM por comportamiento (estilo *One-Hot*)

### Actividad 4

Repetir el inciso 3 pero indicando codificación "ONE - HOT". ¿Qué códigos ONE-HOT fueron utilizados, como los de la tabla normal o la modificada?

La visualización RTL de la FSM, descrita por comportamiento en estilo *One-Hot*, se muestra en la Figura 10. En comparación a la Actividad 1 y 2, se implementan solo 2 compuertas lógicas OR, un multiplexor de 4 bits, un selector, un flip-flop D y dos registros de estados. En la Figura 11 se observa el diagrama de estados reportado por el *State Machine Viewer*, que corresponde con el diagrama visto en clase. Además, en la Figura 12 se tiene la tabla de códigos utilizada por el software de Quartus, que corresponde al estilo *One-Hot* modificado. Finalmente, en la Figura 13 se hallan todas las transiciones de los estados y que condición se debe dar para hacer el cambio del estado actual al estado destino.

Las simulaciones se visualizan en la Figura 14. El comportamiento es el mismo que el descrito en actividades anteriores.

En los Anexos se localiza la descripción de la FSM descrita por comportamiento y en estilo *One-Hot*. La única diferencia de este código con el de la Actividad 3, es el tipo de codificación utilizada en parámetros, ya que se utilizó el *One-Hot*, no obstante, Quartus implementará siempre el estilo *One-Hot* modificado.



Figura 10: Diagrama RTL de la FSM, descrita por comportamiento en codificación One-Hot.



Figura 11: Diagrama de estados generado por el  $State\ Machine\ Viewer\ de$  la FSM estilo  $One ext{-}Hot.$ 

|   | Name | 1 | н | G | F | E | D | С | В | Α |
|---|------|---|---|---|---|---|---|---|---|---|
| 1 | Α    | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 2 | В    | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 1 |
| 3 | C    | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 0 | 1 |
| 4 | D    | 0 | 0 | 0 | 0 | 0 | 1 | 0 | 0 | 1 |
| 5 | E    | 0 | 0 | 0 | 0 | 1 | 0 | 0 | 0 | 1 |
| 6 | F    | 0 | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 1 |
| 7 | G    | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 0 | 1 |
| 8 | Н    | 0 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 1 |
| 9 | 1    | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 |

Figura 12: Tabla de códigos (tipo *One-Hot* modificado) generada por el *State Machine Viewer* de la FSM estilo *One-Hot*.

|    | Source State | Destination State | Condition |
|----|--------------|-------------------|-----------|
| 1  | Α            | В                 | (!W)      |
| 2  | Α            | F                 | (W)       |
| 3  | В            | С                 | (!W)      |
| 4  | В            | F                 | (W)       |
| 5  | С            | D                 | (!W)      |
| 6  | С            | F                 | (W)       |
| 7  | D            | F                 | (W)       |
| 8  | D            | Е                 | (!W)      |
| 9  | E            | F                 | (W)       |
| 10 | Е            | Е                 | (!W)      |
| 11 | F            | G                 | (W)       |
| 12 | F            | В                 | (!W)      |
| 13 | G            | Н                 | (W)       |
| 14 | G            | В                 | (!W)      |
| 15 | Н            | I                 | (W)       |
| 16 | Н            | В                 | (!W)      |
| 17 | I            | I                 | (W)       |
| 18 | I            | В                 | (!W)      |

Figura 13: Tabla de transiciones generada por el  $State\ Machine\ Viewer\ de$  la FSM estilo  $One ext{-}Hot.$ 



Figura 14: Simulación de la FSM estilo *One-Hot*, en el visor de formas de onda de ModelSim.

# 6. FSM con registros de corrimiento

### Actividad 5

En ocasiones se puede resolver un problema utilizando un método diferente. ¿Se podrá resolver el problema utilizando dos registros de corrimiento de 4 bits?, ¿Uno para detectar los ceros y otros para detectar los unos consecutivos?, ¿Se podrá resolver con un solo registro de corrimiento? Compilar y simular.

### 6.1. Dos registros de corrimiento

La visualización RTL de la FSM, utilizando 2 registros de corrimiento, se muestra en la Figura 15. El circuito hace uso de dos registros de 3 bits (el bit faltante corresponde al valor de W), dos comparadores, una compuerta OR y un registro a la salida para S.

Las simulaciones se visualizan en la Figura 16. El comportamiento es el mismo que el descrito en actividades anteriores, siendo la única diferencia que se visualiza el corrimiento de bits en la simulación. Cuando el registro "Zeros" o "Ones" es exactamente igual a "1111", significa que hubo una secuencia de 4 ceros o 4 unos, consecutivos.

En los Anexos se localiza la descripción de la FSM utilizando 2 registros de corrimiento. Además de las entradas y salida, se declararon dos registros de 4 bits. En una lista sensible se detectan a los flancos de subida de CLK y de bajada de RST y dentro de esta se realiza el corrimiento de bits, de acuerdo al valor de la entrada W. Una vez que se detectan 4 valores consecutivos (ya sean unos o ceros), con una estructura *if*, se pone la salida S en alto, de lo contrario, S estará en bajo.

# 6.2. Un registro de corrimiento

La visualización RTL de la FSM, utilizando un registro de corrimiento, se muestra en la Figura 17. El circuito hace uso de un registro de 4 bits para corrimiento, un registro de 1 bit para la diferenciación de la secuencia de ceros y unos, dos multiplexores, un comparador y un registro a la salida para S.

Las simulaciones se visualizan en la Figura 18. El comportamiento es el mismo que el descrito en actividades anteriores, siendo la única diferencia que se visualiza el corrimiento de bits en la simulación. Cuando el registro "ZerosOnes" es exactamente igual a "1111", significa que hubo una secuencia de 4 ceros o 4 unos, consecutivos.

En los Anexos se localiza la descripción de la FSM utilizando un registro de corrimiento. Además de las entradas y salida, se declararon dos registros de 4 bits. En una lista sensible se detectan a los flancos de subida de CLK y de bajada de RST y dentro de esta se realiza el corrimiento de bits, de acuerdo al valor de la entrada W. El método difiere del circuito con 2 registros de corrimiento, debido a que, en lugar de usar un registro para detectar un tipo de secuencia, ahora se utiliza el mismo regreso para detectar ambas secuencias, siendo el corrimiento hacia la izquierda para detectar unos y hacia la derecha para detectar ceros. Una vez que se detectan 4 valores consecutivos (ya sean unos o ceros), con una estructura if, se pone la salida S en alto, de lo contrario, S estará en bajo.



Figura 15: Diagrama RTL de la FSM, utilizando 2 registros de corrimiento.



Figura 16: Simulación de la FSM, utilizando 2 registros de corrimiento, en el visor de formas de onda de ModelSim.



Figura 17: Diagrama RTL de la FSM, utilizando un solo registro de corrimiento.



Figura 18: Simulación de la FSM, utilizando un solo registro de corrimiento, en el visor de formas de onda de ModelSim.

## 7. Conclusiones

En conclusión, se implementaron los 4 circuitos en lenguaje Verilog de manera exitosa.

Para los latches RS y D, se implementaron de manera correcta, usando la directiva keep para observar que, al mantenerse las señales internas en el módulo, se utilizan más compuertas lógicas, en el visor RTL, y más celdas lógicas, en el Technology Map Viewer. Esto puede resultar en una desventaja, ya que al realizar la simulación con retardos (modo lento de 85°C), se observa que los circuitos con directiva keep, son ligeramente más lentos.

Para el flip-flop D, se describió el módulo usando la configuración maestro-esclavo con 2 latches D, pero se realizó el mismo análisis que con los latches RS y D, concluyendo en que, las instancias mantienen las señales internas, generando más compuertas y celdas lógicas, y el retardo sigue siendo mayor cuando se emplea a la directiva *keep*.

Para el latch D y el flip-flop D, se observó con el *Chip Planner* que no se implementan en los mismos recursos, ya que el latch se implementa en la *Look Up Table* de un elemento lógico, mientras que el flip-flop se implementa de forma directa en el elemento lógico.

Con el uso de simulaciones con retardos, se visualizó que los circuitos implementados tienen una frecuencia máxima de operación, puesto que en el peor de los casos, la señal de salida va retrasando su respuesta a la señal de entrada

Finalmente, se asignaron los pines correspondientes en la placa de desarrollo para programar el dispositivo y realizar las pruebas pertinentes en hardware.

En los Anexos se pueden encontrar los códigos implementados junto con sus respectivos bancos de pruebas.

# 8. Anexos

# 8.1. Descripciones del hardware

```
1 module FSM_OneHot(
2 input
          CLK, RST, W,
3 output reg S
4);
5 reg Y0;
6 reg Y1;
7 reg Y2;
8 reg Y3;
9 reg Y4;
10 reg Y5;
11 reg Y6;
12 reg Y7;
13 reg Y8;
14 always @(posedge CLK, negedge RST)
15 begin
16 if (!RST)
   begin
17
    YO <= 1;
    Y1 <= 0;
19
    Y2 <= 0;
    Y3 <= 0;
21
    Y4 <= 0;
22
    Y5 <= 0;
23
    Y6 <= 0;
    Y7 <= 0;
25
    Y8 <= 0;
    S \ll 0;
27
   end
28
   else
   begin
30
    YO <= 0;
31
    Y1 <= Y0 & ~W | Y5 & ~W | Y6 & ~W | Y7 & ~W | Y8 & ~W;
32
    Y2 <= Y1 & ~W;
33
    Y3 \le Y2 \& W;
34
    Y4 \le Y3 & W | Y4 & W;
35
    Y5 <= Y0 & W | Y1 & W | Y2 & W | Y3 & W | Y4 & W;
    Y6 \le Y5 \& W;
37
    Y7 <= Y6 & W;
    Y8 <= Y7 & W | Y8 & W;
39
    S <= Y3 & ~W | Y4 & ~W | Y7 & W | Y8 & W;
```

```
41 end
42 end
43 endmodule
```

Programa 1: Descripción en Verilog de la máquina de estados finitos, utilizando flip-flops codificados en *One-Hot*.

```
1 module FSM_OneHotM(
2 input
            CLK, RST, W,
3 output reg S
4);
5 reg Y0;
6 reg Y1;
7 reg Y2;
8 reg Y3;
9 reg Y4;
10 reg Y5;
11 reg Y6;
12 reg Y7;
13 reg Y8;
14 always @(posedge CLK, negedge RST)
15 begin
   if (!RST)
16
   begin
17
    YO <= 0;
18
    Y1 <= 0;
19
    Y2 <= 0;
20
    Y3 <= 0;
21
    Y4 <= 0;
    Y5 <= 0;
23
    Y6 <= 0;
24
    Y7 <= 0;
25
    Y8 <= 0;
26
    S <= 0;
27
   end
28
   else
   begin
30
    YO <= 1;
31
    Y1 <= ~Y0 & ~W | Y5 & ~W | Y6 & ~W | Y7 & ~W | Y8 & ~W;
32
    Y2 <=
          Y1 & ~W;
33
           Y2 & ~W;
    Y3 <=
34
            Y3 & ~W | Y4 & ~W;
    Y4 <=
35
    Y5 <=
            YO &
                  W | Y1 & W | Y2 & W | Y3 & W | Y4 &
    Y6 <=
            Y5 &
                  W;
37
            Y6 & W;
    Y7 <=
    Y8 <= Y7 & W | Y8 & W;
```

```
40 S <= Y3 & ~W | Y4 & ~W | Y7 & W | Y8 & W;
41 end
42 end
43 endmodule
```

Programa 2: Descripción en Verilog de la máquina de estados finitos, utilizando flip-flops codificados en *One-Hot* modificado.

```
nodule FSM_Behavior_MB(
2 input
          CLK, RST, W,
3 output reg S
4);
6 parameter A = 4'b0001;
7 parameter B = 4'b0010;
8 parameter C = 4'b0011;
9 parameter D = 4'b0100;
parameter E = 4'b0101;
parameter F = 4'b0110;
parameter G = 4'b0111;
parameter H = 4'b1000;
14 parameter I = 4'b1001;
reg [3:0] State;
reg [3:0] NextState;
18 always @(posedge CLK, negedge RST)
19 begin
  if (!RST)
   begin
    State = A;
22
    S = 0;
23
   end
24
   else
25
26
   begin
    case(State)
27
    A:
28
    if(W)
29
      NextState = F;
     else
31
      NextState = B;
32
    B:
33
     if(W)
34
      NextState = F;
     else
36
      NextState = C;
    C:
```

```
if(W)
      NextState = F;
41
     else
      NextState = D;
42
    D:
43
    if(W)
44
     NextState = F;
     else
46
     begin
     S = 1;
48
      NextState = E;
49
     end
50
    E:
51
    if(W)
     begin
53
     S = 0;
     NextState = F;
55
     end
56
     else
57
      NextState = E;
58
59
    F:
    if(W)
60
      NextState = G;
    else
62
      NextState = B;
63
64
    G:
    if(W)
65
      NextState = H;
66
     else
67
      NextState = B;
    H:
69
    if(W)
70
    begin
71
      S = 1;
72
     NextState = I;
73
     end
74
     else
     NextState = B;
76
    I:
77
     if(W)
     NextState = I;
     else
80
     begin
81
      S = 0;
82
    NextState = B;
83
```

```
84    end
85    endcase
86    State = NextState;
87    end
88    end
89    endmodule
```

Programa 3: Descripción en Verilog de la máquina de estados finitos, utilizando codificación *Minimal Bits*.

```
nodule FSM_Behavior_OneHot(
         CLK, RST, W,
2 input
3 output reg S
4);
6 parameter A = 9'b000000001;
7 parameter B = 9'b000000010;
8 parameter C = 9'b000000100;
9 parameter D = 9'b000001000;
parameter E = 9'b000010000;
parameter F = 9'b000100000;
parameter G = 9'b001000000;
parameter H = 9'b010000000;
parameter I = 9'b100000000;
15 reg [8:0] State;
reg [8:0] NextState;
18 always @(posedge CLK, negedge RST)
19 begin
20 if (!RST)
 begin
   State = A;
   S = 0;
23
24 end
  else
25
   begin
   case(State)
27
   A:
29
    if(W)
     NextState = F;
30
31
     NextState = B;
32
   B:
    if(W)
34
     NextState = F;
   else
36
```

```
NextState = C;
37
    C:
38
39
    if(W)
     NextState = F;
40
    else
41
      NextState = D;
42
    D:
    if(W)
44
      NextState = F;
     else
46
    begin
47
     S = 1;
48
     NextState = E;
49
    end
50
    E:
51
    if(W)
    begin
53
    S = 0;
54
     NextState = F;
55
     end
56
57
    else
     NextState = E;
58
    F:
    if(W)
60
     NextState = G;
61
62
     else
     NextState = B;
    G:
64
    if(W)
65
     NextState = H;
     else
67
     NextState = B;
    H:
69
    if(W)
70
    begin
71
     S = 1;
72
     NextState = I;
73
     end
74
     else
75
      NextState = B;
76
    I:
    if(W)
78
      NextState = I;
79
80
     else
     begin
81
```

```
82  S = 0;
83  NextState = B;
84  end
85  endcase
86  State = NextState;
87  end
88  end
89  endmodule
```

Programa 4: Descripción en Verilog de la máquina de estados finitos, utilizando codificación *One-Hot*.

```
1 module FSM_2ShiftRegister(
           CLK, RST, W,
2 input
3 output reg
4);
6 reg [3:0] Zeros;
7 reg [3:0] Ones;
9 always @(posedge CLK or negedge RST)
10 begin
11 if (!RST)
   begin
12
    Zeros = 4'b0000;
13
    Ones = 4'b0000;
14
    S = 0;
15
  end
  else
17
   begin
18
    Zeros = {Zeros[2:0], ~W};
19
    Ones = \{Ones[2:0], W\};
20
    if (Zeros == 4'b1111 || Ones == 4'b1111)
21
     S = 1;
22
    else
    S = 0;
   end
26 end
27 endmodule
```

Programa 5: Descripción en Verilog de la máquina de estados finitos, utilizando 2 registro de corrimiento.

```
module FSM_1ShiftRegister(
input CLK, RST, W,
output reg S
```

```
4);
6 reg
        [3:0]
               ZerosOnes;
7 reg
          BeforeWasOne;
9 always @(posedge CLK or negedge RST)
10 begin
11 if (!RST)
   begin
    ZerosOnes = 4'b0000;
13
    S = 0;
14
    BeforeWasOne = 0;
15
  end
   else
17
   begin
18
    if (W)
19
    begin
20
    if (BeforeWasOne)
21
      ZerosOnes = {ZerosOnes[2:0], 1'b1};
22
     else
23
24
     begin
      ZerosOnes = 4'b0001;
25
      BeforeWasOne = 1;
     end
27
    end
    else
29
    if (BeforeWasOne)
     begin
31
      ZerosOnes = 4'b1000;
32
      BeforeWasOne = 0;
     end
34
     else
      ZerosOnes = \{1'b1, ZerosOnes[3:1]\};
36
    if (ZerosOnes == 4'b1111)
37
     S = 1;
38
    else
39
     S = 0;
   end
42 end
43 endmodule
```

Programa 6: Descripción en Verilog de la máquina de estados finitos, utilizando 1 registro de corrimiento.

# 8.2. Bancos de pruebas (Test Benches)

```
'timescale 1 ns/ 1 ps
2 module FSM_OneHot_vlg_tst();
   reg CLK;
4 reg RST;
5 reg W;
   wire S;
   FSM_OneHot i1 (
    .CLK(CLK),
    .RST(RST),
10
    .S(S),
11
    .W(W)
   );
13
   initial
15
   begin
16
    CLK = 0; W = 0; RST = 1;
17
    #5; RST = 0;
18
    #5; RST = 1;
    #10; W = 1;
20
    #20; W = 0;
21
    #100; RST = 0;
22
    #20; RST = 1; W = 1;
23
    #100; W = 0;
24
    #20; W = 1;
    $display("Running testbench at CIC");
   end
27
28
   always
29
   begin
    #10; CLK = ~CLK;
31
   end
32
34 endmodule
```

Programa 7: Banco de prueba para el Programa 1, Programa 2, Programa 3, Programa 4, Programa 5 y Programa 6.