

Módulo 22: 1 de 40

## Interrupções e DMA

Módulo 22: 2 de 40

# Tópicos da aula

- Definição de Interrupções
- Mecanismos de atuação
- DMA



Módulo 22: 3 de 40

- Um jeito simples de realizar a comunicação de um processador com um dispositivo é enviar comandos do processador para o dispositivos e aguardar o término do serviço solicitado
  - Essa técnica é o que se chama de busy-wait I/O



Módulo 22: 4 de 40

- Um jeito simples de realizar a comunicação de um processador com um dispositivo é enviar comandos do processador para o dispositivos e aguardar o término do serviço solicitado
  - Essa técnica é o que se chama de busy-wait I/O
- Se o dispositivo com o qual o processador está se comunicando for muito mais lento, então uma saída é o processador realizar outras tarefas e, de vez em quando, verificar se o dispositivo já terminou o serviço solicitado
  - Esta outra técnica é chamada de polling.



Módulo 22: 5 de 40

- Busy-wait I/O é muito ineficiente
  - o processador não faz nada além de aguardar a finalização do serviço



Módulo 22: 6 de 40

- Busy-wait I/O é muito ineficiente
  - o processador não faz nada além de aguardar a finalização do serviço
- Polling também não é muito eficiente
  - parar de executar outras tarefas apenas para verificar periodicamente se o serviço solicitado foi finalizado



Módulo 22: 7 de 40

- Busy-wait I/O é muito ineficiente
  - o processador não faz nada além de aguardar a finalização do serviço
- Polling também não é muito eficiente
  - parar de executar outras tarefas apenas para verificar periodicamente se o serviço solicitado foi finalizado
- Ideal: ser avisado quando o serviço solicitado à um dispositivo finalizar



Módulo 22: 8 de 40

## Interrupções

 Interrupções: são eventos que requerem atenção imediata pelo processador



Módulo 22: 9 de 40

- Interrupções: são eventos que requerem atenção imediata pelo processador
- Quando ocorre um evento de interrupção, o processador pausa sua tarefa atual e atende a interrupção executando uma *Interrupt Service Routine* - ISR ou *Interrupt Handler*



Módulo 22: 10 de 40

## Execução de Interrupções

 o processador salva os valores dos seus registradores internos (PUSH) e muda o valor do contador de programa (PC) para um endereço específico, onde é executada a ISR



Módulo 22: 11 de 40

## Execução de Interrupções

- o processador salva os valores dos seus registradores internos (PUSH) e muda o valor do contador de programa (PC) para um endereço específico, onde é executada a ISR
- No final da ISR, o processador retorna à tarefa em que parou (POP), restabelecendo o valor do PC e dos demais registradores internos antes da ocorrência da interrupção, e continua suas operações normais



Módulo 22: 12 de 40

## Execução de Interrupções





Módulo 22: 13 de 40

## Interrupções de Hardware

 Podem ser geradas por dispositivos internos ou externos





Módulo 22: 14 de 40

## Interrupções de Hardware

 Podem ser geradas por dispositivos internos ou externos





Módulo 22: 15 de 40

## Interrupções de Hardware

- Podem ser geradas por dispositivos internos ou externos
- O ato de iniciar uma interrupção de hardware é chamado de Interrupt ReQuest - IRQ





Módulo 22: 16 de 40

## Interrupções de Hardware

 Interrupção por Nível: manutenção do sinal elétrico (linha de interrupção) em um nível lógico alto ou baixo



Módulo 22: 17 de 40

## Interrupções de Hardware

 Interrupção por Nível: manutenção do sinal elétrico (linha de interrupção) em um nível lógico alto ou baixo

 Interrupção por Borda: é uma interrupção sinalizada por uma "transição de nível" na linha de interrupção, seja uma borda descendente ou ascendente



Módulo 22: 18 de 40

## Interrupções de Software

- causada por uma condição excepcional (trap) no próprio processador
  - Ex.: divisão por zero



Módulo 22: 19 de 40

## Interrupções de Software

- causada por uma condição excepcional (trap) no próprio processador
  - Ex.: divisão por zero
- ou por uma instrução especial no conjunto de instruções da arquitetura deste processador



Módulo 22: 20 de 40

## Controlador de Interrupções

 Cada interrupção tem seu código alocado em posição específica da memória manipulador de interrupção



Módulo 22: 21 de 40

## Controlador de Interrupções

- Cada interrupção tem seu código alocado em posição específica da memória manipulador de interrupção
- Para gerenciar as interrupções existe um controlador de interrupções



Módulo 22: 22 de 40

## Controlador de Interrupções

- Cada interrupção tem seu código alocado em posição específica da memória manipulador de interrupção
- Para gerenciar as interrupções existe um controlador de interrupções
- Ele utiliza o conceito de vetor de interrupção, que é uma tabela de endereços de memória que apontam para o código de cada interrupção



Módulo 22: 23 de 40

## Controlador de Interrupções





Módulo 22: 24 de 40

## **DMA**

 As transferência de dados num barramento requer que o processador esteja envolvido em todas as transações de leitura ou escrita no barramento



Módulo 22: 25 de 40

## **DMA**

- As transferência de dados num barramento requer que o processador esteja envolvido em todas as transações de leitura ou escrita no barramento
- Porém, existem certos tipos de transferência de dados nas quais o processador não precisa estar envolvido
  - Exemplo, um dispositivo de I/O rápido pode necessitar transferir um bloco de dados para a memória



Módulo 22: 26 de 40

## **DMA**

 Até é possível escrever um programa que, alternadamente, leia os dados vindos do dispositivo e armazene na memória



Módulo 22: 27 de 40

## **DMA**

- Até é possível escrever um programa que, alternadamente, leia os dados vindos do dispositivo e armazene na memória
- Mas é muito mais rápido eliminar o envolvimento do processador e deixar o dispositivo e a memória comunicarem diretamente entre si



Módulo 22: 28 de 40

## DMA

 Direct Memory Access (DMA) - é uma operação no barramento que permite escritas e leituras sem o controle direto do processador



Módulo 22: 29 de 40

## **DMA**

- Direct Memory Access (DMA) é uma operação no barramento que permite escritas e leituras sem o controle direto do processador
- Gerenciada por um controlador DMA, o qual requisita o controle do barramento do processador



Módulo 22: 30 de 40

## **DMA**

- Direct Memory Access (DMA) é uma operação no barramento que permite escritas e leituras sem o controle direto do processador
- Gerenciada por um controlador DMA, o qual requisita o controle do barramento do processador
- Ao finalizar a comunicação, o controlador DMA devolve a gerência do barramento ao processador



Módulo 22: 31 de 40

## Controlador DMA





Módulo 22: 32 de 40

## Registradores de DMA

 O processador controla as operações de DMA através de registradores implementados dentro do controlador DMA



Módulo 22: 33 de 40

## Registradores de DMA

- O processador controla as operações de DMA através de registradores implementados dentro do controlador DMA
  - Registrador de Endereço para indicar início de onde a transferência de dados irá começar



Módulo 22: 34 de 40

## Registradores de DMA

- O processador controla as operações de DMA através de registradores implementados dentro do controlador DMA
  - Registrador de Endereço para indicar início de onde a transferência de dados irá começar
  - Registrador de Tamanho especificando a quantidade de palavras que podem ser transferidas no barramento pelo controlador DMA



Módulo 22: 35 de 40

## Registradores de DMA

- O processador controla as operações de DMA através de registradores implementados dentro do controlador DMA
  - Registrador de Endereço para indicar início de onde a transferência de dados irá começar
  - Registrador de Tamanho especificando a quantidade de palavras que podem ser transferidas no barramento pelo controlador DMA
  - Registrador de Status (ou Estado) que permite ao processador operar o controlador DMA.



Módulo 22: 36 de 40

## Concorrência pelo barramento

 O processador pode necessitar de acessos ao barramento enquanto realiza outras tarefas



Módulo 22: 37 de 40

## Concorrência pelo barramento

- O processador pode necessitar de acessos ao barramento enquanto realiza outras tarefas
- Como o barramento está em uso pelo controlador DMA, o processador entra num estado de stall (parada)



Módulo 22: 38 de 40

## Concorrência pelo barramento

- O processador pode necessitar de acessos ao barramento enquanto realiza outras tarefas
- Como o barramento está em uso pelo controlador DMA, o processador entra num estado de stall (parada)
- Como solução, a maioria dos controladores DMA implementam modos de ocupação do barramento
  - Poucos ciclos de clock a cada vez.
  - Por exemplo, blocos de 4, 8 ou 16 palavras



Módulo 22: 39 de 40

## Concorrência pelo barramento





Módulo 22: 40 de 40

# FIM MÓDULO 22