# Příloha: Výstupní zpráva

Jméno: János László Vasík

Login: xvasik05

## Architektura navrženého obvodu (na úrovni RTL)

## Schéma obvodu



## Popis funkce

Podľa riadenia FSM sú počítané hodinové cykly a počet načítaní. Počítadlá sú anulovaný pri určitých stavoch automatu. Po načítaní osem bitov je poslaný validačný signál.

## **Návrh automatu (Finite State Machine)**

#### Schéma automatu

### Legenda:

- Stavy automatu: WAIT\_START, WAIT\_DATA, READ\_DATA, WAIT\_STOP, VALIDATE
- Vstupné signály: A=INP; B=CTR1; C=ALL\_READ
- Moorov výstupy: READ\_D, CTR1\_EN, VLD



## Popis funkcie

Vo stavu WAIT\_START automat čaká na nulu (start bit) zo vstupu A. Keď detektuje príchod start bitu, automat sa zmení svoj stav na WAIT\_DATA. V tomto okamihu automat počíta hodinové cykly, pokiaľ nedostane do času, kde sa dá načítať prvý dátový bit. Keď prišiel bit, automat sa prepína do stavu READ\_D, kde napíše jeden bit do registry a inkrementuje druhé počítadlo. Pokiaľ nenačítal osem bitov, ostane v cyklu v stave READ\_D. Pri načítaní ôsmeho bitu, automat zmení svoj stav na WAIT\_STOP, kde bude čakať na prítomnosť stop bitu. Pri okamžitej prítomností stop bitu, automat sa prepíná do stavu VALIDATE, kde pošle DOUT\_VLD signál, a resetuje obidve počítadlá.

