# Sistema de Monitoreo de Estaciones de Medición

Trabajo Práctico Final de Circuitos Lógicos Programables

Transmisor y Receptor Serializador para intercambio de datos entre módulos

Roberto Oscar Axt

(<u>roberto.axt@gmail.com</u>)

04/11/2024

## Historial de cambios

| Versión | Fecha      | Descripción      | Autor       | Revisores |
|---------|------------|------------------|-------------|-----------|
| Α       | 14/04/2025 | Versión Original | Roberto Axt |           |
|         |            |                  |             |           |
|         |            |                  |             |           |
|         |            |                  |             |           |

2/14

#### Sistema de Monitoreo de Estaciones de Medición

*Trabajo Práctico Final de Circuitos Lógicos Programables* SMEM-CLP\_TP\_Final-0001-A

# Índice de contenido

| 1. | INTRODUCCIÓN4                               |
|----|---------------------------------------------|
|    | 1.1. CONTEXTO4                              |
|    | 1.2. Propuesta del Submódulo de Transmisión |
|    | 1.3. Propuesta del Submódulo de Recepción5  |
| 2. | PROYECTO6                                   |
|    | 2.1. FORMATO DE CARPETAS6                   |
|    | 2.2. Implementación del Transmisor6         |
|    | 2.3. IMPLEMENTACIÓN DEL RECEPTOR8           |
|    | 2.4. Implementación completa                |
| 3. | ANEXO I: REPORTE DE UTILIZACIÓN11           |

#### 1. Introducción

#### 1.1. Contexto

El proyecto final de MIoT consiste en el desarrollo de un *Sistema de Monitoreo para Estaciones de Medición de Gas Natural* (SMEM). Estas estaciones están compuestas por shelters, en cuyo interior se alojan los sistemas de medición, energía y comunicaciones.

La mayoría de estas estaciones reciben energía eléctrica de la red, suministrada por cooperativas locales. Además, cuentan con un sistema básico de respaldo para casos de corte de suministro. Se ha identificado una necesidad clave: determinar el origen de las fallas eléctricas, es decir, si estas se deben a problemas en la red de suministro externa o a inconvenientes internos en la estación.

El sistema SMEM estará compuesto por dos módulos:

- Módulo Central de Control, en adelante denominado MCC, ubicado dentro del shelter.
- Módulo de Supervisión Remota, en delante denominado MSR, instalado en el pilar de energía.

El módulo MSR tendrá dos sensores de presencia de 220 V: uno colocado antes y otro después del disyuntor o térmica principal de la estación. Además, contará con dos sensores tipo reed switch para la detección de manipulaciones (tampering). Estas cuatro señales serán serializadas y enviadas al módulo MCC a través de un submódulo de transmisión mediante un enlace de 433 MHz.

El módulo MCC recibirá los 4 bits de un submódulo de recepción, el cual se encarga de la decodificación de los datos seriales y su verificación.



EM&R El Chaja

#### 1.2. Propuesta del Submódulo de Transmisión

El submódulo de transmisión recibe los 4 bits en paralelo de las señales mencionada y se encarga de serializar estos datos. Además, agrega una secuencia de 3 bits denominada preámbulo para mejorar las características de sincronización y otra secuencia de 3 bits de CRC-3 para poder validar que los datos fueron recibidos correctamente.



Donde los datos seriales de salida, tendrán la siguiente forma

| F | reámbul | 0 |   | Da | tos |   |   | Idle |   |   |
|---|---------|---|---|----|-----|---|---|------|---|---|
| 0 | 1       | 0 | Χ | Χ  | Χ   | Χ | Υ | Υ    | Υ | 1 |

### 1.3. Propuesta del Submódulo de Recepción

El submódulo de recepción recibe la secuencia mencionada. El mismo inicia esperando la secuencia del preámbulo para sincronizar el payload, que son los datos y el CRC-3. Una vez recibidos estos 7 bits verifica que la secuencia de CRC sea correcta y envía los datos a la salida junto con una señal de validación.



# 2. Proyecto

#### 2.1. Formato de carpetas

El proyecto se encuentra en el siguiente repositorio

https://github.com/RobAxt/CLP\_workspace/tree/main/TPfinal

Está compuesto por las carpetas

- **Documentos:** carpeta con este documento y reporte de utilización.
- Fuentes
  - Implementación: carpeta con los códigos fuentes de la implementación del transceiver para la placa ArtyZ7\_10.
  - Receptor: carpeta con el código fuente del receptor y un testbench donde se simulan casos exitosos y de falla del conjunto transmisor receptor, denominado transceiver.
  - Transmisor: carpeta con el código fuente del transmisor y un testbench donde se valida la trama de salida.
- Simulación: simulación de cada paso de la implementación usando modelSIM
- **Síntesis:** síntesis del proyecto utilizando la herramienta Vivado, dentro de la carpeta Transceiver.runs/impl\_1 se encuentra el archivo transceriver\_impl.bit para la programación de la placa de desarrollo ArtyZ7\_10.

#### 2.2. Implementación del Transmisor

La lógica del transmisor se encuentra en el archivo "transmitter.vhd", el mismo fue programado por comportamiento. La idea principal de la programación esta definida por una variable llamada bit\_count, la cual lleva el control de las acciones a tomar. Cuando esta variable está en cero se procede a la carga de los valores de la entrada, junto con su CRC y el preámbulo para formar el frame de salida. Así también se mantiene la salida en estado IDLE durante este estado y se actualiza el valor de bit\_count a la cantidad de bits del frame a transmitir. Cuando bit\_count es distinto de cero, se transmite cada bit del frame partiendo de los bits más significativos.

Lo mencionado ocurre cada flanco de subida del clock y si y solo sí el bit de reset se encuentra bajo y el bit de enable se encuentra alto.

Para probar esta lógica se realizo un testbench llamado "transmitter\_tb.vhd" y se lo simuló utilizando modelSIM, con los siguientes resultados.



En esta simulación se observa el preámbulo "010", los datos "0101", el CRC de los datos "100" y su variación en cada flanco de subida del reloj. También se observa el bit de idle '1' que es cuando internamente se está haciendo la carga de los datos cuando bit\_count es cero.

De esta programación por comportamiento el proceso RTL obtiene el siguiente esquemático



Antes de llevar esta lógica a la implementación es necesario tener en cuenta dos cosas. Primero el endurecimiento de las señales de entrada para evitar estados meta-estables y que los datos de salida deben salir con una frecuencia muy inferior a la frecuencia del reloj de la placa de desarrollo. En función de esto se crea otro archivo "transmitter\_impl.vhd" y se observan las siguientes conexiones.



#### 2.3. Implementación del Receptor

La lógica del receptor se encuentra en el archivo "receiver.vhd", el mismo fue programado por comportamiento. El receptor esta implementado por una maquina de estados que tiene 3 estados PREAMBLE\_SEACH, RECEIVING y WAIT\_IDLE. En el primer estado, con el cual arranca el sistema, se encarga de la detección de la secuencia del preámbulo ("010"). Cuando la misma es detectada se pasa al siguiente estado que es la lógica de recepción. En este estado se implemento una idea similar al transmisor donde hay una variable de bit\_count que va marcando que acción tomar. Cuando bit\_count es distinto de cero se van cargando los bits recibidos desde el bit menos significativo del payload\_reg y empujando los bits hacia los más significativos. Cuando el bit\_count llega a cero, implica que ya se han cargado todos los bits del payload y se procede a verificar que el CRC. De validarse correctamente se cargan los bits a la salida, junto con la señal de datos válidos, de lo contrario se pasa todo a cero.

Se realiza un testbench denominado "tranceiver\_tb.vhd" en donde se integran tanto el receptor como el transmisor y se crean casos de transmisión válidos y con fallas.



En esta simulación se observa la transmisión de los datos "1010" y que la salida del receptor se actualiza al terminar la trasmisión de los mismos. La siguiente secuencia es invalida, ya que se transmite la secuencia "0000" con un CRC invalido, por lo que se observa la señal de validación en cero. La tercera secuencia de transmisión es válida con datos "0101" y se observan los mismos a la salida. La cuarta secuencia vuelve a ser invalida y se reestablece en la quinta y final secuencia.

De esta programación por comportamiento el proceso RTL obtiene el siguiente esquemático de la máquina de estados implementada del receptor.



Antes de llevar esta lógica a la implementación se realiza el endurecimiento de las señales de entrada y la creación del bloque genEna para disminuir la frecuencia de operación del receptor a la misma del transmisor.



# 2.4. Implementación completa

La implementación completa del sistema se realiza en el archivo "transceiver\_impl.vhd". En este módulo se integran ambas implementaciones del transmisor y del receptor para su síntesis.



En la implementación con la placa de desarrollo se utilizan los switches para las señales de reset y enable. Los botones corresponden a los datos de entrada al transmisor y los leds asociados para la visualización de los datos de salida de receptor. Así se utiliza el color verde de uno de los leds RGB como visualizador del bit de validación de los datos de salida del receptor. Esta asignación esta en el archivo "ArtyZ7\_10.xdc".

Con respecto al temporizado de la señal de salida, el componente de genEna cuenta 1.250.000 ciclos, por lo que cada bit en la implementación final es de 10 ms.

La utilización de la FPGA

| Utilization Post-Synthesis   Post-Implementation |             |           |               |  |  |  |  |  |  |
|--------------------------------------------------|-------------|-----------|---------------|--|--|--|--|--|--|
|                                                  |             | (         | Graph   Table |  |  |  |  |  |  |
| Resource                                         | Utilization | Available | Utilization % |  |  |  |  |  |  |
| LUT                                              | 55          | 17600     | 0.31          |  |  |  |  |  |  |
| FF                                               | 92          | 35200     | 0.26          |  |  |  |  |  |  |
| IO                                               | 14          | 100       | 14.00         |  |  |  |  |  |  |
| BUFG                                             | 1           | 32        | 3.13          |  |  |  |  |  |  |

El resto del reporte se encuentra en el anexo I.

# 3. Anexo I: Reporte de utilización

```
Copyright 1986-2018 Xilinx, Inc. All Rights Reserved.
| Tool Version : Vivado v.2018.1 (win64) Build 2188600 Wed Apr 4 18:40:38 MDT
           : Wed Apr 9 21:31:04 2025
l Date
| Host : NB459408 running 64-bit major release (build 9200) | Command : report_utilization -file
{\tt C:/Xilinx/TPfinal/Fuente/Tranceiver\_UtilizationReport.txt -name utilization\_1}
| Design : transceriver_impl
| Device : 7z010clg400-1
| Design State : Routed
______
Utilization Design Information
Table of Contents
-----
1. Slice Logic
1.1 Summary of Registers by Type
2. Slice Logic Distribution
3. Memory
4. DSP
5. IO and GT Specific
6. Clocking
7. Specific Feature
8. Primitives
9. Black Boxes
10. Instantiated Netlists
1. Slice Logic
+----+
     Site Type | Used | Fixed | Available | Util% |
1.1 Summary of Registers by Type
+----+
| Total | Clock Enable | Synchronous | Asynchronous |
                        - |
- |
                               Set |
| Reset |
|- |
| 0
                         Set |
```

| 1 0 | _ 1  | Reset | -     |
|-----|------|-------|-------|
| 0   | Yes  | -     | -     |
| 0   | Yes  | -     | Set   |
| 0   | Yes  | -     | Reset |
| 14  | Yes  | Set   | -     |
| 78  | Yes  | Reset | -     |
|     | <br> |       |       |

#### 2. Slice Logic Distribution

\_\_\_\_\_

| Site Type                               | Used | Fixed    | Available | Util% |
|-----------------------------------------|------|----------|-----------|-------|
| Slice                                   | 44   | +<br>  0 | 4400      | 1.00  |
| SLICEL                                  | 32   | 0        |           | [     |
| SLICEM                                  | 12   | 0        |           |       |
| LUT as Logic                            | 55   | 0        | 17600     | 0.31  |
| using O5 output only                    | 1 0  | 1        |           |       |
| using 06 output only                    | 49   | l        |           |       |
| using 05 and 06                         | 1 6  | 1        |           |       |
| LUT as Memory                           | 1 0  | 0        | 6000      | 0.00  |
| LUT as Distributed RAM                  | 1 0  | 0        |           |       |
| LUT as Shift Register                   | 1 0  | 0        |           |       |
| LUT Flip Flop Pairs                     | 32   | 0        | 17600     | 0.18  |
| fully used LUT-FF pairs                 | 4    | 1        |           | 1     |
| LUT-FF pairs with one unused LUT output | 28   | 1        |           |       |
| LUT-FF pairs with one unused Flip Flop  | 27   | l        |           | 1     |
| Unique Control Sets                     | 9    | 1        | 1         | I     |

\* Note: Review the Control Sets Report for more information regarding control sets.

#### 3. Memory

\_\_\_\_\_

| +- |                                          | +- |      | +- |       | +- |           | + |                      | + |
|----|------------------------------------------|----|------|----|-------|----|-----------|---|----------------------|---|
| 1  | Site Type                                | 1  | Used |    | Fixed |    | Available |   | Util%                |   |
|    | Block RAM Tile<br>RAMB36/FIFO*<br>RAMB18 | ĺ  | 0    | 1  | 0     |    | 60<br>60  | 1 | 0.00<br>0.00<br>0.00 |   |

\* Note: Each Block RAM Tile only has one FIFO logic available and therefore can accommodate only one FIFO36E1 or one FIFO18E1. However, if a FIFO18E1 occupies a Block RAM Tile, that tile can still accommodate a RAMB18E1

#### 4. DSP

\_\_\_\_

| +    | +    |      | -+- |       | +-  |           | +  |       | + |
|------|------|------|-----|-------|-----|-----------|----|-------|---|
| Site | Type | Used |     | Fixed |     | Available | -  | Util% | - |
| +    | +    |      | -+- |       | -+- |           | -+ |       | + |
| DSPs | Ī    | 0    | 1   | 0     |     | 80        | I  | 0.00  | 1 |
| +    | +    |      | -+- |       | -+- |           | +  |       | + |

5. IO and GT Specific

-----

| +                              |              |              | _++                    |           | +                      |          |       | +        |       |
|--------------------------------|--------------|--------------|------------------------|-----------|------------------------|----------|-------|----------|-------|
| Sit                            | te Type      |              | Used                   |           | ed                     | Ava      | ilabl | e        | Util% |
| Bonded IOB                     |              |              | 14                     |           | 14                     |          |       |          | 14.00 |
| IOB Master                     |              |              | 9                      |           | - [                    |          |       |          |       |
| IOB Slave<br>  Bonded IPADS    |              |              | 5  <br>  0             |           | 0                      |          |       | 1<br>2 I | 0.00  |
| Bonded IOPAI                   |              |              | 0 1                    |           | 0                      |          | 13    | 0        | 0.00  |
| PHY_CONTROL                    |              |              | 0                      |           | 0                      |          |       |          | 0.00  |
| PHASER_REF                     |              |              | 0                      |           | 0                      |          |       |          | 0.00  |
| OUT_FIFO IN FIFO               |              |              | 0                      |           | 0  <br>0               |          |       |          | 0.00  |
| IDELAYCTRL                     |              |              | 0                      |           | 0                      |          |       | 2        | 0.00  |
| IBUFDS                         |              |              | 0                      |           | 0                      |          |       |          | 0.00  |
| PHASER_OUT/I<br>  PHASER IN/PH | _            | UT_PHY       | 0  <br>  0             |           | 0                      |          |       | 8  <br>8 | 0.00  |
| IDELAYE2/IDE                   |              |              |                        |           | 0                      |          | 10    | 0        | 0.00  |
| ILOGIC                         | _            |              | 0                      |           | 0                      |          |       |          | 0.00  |
| OLOGIC                         |              |              | 0  <br>-++             |           | 0                      |          |       |          | 0.00  |
| +                              | Used  <br>++ | Fixed        | Availabl               | e  <br>+- | Util<br>               | %  <br>+ |       |          |       |
| BUFGCTRL                       |              |              |                        | 2         |                        |          |       |          |       |
| BUFIO<br>  MMCME2 ADV          |              |              |                        | 8   2     | 0.0                    | 0        |       |          |       |
| PLLE2_ADV                      | 0 1          |              |                        | 2   2     | 0.0                    | 0        |       |          |       |
| BUFMRCE                        | 0            |              |                        | 4         | 4   0.00  <br>8   0.00 |          |       |          |       |
| BUFHCE<br>  BUFR               |              |              |                        | 8         |                        |          |       |          |       |
|                                |              |              |                        |           |                        |          |       |          |       |
| 7. Specific Fe                 |              | +<br>  Fixed | +<br>  Availab         |           |                        |          |       |          |       |
| +<br>  BSCANE2                 | -+<br>  0    | +<br>I 0     | +                      | 4         |                        |          |       |          |       |
| CAPTUREE2                      |              |              |                        | 1         |                        |          |       |          |       |
| DNA_PORT                       |              |              | •                      | 1         | 0.                     |          |       |          |       |
| EFUSE_USR<br>  FRAME_ECCE2     | 0<br>  0     |              |                        | 1         | 0.                     |          |       |          |       |
| ICAPE2                         | 1 0          | 0            | İ                      | 2         | 0.                     | 00       |       |          |       |
| STARTUPE2                      |              |              |                        | 1         |                        |          |       |          |       |
| XADC<br>+                      | 0<br>-+      |              | •                      |           | 0.                     |          |       |          |       |
| 8. Primitives                  |              |              |                        |           |                        |          |       |          |       |
| Ref Name   U                   | Used   F     | unctiona     | l Categor              | y         |                        |          |       |          |       |
| FDRE  <br>  CARRY4             | 78  <br>22   |              | op & Latc<br>CarryLogi |           |                        |          |       |          |       |

Sistema de Monitoreo de Estaciones de Medición Trabajo Práctico Final de Circuitos Lógicos Programables SMEM-CLP\_TP\_Final-0001-A

| LUT5                      | 19                                       | LUT          |  |  |  |  |  |  |
|---------------------------|------------------------------------------|--------------|--|--|--|--|--|--|
| LUT6                      | 16                                       | LUT          |  |  |  |  |  |  |
| FDSE                      | 14                                       | Flop & Latch |  |  |  |  |  |  |
| LUT2                      | 11                                       | LUT          |  |  |  |  |  |  |
| LUT4                      | 8                                        | LUT          |  |  |  |  |  |  |
| IBUF                      | 8                                        | IO           |  |  |  |  |  |  |
| OBUF                      | 6                                        | IO           |  |  |  |  |  |  |
| LUT3                      | 5                                        | LUT          |  |  |  |  |  |  |
| LUT1                      | 2                                        | LUT          |  |  |  |  |  |  |
| BUFG                      | 1                                        | Clock        |  |  |  |  |  |  |
| '                         | +                                        |              |  |  |  |  |  |  |
| Ref Name                  | 9. Black Boxes ++   Ref Name   Used   ++ |              |  |  |  |  |  |  |
| 10. Instantiated Netlists |                                          |              |  |  |  |  |  |  |
| ++                        |                                          |              |  |  |  |  |  |  |
| Ref Name   Used           |                                          |              |  |  |  |  |  |  |
| +                         | ++                                       |              |  |  |  |  |  |  |
|                           |                                          |              |  |  |  |  |  |  |
|                           |                                          |              |  |  |  |  |  |  |
|                           |                                          |              |  |  |  |  |  |  |