











### 存储系统概述

- ❖存储器的性能指标
  - ▶访问时间 (Access Time): T<sub>△</sub>
    - 随机访问存储器:访问时间指读或写操作所用时间,即从 给定地址到存储器完成读或写操作所需时间。
    - 其他类型: 指将读写机构定位到目标位置所需的时间。
  - ▶ 存储周期 (Cycle Time): T<sub>c</sub>
    - 仅对RAM而言,指两次访问存储单元间的最小时间间隔。
    - T<sub>C</sub> > T<sub>△</sub>
  - ▶ 带宽(Bandwidth) / 数据传输率(Transfer Rate)
    - 一般的随机访问存储器: 1 / Cycle Time \* 总线宽度(或存储字长);
    - 其他类型: T<sub>N</sub>=T<sub>A</sub>+N/R
       T<sub>N</sub>: 读写N Bits所需的平均时间

T₄: 访问时间

N: N Bits

R: 存储部件的数据传输率(bits/s)

00 北京航空航天大学

. .





- ❖半导体存储器从访问方式上可分为:
  - **▶随机访问存储器RAM、只读存储器ROM**
- ❖RAM从实现原理上,又可分为:
  - ▶静态随机访问存储器SRAM (Static RAM)
    - 静态存储器,相对动态而言,集成度低,不必刷新。用作Cache。
  - ▶ 动态随机访问存储器DRAM (Dynamic RAM)
    - 动态存储器,需要刷新,相对而言,集成度高。用做主存。







**SRAM** 

DRAM

O. 北京航空航天大学

9

#### 半导体存储器

- ❖只读存储器 (ROM) 非易失性
  - **▶固定掩膜 (Masks) ROM**
  - **▶PROM (Programmable ROM) : 一次性可编程**
  - ▶EPROM (Erasable PROM) : 可擦除可编程 (紫外线擦除)
  - ▶EEPROM (Electrically Erasable PROM) : 电擦除
  - Flash Memory (闪存): 本质上属于电擦除可编程ROM, 如SM ( Smart Media) 卡、CF (Compact Flash)卡, MMC (Multi Media Card) 卡、SD (Secure Digital) 卡和记忆棒 (Memory Stick) 等







Masks ROM

n 北京航空航天大学

**EPROM** 

Flash Memory

### 半导体存储器

#### ❖ 目前主流DRAM

➤ SDRAM (Synchronous DRAM)

同步DRAM,与CPU采用相同时钟,避免了不必要的等待周期,减少数据存储时间,数据可在脉冲上升期便开始传输。 SDRAM内存又分PC66、PC100、PC133等不同规格,相应带 宽分别为528MB/S、800MB/S和1.06GB/S。

➤ DDR (Double Data Rate) SDRAM

双倍速率SDRAM。SDRAM只在一个时钟的上升期传输一次数据;而DDR内存则在一个时钟的上升期和下降期各传输一次数据,因此称为双倍速率SDRAM。DDR SDRAM可以在上 据,因此称为双倍速率SDRAM。DDR SDRAM可以在与 SDRAM相同的总线频率下达到更高的数据传输率。

DDR2 (Double Data Rate 2) SDRAM

DDR2内存拥有两倍于DDR内存预读取能力,即: DDR2内存每个时钟能够以4倍外部总线的速度读写数据,例如,在同样100MHz的工作频率下,DDR的实际频率为200MHz,而DDR2则可达到400MHz,DDR2内存采用1.8V电压,相对于DDR标 准的2.5V,降低了不少。

➤ DDR3 (Double Data Rate 3) SDRAM

最初主要用于显卡内存,频率在800M以上。DDR3是在DDR2基础上采用的新型设计,与DDR2SDRAM相比具有功耗和发热量较小、工作频率更高、降低显卡整体成本、通用性好的优势。DDR3内存工作电压1.5V,DDR3内存预读取能力为DDR2 05 北京航空航天大学





10

12

#### 半导体存储器 静态随机存取存储器SRAM (用作Cache存储器) ·每个存储单元(cell)由6个晶体管组成 随机存取 • 只要加上电源, 信息就能一直保持 存储器 • 对电器干扰相对不很敏感 (RAM) · 比DRAM更快, 也更贵 动态随机存取存储器DRAM (用作主存储器) •每个存储单元由1个电容和1个晶体管组成. 半导体 • 每隔一段时间必须刷新一次 存储器 • 对电器干扰比较敏感 ·比SRAM慢,但便宜 不可在线改写内容的ROM 只 读 存储器 (用作BIOS存储器) (ROM) 快擦除存储器 (Flash ROM) (图形卡、硬盘控制器) **此** 北京航空航天大学





### 存储单元电路

# ❖存储单元电路

- ▶存储器中用来存储一位二进制信息(0或1)的电路
- >是组成存储器的基础和核心
- ▶也称存储元件、存储基元、存储位元、存储元

# ❖基本要求

- ▶ 具有两种稳定(或半稳定)状态,用来表示二进制的 1 和 0
- > 可以实现状态写入(或设置)
- > 可以实现状态读取(或感知)

00 北京航空航天大学

14

14

# SRAM存储单元电路

❖SRAM存储单元电路工作原理(读出)



#### 稳定状态:

" 1" : T1 截止,T2 导通

" 0" : T2 截止,T1 导通

## 保持状态:

字选线低电平,T5 和 T6截止 ,内部保持稳定。

#### 读出操作:

- ▶ 输入条件:字选线高电平
- ▶ T5和T6导通,如果存储单元原来保存信息是"1",D线则"读出"了内部状态(A点电平)则为高,否则为低。

O. 北京航空航天大学

### SRAM存储单元电路

❖SRAM存储单元电路工作原理(写入)



#### 稳定状态:

"1": T1 截止, T2 导通

"0": T2 截止, T1 导通

#### 保持状态:

字选线低电平,T5 和 T6截止 ,内部保持稳定。

#### 写入操作:

写 1: D线高电平, D线低电平, 字选线高电平, T5 和 T6 导通, T1截止, T2导通, 写入 1。

写 0: D线低电平,D线高电平,字选线高电平,T5 和 T6 导通,T2截止, T1导通,写入 0。

0. 北京航空航天大学

17

17

### DRAM存储单元电路

❖DRAM存储单元电路工作原理(读出)



读出时: D 线先预充电到 Vpre=2.5V, 然后字选线高电平, T导通

- 若电路保存 信息1, Vcs=3.5V, 电流方向从单元电路内部向外;
- 若电路保存信息 0, Vcs=0.0V, 电流方向从外向单元电路内部;
- 因此根据数据线上电流的方向可判断单元电路保存的是 1还是 0。
- 读出过程实际上是Cs与Cd上的电荷重新分配的过程,也是Cs与Cd上的电压重新调整的过程。Cd上的电压,即是D线上的电压。

n 北京航空航天大学

19

## DRAM存储单元电路

❖DRAM存储单元电路(单管单元电路)



Cs电容 <<Cd电容

Cs上有电荷表示 '1'

Cs上无电荷表示 '0'

保持状态:字选线低电平, T截止,理论上内部保持稳 定状态。

注意: 在保存二进制信息"1"的状态下, Cs有电荷, 但Cs存在漏电流, Cs上的电荷会逐渐消息, 状态不能长久保持, 在电荷泄漏到威胁所保存的数据性质之前, 需要补充所泄漏的电荷, 以保持数据性质不变。这种电荷的补充称之为刷新(或再生)。

ca 北京航空航天大学

18

18

# DRAM存储单元电路

❖DRAM存储单元电路工作原理(写入)



写入操作: D 线加高电平(1)或低电平(0),字选择线置高电平,T导通;

- 写1时,D线高电平,对Cs充电;
- 写0时,D线低电平,Cs放电;

O. 北京航空航天大学



ROM存储单元电路







MOS EPROM

gg 北京航空航天大学

23

- ▶出厂时所有位均为 1, FAMOS (浮空栅 极MOS) G极无电荷,处于截止状态。
- ➤编程时(写入数据),对写0的单元加入 特定的电压,FAMOS上的G极与D极被瞬 时击穿,大量电子聚集到G极上,撤销编 程电压后,G极上的聚集的电子不能越过 隔离层,FAMOS导通,表示0。
- ▶工作时,加入正常电压,FAMOS 的状态 维持不变。
- >擦除时,用紫外线照射,FAMOS聚集在G 极上的电子获得能量,越过隔离层泄漏, FAMOS恢复截止状态。

### ROM存储单元电路

❖可编程的PROM单元电路



- >出厂时所有位均为1。
- ➢编程时(写入数据),对写0的 单元加入特定的大电流,熔丝被 烧断,变为另一种表示0的状态 ,且不可恢复。
- ▶工作时,加入正常电路。

00 北京航空航天大學

22

ROM存储单元电路

**❖EEPROM**单元电路



- iii
- ➤与EPROM相似,它是在EPROM 基本单元电路的浮空栅的上面再生 成一个浮空栅,前者称为第一级浮 空栅,后者称为第二级浮空栅。第 二级浮空栅引出一个电极,接某一 电压V<sub>c</sub>。
- ➤若V<sub>G</sub>为正电压,第一浮空栅极与 漏极之间产生隧道效应,使电子注 入第一浮空栅极,即编程写入。
- ➤若使V<sub>G</sub>为负电压,强使第一级浮空栅极的电子散失,即擦除。擦除后可重新写入。

CC 北京航空航天大学

❖主存储器——— 存储单元电路

- **❖存储单元电路的概念及其基本条件(0/1状态、读出、写入)**
- ❖SRAM存储单元电路工作原理(六管、触发器)
- ❖ DRAM存储单元电路工作原理(单管、电容充放电、需要刷新)
- ❖ROM存储单元电路的工作原理(ROM、PROM、EPROM、EPROM、EPROM)

00 北京航空航天大学

25

25

## 新兴的存储技术

- ❖一些新兴的电阻式存储技术似乎比DRAM具有更好的可扩展性 (并且它们是非易失的)
- ❖例如: 相变存储器
  - > 通过材料的相变存储数据
  - >通过检测材料的阻抗读取数据
  - ▶预计尺寸可以达到9nm (2022 [ITRS])
  - ▶原型20nm (Raoux+, IBM JRD 2008)
  - >将比DRAM密度更高: 可存储多个bit/位元
- ❖当然,新的技术会有一些缺陷
  - ▶它们能够代替DRAM吗?

0. 北京航空航天大学

27



非易失存储器

- ❖如果存储器是非易失的...
  - >不需要刷新...
  - >不会在掉电时丢失数据...
- ❖问题: 非易失存储器件一直以来都比DRAM慢很多 ▶比如硬盘... 甚至內存...
- ❖机遇: 一些新兴的存储技术, 非易失而且相对比较快 ▶同时, 比DRAM可扩展性更好
- ❖提问: 是否可以采用这些新兴技术来实现主存储器?

00 北京航空航天大学

\_\_\_\_ 26

26

## 电阻式存储器技术

- ❖PCM(相变存储器)
  - ▶通过注入电流使材料发生相变
  - ▶相变决定阻抗的不同
- ❖STT-MRAM(自旋转矩磁随机存取存储器)
  - ▶通过注入电流改变磁极
  - ▶极性改变决定阻抗的不同
- ❖Memristor(忆阻器)
  - ▶通过注入电流改变原子结构
  - >原子间的距离决定阻抗

00 北京航空航天大学



相变存储器: 优点和缺点

\* 优于DRAM之处

> 更好的工艺规模(容量和成本)

> 非易失

> 空闲时功率低(无需刷新)

\* 缺点

> 延迟更高: ~4-15x DRAM(尤其是写入时)

> 活跃状态能耗更高: ~2-50x DRAM(尤其是写入时)

> 重复使用寿命较低(位元寿命~10<sup>8</sup> 次写入)

\* 用PCM替换或者协助DRAM组成主存储器的挑战:

> 减小PCM缺陷的影响

> 找到合适的方式将PCM引入系统

05. 北京航空航天大学



30





存储芯片内部结构

❖存储芯片容量的基本描述(字单元数×每个字单元的位数)

>1K × 2 : 1024 个字单元,每个字单元2 位 (二进制位)

意味着任一时刻可以(也只能)访问1024个独立字单元中的

任意一个,每次读写的数据位数是一个字单元的容量 (2位)

对于1K×2的存储芯片:

有多少个存储位元? 共1K个 (1024个) 字单元, 每个字单元2位 2048

需多少条地址线?按字单元寻址,1024个(2<sup>10</sup>个)字单元 10需要多少条数据线?一次访问一个字单元,每个字单元是2位 2

❖64K×8: 65536 (64K) 个字单元,每个字单元8位

有多少个存储位元?需要多少条地址线?多少条数据线?

(g) 共全航空航天大學

第四讲: 主存储器

一. 存储系统概述
二. 存储单元电路
三. 存储器芯片结构
四. 存储器扩展
五. DRAM的刷新









05. 北京航空航天大学





 存储芯片内部结构

 ◆ 二维地址结构(SRAM): 4096×4

 ▶ 存储矩阵: 27×27 (128行×128列)

 ▶ 一行包括32个字单元共128位,任一时刻只有1个字单元被选中,所以每个字单元的位线分别接到数据线D₀D₁D₂D₃

 A₁

 A₂

 A₃

 A₂

 A₃

 B₂

 B₂





