# 计算机组成 (2022**秋**)



## 计算机组成课程组

(刘旭东、高小鹏、肖利民、栾钟治、万寒)

北京航空航天大学计算机学院中德所 栾钟治

2 北京航空航天大

**≻1** 

## 回顾: 流水线设计的工程化方法

- ❖集中式译码与分布式译码
- ❖基础指令集与流水线设计规划
- ❖无转发数据通路构造方法
- ❖功能部件控制信号构造方法
- ❖数据冒险的一般性分析方法
- **❖**暂停机制生成方法
- ❖转发机制生成方法
- ❖控制冒险处理机制

00 北京航空航天大学

3

#### 习题5——单周期处理器

- ❖已发布
  - ▶Spoc平台
- ❖11月18日截止
  - >23:55
- ❖在sopc提交
  - ▶电子版,可手写

00 北京航空航天大学

**≻2** 

#### 回顾: 输入/输出(I/O)

- ❖不同I/O设备的速度差异很大
- ❖ I/O的不同方式
  - >专门的输入输出指令
  - ▶内存映射的I/O
- ❖处理器与I/O的速度不匹配
  - ▶处理器轮询
  - ▶中断

O. 北京航空航天大学

<u>α</u>

#### 异常和中断

- ❖ "突发的"事件需要改变控制流
  - ▶不同的指令集体系结构会使用不同的术语
- ❖异常
  - ➤ CPU内部产生 (例如未定义的opcode, 溢出, 系统调用, TLB 缺失)
- ❖中断
  - ➤来自外部I/O控制器
- ❖需要牺牲性能

**对京航空航天大学** 

**>**5

#### 异常的特性

- ❖可重启的异常
  - ▶流水线能够清空指令
  - ▶处理程序的执行, 执行完毕后返回指令
    - 重新取指和执行
- ❖PC+4 保存在EPC 寄存器
  - ▶识别导致异常的指令
  - ▶使用PC+4是因为它是流水线执行中可以获得的信号
    - 处理程序必须能够校准这个值以获得正确的地址

0. 北京航空航天大学

7

#### 处理异常

- ❖ MIPS中异常由系统控制协处理器(CPO)处理
- ❖ 保存出问题(或者被中断)的指令的PC内容
  - ➤ MIPS: 保存在特殊的寄存器中 Exception Program Counter (EPC)
- ❖ 保存问题的描述
  - ▶MIPS: 保存在特殊的寄存器中, Cause 寄存器
  - ▶最简单的实现只需要1bit (0: 未定义的opcode, 1: 溢出)
- ❖ 转跳到异常处理代码 (exception handler code), 起始地址: 0x80000180
- ❖ 通知操作系统
  - ▶可以"杀"程序
  - ▶对于 I/0 设备请求或系统调用,通常同时切换到另一个进程
    - 比如当发生 TLB 缺失和页失效时

01 北京航空航天大学

. .

**≻**6

#### 处理程序的动作

- ❖读 Cause 寄存器, 传递给相关的处理程序
- ❖操作系统确定需要采取的行动:
  - ▶如果是可重启的异常, 执行正确的操作然后使用EPC返回程序
  - ▶否则, 结束程序并使用EPC, Cause 寄存器等信息报告错误

00 北京航空航天大学

8

#### I/O 中断

- ❖I/O 中断与异常很相似,不同之处在于:
  - ▶I/O 中断是 "异步"的
  - >需要传递更多的信息
- ❖"异步" 是相对于指令执行的
  - ▶I/O 中断不与任何指令关联,但可以在任何指令执行的过程中发生
  - ▶I/O 中断不会阻止任何指令的运行

00 北京航空航天大学

**>**9

协处理器0 (CP0)

❖4个寄存器: SR、Cause、EPC、PRId

➤阅读《See MIPS Run Linux》第3章

▶无关寄存器及无关位可以不阅读

❖理解要点:

▶SR: 用于对系统进行控制

指令可读可写

▶Cause: 指令读取,硬件控制写入

■ IP7-2[15:10]: 对应外部6个中断源

■ ExcCode[6:2]: 异常/中断类型编码值

▶EPC: 用于保存异常/中断发生时的PC

■ 保存PC: 硬件控制写入

■ 指令读取: 中断服务程序

▶PRId: 处理器ID

■ 可以用于实现个性的编码

11

寄存器

SR

CAUSE

EPC

PRID

12

13

14

15

内存 (1) I/O 中断 add 用户程序 sub and (2) 保存 PC or (3) 转跳到中断划 理程序 read (5) 中断服务程序 store (4) 执行数据 传输 eret 10 O 北京航空航天大学 >10

#### **EPC**

❖EPC: 保存中断/异常时的PC

中断驱动的数据传输

▶以便从中断/异常服务程序返回至被中断指令

❖ERET: 中断/异常服务程序返回指令

|      | 31                                                                     | 26   | 25   | 22 | 21   | 18 | 17   | 14 | 13   | 10 | 9    | 6 | 5      | 0           |
|------|------------------------------------------------------------------------|------|------|----|------|----|------|----|------|----|------|---|--------|-------------|
| 编码   | CP0                                                                    |      |      |    |      |    | 8000 | 00 |      |    |      |   | eret   |             |
| 細刊   | 010000                                                                 |      | 1000 |    | 0000 |    | 0000 |    | 0000 |    | 0000 |   | 011000 |             |
|      |                                                                        | 6    |      | 20 |      |    |      |    |      |    | 6    |   |        |             |
| 格式   | eret                                                                   |      |      |    |      |    |      |    |      |    |      |   |        |             |
|      | eret将保存在CP0的EPC寄存器中的现场(被中断指令的下一条地址)写》<br>PC,从而实现从中断、异常或指令执行错误的处理程序中返回。 |      |      |    |      |    |      |    |      |    |      |   |        |             |
| 描述   |                                                                        |      |      |    |      |    |      |    |      |    |      |   | 地址     | 上)写入        |
| 描述操作 | PC,                                                                    |      | 见从中  |    |      |    |      |    |      |    |      |   | 地址     | 上)写入        |
|      | PC,                                                                    | 从而实现 | 见从中  |    |      |    |      |    |      |    |      |   | :地址    | t)写入<br>——— |

05 北京航空航天大学



- ❖IP7-2[15:10]: 6位待决的中断位,分别对应6个外部中断
  - ▶记录当前哪些硬件中断正在有效
  - **▶1-**有中断: **0-**无中断
- ❖ ExcCode[6:2]: 异常编码,记录当前发生的是什么异常
  - >共计32种
  - >要求表中3种

| ExcCode | 助记符 | 描述              |
|---------|-----|-----------------|
| 0       | Int | 中断              |
| 10      | RI  | 不识别(非法)指令       |
| 12      | Ov  | 算术指令导致的异常(如add) |



**≻13** 



# SR寄存器

- ❖IM7-2[15:10]: 6位中断屏蔽位,分别对应6个外部中断
  - ▶1-允许中断, 0-禁止中断
- ❖IE: 全局中断使能
  - ▶1-允许中断; 0-禁止中断
- ❖EXL: 异常级
  - ▶1-进入异常,不允许再中断: 0-允许中断
  - ▶ 重入需要OS的配合,特别是堆栈



>14

13

#### 异常处理

- ❖流水线的收益来自于指令执行开销的重叠
  - ▶ 当指令流突然中断的时候(发生异常)会产生错误
- ❖许多的异常必须是精确的, 当一个异常是精确的时

#### (同步并且可在断点处恢复)

- > 所有在出错指令之前的指令必须完成
- ▶出错指令和它之后的所有指令必须被销毁(清空)
- > 异常处理程序必须开始执行
- ❖通常不适宜在异常发生的周期中立即处理异常,因为
  - >同一个周期内可能发生多个异常
  - ▶在不同的流水段处理异常会比较复杂
  - ▶异常处理必须按程序处理的序而不是时间序
- ❖通常,当异常发生时标记它并记录导致异常的原因,保持"安静"直到指令流水到写回阶段再处理

ca 北京航空航天大學

16



**≻17** 



异常处理(5段流水线)

- ❖在流水线中保持异常标志直到提交点 (MEM段)
- ❖对于给定的指令,在早期流水段的异常会覆盖后面的异常
- ❖在提交点注入外部中断(覆盖其它的)
- ❖异常到达提交点: 更新Cause和EPC寄存器, 清空所有流水段, 向取指阶段注入处理程序的PC

07. 北京航空航天大學

>18



#### 软件实现:中断服务程序

- ❖框架结构:保存现场、中断处理、恢复现场、中断返回
- ❖保存现场
  - > 将所有寄存器都保存在堆栈中
- ❖中断处理
  - ▶读取特殊寄存器了解哪个硬件中断发生
  - ▶执行对应的处理策略(例如读写设备寄存器、存储器等)
- ❖恢复现场
  - ▶从堆栈中恢复所有寄存器
- ❖中断返回
  - ▶执行eret指令

1、3、4: 通用 2: 针对特定设备

21

ca 北京航空航天大學

>21



#### 中断响应机制: 检测异常与中断(1)

- ❖每条指令的WB阶段检测异常与中断
  - >最终异常:流水过来的前级异常
  - > 是否有中断
- ❖中断检测时需要判断是否中断允许位
  - ➤解决方法: 用HWINT/IM/IE/EXL产生中断请求 assign IntReg = |(HWINT7-2 & IM7-2) & IE & !EXL;
- □注意: (实验要求)中断优先级高于异常
  - ▶Q: 怎么实现呢?
  - ▶A: 清除各级指令时, 先判断中断再判断异常流水标志位

(5) 北京教堂教天大学

22

>22





>25

#### 中断驱动的I/O 示例 (2/2)

- ◆2.62% (中断) 远比41.9% (轮询)要好
- ❖真实的解决方案: 直接内存访问(DMA) 机制
  - >设备控制器直接与内存交互完成数据传输,不通过处理器
  - >每页传输完成产生一次中断

#### 中断驱动的 I/O 示例 (1/2)

- ❖假定以下系统特性:
  - ▶每次传输包括中断在内需要500个时钟周期的开销
  - ➤磁盘吞吐: 16 MB/秒
  - ▶每传输16字节产生一个中断
  - ▶处理器主频 1 GHz
- ❖如果磁盘的操作占程序执行的5%, 处理器被磁盘操作 消耗的百分比是多少?
  - ▶5% × 16 [MB/秒] / 16 [B/中断] = 52,428 [中断/秒]
  - ▶52,428 [中断/秒] × 500 [时钟周期/中断] = 2.62×10<sup>7</sup> [时钟周期/秒]
  - ▶2.62×10<sup>7</sup> [时钟周期/秒] / 10<sup>9</sup> [时钟周期/秒] = 2.62%

00 北京航空航天大学

26

>26

#### 协处理器指令及用途

❖指令: MFC0、MTC0

▶不能直接修改CPO寄存器,必须借助通用寄存器

❖MFC0: 读取CP0寄存器至通用寄存器

▶SR: 获取处理器的控制信息

▶Cause: 获取处理器当前所处的状态

▶EPC: 获取被异常/中断的指令地址

▶PRId: 读取处理器ID (可以读取你的个性签名)

❖MTC0: 通用寄存器值写入CP0寄存器

▶SR: 对处理器进行控制,例如关闭中断

▶EPC: 操作系统中用于多任务切换

On 北京航空航天大学

28

27

| 设计CP0:       |     | 模块接口              |                        |
|--------------|-----|-------------------|------------------------|
| 信号名          | 方向  | 用途                | 产生来源及机制                |
| A1[4:0]      | - 1 | 读CP0寄存器编号         | 执行MFC0指令时产生            |
| A2[4:0]      | ı   | 写CP0寄存器编号         | 执行MTC0指令时产生            |
| DIn[31:0]    | -1  | CP0寄存器的写入数据       | 执行MTC0指令时产生<br>数据来自GPR |
| PC[31:2]     | ı   | 中断/异常时的PC         | PC                     |
| ExcCode[6:2] | - 1 | 中断/异常的类型          | 异常功能部件                 |
| HWInt[5:0]   | 1   | 6个设备中断            | 外部硬件设备(如鼠标、键盘)         |
| We           | - 1 | CP0寄存器写使能         | 执行MTC0指令时产生            |
| EXLSet       | - 1 | 用于置位SR的EXL(EXL为1) | 流水线在WB阶段产生             |
| EXLCIr       | - 1 | 用于清除SR的EXL(EXL为0) | 执行ERET指令时产生            |
| clk          | ı   | 时钟                |                        |
| rst          | - 1 | 复位                |                        |
| IntReq       | 0   | 中断请求,输出至CPU控制器    | 是HWInt/IM/EXL/IM的函数    |
| EPC[31:2]    | 0   | EPC寄存器输出至NPC      |                        |
| DOut[31:0]   | 0   | CP0寄存器的输出数据       | 执行MFC0指令时产生,输出数据至GPR   |
| On 北京航空航天大学  |     |                   | 29                     |

>29

#### 设计CP0: SR

❖exl要复杂一些:除了类似im/ie的行为外,还必须有置位和清除的功能。以置位为例:

```
if (EXLSet)
exl <= 1'b1;</pre>
```

OD 北京航空航天大學

## 设计CP0: SR

❖由于无用位较多,因此只定义有用位

>reg [15:10] im; >reg exl, ie;

- ❖SR整体表示为: {16'b0, im, 8'b0, exl, ie}
- ❖im,ie的行为很简单

if (当Wen有效并且Sel为对应的寄存器编号) {im, exl, ie} <= {DIn[15:10], DIn[1], DIn[0]};

reg [5:0] im与reg [15:10] im 是等价的,但后者编码风格更好

on ######### ≥30

### 设计CP0: Cause

❖Cause: 只需定义6位寄存器,不断的锁存外部6个中断 (HWInt7-2)

>reg [15:10] hwint\_pend;

❖Cause整体表示为:

>{16'b0, hwint pend, 10'b0}

on 北京教皇教及太孝 ▶32

31

>31

## 设计CP0: EPC

- ❖定义30位寄存器
  - >reg [32:2] epc;
- ❖为什么不需要32位?

>33

#### 设计CP0:输出CP0寄存器

- ❖除了SR/Cause/EPC/PRId外,一律输出0。
- ❖可以设计一个5选1的MUX。
- ❖也可以用行为描述,样例代码:

O. 北京航空航天大学



>34

# 流水和精确异常: 保持连续的语义

>36

00 北京航空航天大学

#### 多周期"执行"

- ❖不是所有指令的"执行"时间都是一样长的
- ❖思路: 有多个不同的功能单元, 会花费不同数量的时钟周期
  - ▶可以流水可以不流水
  - ▶能够使独立的指令在不同的功能单元上,在前序的长延时指令执行完毕之前 就开始执行
- ❖程序序的保证和精确异常

00 北京航空航天大学

37

#### >37

#### 异常 vs. 中断

#### ❖起因

- >异常: 内部产生,作用于运行的线程
- ▶中断: 外部产生,作用于运行的线程
- ❖处理的时机
  - >异常: 一旦检测出
  - ▶中断: "方便"的时候
    - 除了非常高优先级的
      - 电源失效
      - 机器自检
- ❖优先级: 必须处理当前进程 (异常), 不一定 (中断)
- ❖处理的上下文: 进程 (异常), 系统 (中断)

0. 北京航空航天大学

39

#### 流水线中的问题: 多周期执行

- ❖指令在执行阶段可能花费不同数量的时钟周期
  - ▶整型的 ADD vs. 浮点数的 MULT

FMUL R4 ← R1, R2 ADD R3 ← R1, R2



FMUL R2 ← R5, R6 ADD R4 ← R5, R6

如果FMUL发生了异常会怎么样?

Ox 北京航空航天大学

>38

#### 精确异常/中断

- ❖ 当准备处理异常/中断时,体系结构状态应该是一致的
- 1. 所有之前的指令必须完全回收
- 2. 之后的指令一律不得回收

回收(Retire) = 提交(commit) = 执行完毕并且更新体系结构状态

00 北京教堂教关大学



❖ 思路: 使每个操作花同样的时间

ADD R4 ← R1, R2



- ❖缺点
  - >访存操作会怎么样?
  - ▶每个功能单元100个时钟周期?

00 北京航空航天大学

41

>41

#### 解决方案 I: 重排序缓冲 (ROB)

- ❖思路: 乱序执行指令,产生体系结构状态可见的结果之前重排序
- ❖当指令译码时在ROB中预留一个条目
- ❖当指令执行完时,将结果写入ROB 中相应条目
- ❖当指令成为ROB中最旧的一条,并且已经执行完(没有异常) 时,将结果移动到寄存器堆或者存储器



解决方案

- ❖重排序缓冲
- ❖历史缓冲
- ❖未来寄存器堆

42

00 北京航空航天大学