







### 问题

- ❖如果你不知道处理器是如何执行程序的,你是否有可能 找出性能下降差异的原因?
- ❖你能在不知道底层发生了什么的情况下解决问题吗?

ga 北京航空航天大学

5

DRAM Bank的操作

访问地址:
(Row 0, Column 0)
(Row 0, Column 85)
(Row 1, Column 0)
Row address 0

Row 1

Row Buffer GUNFLICT!

Column address 05

Column mux

Data



6

## DRAM 控制器

- ❖行不命中时的内存访问时间远远大于行命中时的访问时间
- ❖现在的控制器得益于行缓冲(row buffer)
- ❖通常采用的调度策略 (FR-FCFS) [Rixner 2000]\*
  - (1) Row-hit first: 优先行缓冲命中
  - (2) Oldest-first: 然后先来先服务
- ❖这一调度策略的目的在于最大化DRAM的吞吐率
- ❖DRAM调度策略是"线程非公平"的
  - ▶Row-hit first: 导致对于高"行缓冲局部性"线程的"不公平优先"
  - ▶Oldest-first: 导致对于内存密集型线程的"不公平优先"
- ❖DRAM 控制器容易受到拒绝服务攻击
  - ▶可以写程序来利用这种不公平性

00 北京航空航天大学

### 课程成绩及期终考试

#### ❖ 课程成绩

- ▶理论课期末考试占50%
- ▶理论课平时作业占10%
- > 实验课占40%

#### ❖ 试题类型

- > 选择题
- > 基础逻辑电路问答和设计题
- ▶指令系统与汇编程序问答和分析题
- > 存储系统问答和设计计算题
- > MIPS处理器设计分析题

#### ❖ 试题分数分布

- > 计算机组成原理基本概念单选题: 20分
- >组合逻辑与时序逻辑(简答+设计): 20分
- ▶指令系统与MIPS汇编语言(简答+汇编): 15分
- ▶ 存储系统(主存+Cache+虚存)(简答+计算): 30分
- ▶ MIPS处理器设计: 15分

Ox 北京航空航天大学

9

۵

## 第一讲: 计算机组成概述 (4学时)

#### ❖ 目标

▶了解計算机系统的基本功能、组成框架、典型结构及层次关系,掌握 计算机中数的表示方法及常用编码。

#### ❖ 主要内容

- > 计算机系统的基本组成
- ▶ 计算机系统的典型架构与层次关系
- ▶计算机中数的表示
  - 定点数的表示(原码、反码、补码)
  - 浮点数的表示
  - 其他编码(格雷码、循环码、ASCII码、汉字编码)
- ▶计算机的程序执行原理简介
  - 指令的含义简介
  - 程序的执行过程简介

0. 北京航空航天大学

11

### 课程内容概况

| 序号  | 内容            |
|-----|---------------|
| 第一讲 | 计算机组成概述       |
| 第二讲 | 组合逻辑设计        |
| 第三讲 | 时序逻辑设计        |
| 第四讲 | 主存储器          |
| 第五讲 | 指令系统与MIPS汇编语言 |
| 第六讲 | MIPS处理器设计     |
| 第七讲 | 高速缓冲存储器       |
| 第八讲 | 虚拟存储系统        |
| 第九讲 | 总线与输入输出方式     |
|     |               |

on 非常教皇教夫夫学 10

## 第二讲:组合逻辑设计(8学时)

### ❖ 目标

▶了解门电路的基本结构,掌握布尔代数的理论及其门电路实现方法, 进而掌握布尔方程表示、转换及化简等方法,以及运算单元、译码器 等基本组合逻辑部件设计方法,学习并掌握Verilog HDL。

#### ❖ 主要内容

- >逻辑门电路
  - 非门、与门、或门、复合逻辑门电路及其性能指标
  - TTL、MOS集成门电路

#### ▶布尔代数

- 布尔代数基本原理
- 逻辑函数表达式: 标准表达式(最小项表达式、最大项表达式)
- 逻辑函数表达式的简化法: (合并乘积项法、吸收项法、配项法)
- ▶Verilog HDL介绍(自学)
- ▶基本组合逻辑部件设计与分析
  - 运算单元电路(加法器、比较器)
  - 多路选择器,译码器,编码器

00 北京航空航天大学

### 内容概要

- 逻辑门电路:数字电路中的基本逻辑单元电路
  - ▶ 由晶体管和MOS管(晶体二极管、晶体三极管、NMOS、PMOS) 构建门电路(与、或、非、与非、或非等)
- 布尔代数:分析与设计数字系统的重要理论工具
  - > 逻辑代数基本概念:逻辑常量/变量,典型逻辑运算
  - ▶ 逻辑代数的运算法则:公理、定律、定理、基本公式及其推论
  - ▶ 逻辑函数的表达式: 真值表 → 最小项表达式、最大项表达式
  - > 逻辑函数的简化法:合并乘积项法、吸收项法、配项法
- 硬件描述语言: Verilog HDL (自学)
  - ➤ Verilog HDL的模块、词法、常用语句
  - > 不同抽象级别的Verilog HDL模型: 行为描述和结构描述
- 基本组合逻辑部件设计
  - ▶ 运算单元电路: 加法、减法、乘法、比较器、ALU
  - ▶ 编码器/译码器: 三种编码器/译码器
  - > 多路选择器: 数据选择、多功能运算

· 北京航空航天大學

13

13

## 逻辑函数的简化法 —— 逻辑函数的公式简化法

- ❖逻辑函数的公式简化法的原理是反复使用逻辑代数的基本公式、基本定理和常用公式,消去函数中多余的乘积项和因子,以求得最简形式。
- 一、"与或"表达式的化简
- ❖最简与或表达式
  - ▶ 1、乘积项的个数最少(用门电路实现,用的与门数最少):
  - ▶ 2、在满足1的条件下,乘积项中的变量最少(与门的输入端最少)。
  - ▶ 省器件:用最少的门,门的输入也最少。
- ❖常用的化简方法有:合并乘积项法、吸收项法和配项法

0. 北京航空航天大学

15

### 最小项表达式和最小项推导法

### 1. 最小项表达式

真值表

- ❖ 全部由最小项构成的与或式,也称标准与或式,可由 最小项推导法直接从真值表中导出。
- ❖ 例如:三人表决器设计的输出表达式

$$F = \overline{A}BC + A\overline{B}C + AB\overline{C} + ABC$$
  
 $F(A,B,C) = m_3 + m_5 + m_6 + m_7$   
 $F(A,B,C) = m_3 + m_5 + m_6 + m_7$   
表达式

| 0 |
|---|
| 0 |
| 0 |
| 1 |
| 0 |
| 1 |
| 1 |
| 1 |
|   |

- ❖ 最小项推导法 —— 从真值表推出逻辑函数表达式的一种方法
  - ▶ 使输出为1的输入组合写成乘积项的形式,其中取值为1的 输入用原变量表示,取值为0的输入用反变量表示,然后把 这些乘积项加起来。

O. 北京航空航天大學

14

14

## 逻辑函数的简化法 —— 合并乘积项法

\*逻辑函数的公式简化常用的方法(以与或表达式的化简为例)有:合并乘积项法、吸收项法、配项法、消除冗余项法

## 1、合并乘积项法——利用互补律消去1个变量

化简 
$$F = A(BC + \overline{B}\overline{C}) + AB\overline{C} + A\overline{B}C$$

解: 
$$F = ABC + A\overline{B}\overline{C} + AB\overline{C} + A\overline{B}C$$
 利用分配律展开  $= (ABC + A\overline{B}C) + (A\overline{B}\overline{C} + AB\overline{C})$  合并  $= AC(B + \overline{B}) + A\overline{C}(\overline{B} + B)$  互补律  $= AC + A\overline{C}$  互补律

D. 北京航空航天大学

## 逻辑函数的简化法 —— 吸收项法和配项法

### 2、吸收项法——利用吸收律和包含律减少"与"项

化简 
$$F = A\overline{B} + \overline{A}B + ABCD + \overline{A}\overline{B}CD$$
  
解:  $F = (A\overline{B} + \overline{A}B) + (AB + \overline{A}\overline{B})CD$  合并乘积项  
"同或"和"异  
 $= (A\overline{B} + \overline{A}B) + \overline{A}\overline{B} + \overline{A}\overline{B} + \overline{A}\overline{B} + \overline{A}\overline{B}$   
 $= A\overline{B} + \overline{A}B + CD$  由吸收章3 互为反函数  
 $A+AB=A+B$ 

### 3、配项法——利用互补律,配在乘积项上

化简 
$$F = AB + \overline{A}\overline{B}C + BC$$
  
解:  $F = AB + \overline{A}\overline{B}C + BC(A + \overline{A})$  配项  
 $= AB + \overline{A}\overline{B}C + ABC + \overline{A}BC$  展开  
 $= (AB + ABC) + (\overline{A}\overline{B}C + \overline{A}BC)$  合并  
 $= AB(1 + C) + \overline{A}C(B + \overline{B})$  1律、互补  
 $= AB + \overline{A}C$ 

17

19

### 数据选择器

- ❖ 从一组输入数据选出其中需要的一个数据作为输出的过程叫做数据选择,具有数据选择功能的电路称为数据选择器(Data Selector)。
- ❖ 数据选择器又称多路选择器(Multiplexer,多路器),它是以"与或非"门或以"与或"门为主体的组合逻辑电路。它在选择控制信号的作用下,能从多路平行输入数据中任选一路数据作为输出。
- \* 常用的集成数据选择器有四2选1(74××157)、双4选1(74××153)、 8选1(74××151)及16选1(74××150)数据选择器等。



### 组合逻辑电路的结构和特点

- ❖ 数字电路分类: 组合逻辑电路和时序逻辑电路
- ❖ 组合逻辑电路
- ➢ 是将逻辑门以一定的方式组合在一起,使其具有一定逻辑功能的数字电路。
- ▶ 是一种无记忆电路 —— 任一时刻的输出信号仅取决于该时刻的 输入信号,而与信号作用前电路原来所处的状态无关。
- 常用的组合逻辑电路:算术逻辑运算电路、编码器/译码器、数据选择器、数值比较器、奇偶校验器等



- ❖ 特点
  - ▶由逻辑门电路组成
  - ▶输出不能再直接反馈到输入(不能有环路),没有存储电路
  - ▶当时的输出仅由当时的输入决定——速度快

0. 北京航空航天大学

.

18

## 第三讲:时序逻辑设计 (8学时)

- ❖ 目标
  - > 掌握触发器、寄存器的结构和工作原理,掌握有限状态机、同步时序逻辑 电路的设计方法和分析方法,具备使用仿真工具开发时序逻辑电路的能力。
- ❖ 主要内容
  - > 锁存器和触发器
    - SR锁存器、D锁存器
    - D触发器
    - JK触发器
  - ▶有限状态机(FSM)
    - Moore型FSM
    - Mealy型FSM
  - > 时序逻辑电路设计分析
    - 数据寄存器
    - 移位寄存器
    - 计数器

20

05 北京航空航天大学

### 锁存器和触发器

- ❖基本RS锁存器: 具有保持、置0、置1功能,其输入信号可以直接控制锁存器的输出
- ❖钟控RS锁存器: CP有效(高电平或低电平)时,锁存器的状态随输入变化(约束条件R、S不能同时为1)
- ❖钟控D锁存器:为消除钟控RS锁存器的不定状态,将钟控RS锁存器双端输入改为单端输入(D),即D锁存器
- ❖D触发器:两个反相钟控D锁存器构成D触发器。时钟信号CP的边沿(上升沿或下降沿)触发
- ❖JK触发器: 是一种功能全面,而且没有约束条件的FF
- ❖寄存器:由共享时钟信号CLK的多个D触发器构成

05 北京航空航天大学

21

21

## Moore型FSM设计

- ❖ Moore型FSM的表示方法
  - ▶状态图(State Diagram):圆圈表示状态,圈内"Q2Q1Q0/D" 分别表示状态组合Q2Q1Q0(或状态编码)及输出信号D;带箭头 的线段表示状态转移,线段上的文字表示转移发生时的信号输入
  - ▶状态表(State Table): 状态转换表,反映下一状态与当前状态和输入的关系



有限状态机

- ❖根据输出信号产生的机理不同,有限状态机可分成两类:
  - ▶摩尔 (Moore) 型状态机: 输出信号仅与当前状态有关
  - ▶ **米里** (Mealy) 型状态机: 输出信号与当前状态及输入信号有关





mea i y

22

22

05 北京航空航天大学

## Mealy型FSM设计

- ❖ Mealy型FSM的表示方法 —— 状态图
  - ▶圆圈表示状态,带箭头的线段表示状态转移
  - ▶状态圈内 "S0"、"S1"等代表状态名(对应状态编码)
  - >与Moore型FSM不一样的是,输出信号不再标注在圈内,而是以"输入/输出"的形式标注在状态转移线上:"输入"表示引起状态转换的输入信号; "输出"表示状态转换同时产生的输出信号



24

05 北京航空航天大学

O 北京航空航天大学

## FSM设计

【例】二进制序列检测器: 检测器接收到二进制序列"1101" 时,输出检测标志为1,否则输出检测标志为0。注:不重复 检测,即收到1101输出1后,下一次从下一个输入信号开始检测。

解:

- (1) 检测器FSM模型
  - ▶输入: 二进制序列输入信号 A, 1位
  - ▶输出: 检测标志信号 Y, 1位
  - ▶状态: 共5个不同状态
    - S0: 未收到第一个有效位(输入为0,输出0)
    - S1: 收到第一个有效位(输入为1,输出0)
    - S2: 收到第二个有效位(即S1后输入为1,输出0)
    - S3: 收到第三个有效位(即S2后输入为0,输出0)
    - S4: 连续收到四个有效位(即S3后输入为1,输出1)
  - ▶状态寄存器: 3位

00 北京航空航天大学

27

25

### FSM设计

### (3) 根据状态转换图得到状态转换表和输出真值表

| 当前状态<br>(S <sub>2</sub> S <sub>1</sub> S <sub>0</sub> ) | 输入<br>(A) | 下一状态<br>(\$' <sub>2</sub> \$' <sub>1</sub> \$' <sub>0</sub> ) | 输出<br>(Y) |
|---------------------------------------------------------|-----------|---------------------------------------------------------------|-----------|
| SO (000)                                                | 0         | S0 (000)                                                      | 0         |
| S0 (000)                                                | 1         | S1 (001)                                                      | 0         |
| S1 (001)                                                | 0         | S0 (000)                                                      | 0         |
| S1 (001)                                                | 1         | S2 (010)                                                      | 0         |
| S2 (010)                                                | 0         | S3 (011)                                                      | 0         |
| S2 (010)                                                | 1         | S2 (010)                                                      | 0         |
| S3 (011)                                                | 0         | S0 (000)                                                      | 0         |
| S3 (011)                                                | 1         | S4 (100)                                                      | 1         |
| S4 (100)                                                | 0         | S0 (000)                                                      | 0         |
| S4 (100)                                                | 1         | S1 (001)                                                      | 0         |



28

## FSM设计

#### (2) 画出状态转换图



"1101" 检测器FSM模型: S0: 未收到第一个有效位

(输入为0,输出0)

S1: 收到第一个有效位 (输入为1,输出0)

S2: 收到第二个有效位

(即S1后输入为1,输出0)

S3: 收到第三个有效位

(即S2后输入为0,输出0)

S4: 连续收到四个有效位

(即S3后输入为1,输出1)

26

O. 北京航空航天大学

### FSM设计

### (4) 根据状态转换表写出 次态逻辑表达式 和 输出逻辑表达式

$$S_2 = \overline{S_2} S_1 S_0 A$$

$$S_1' = \overline{S_2} \overline{S_1} S_0 A + \overline{S_2} S_1 \overline{S_0} \overline{A} + \overline{S_2} S_1 \overline{S_0} A$$

$$= \overline{S_2} \overline{S_1} S_0 A + \overline{S_2} S_1 \overline{S_0}$$

$$S_0' = \overline{S_2} \overline{S_1} \overline{S_0} A + \overline{S_2} \overline{S_1} \overline{S_0} \overline{A} + S_2 \overline{S_1} \overline{S_0} A$$

$$= \overline{S_1} \overline{S_0} A + \overline{S_2} S_1 \overline{S_0} \overline{A}$$

$$Y = \overline{S_2}S_1S_0A$$

| 当前状态<br>(S <sub>2</sub> S <sub>1</sub> S <sub>0</sub> ) | 输入<br>(A) | 下一状态<br>(S' <sub>2</sub> S' <sub>1</sub> S' <sub>0</sub> ) | 输出<br>(Y) |
|---------------------------------------------------------|-----------|------------------------------------------------------------|-----------|
| S0 (000)                                                | 0         | S0 (000)                                                   | 0         |
| S0 (000)                                                | 1         | S1 (001)                                                   | 0         |
| S1 (001)                                                | 0         | S0 (000)                                                   | 0         |
| S1 (001)                                                | 1         | S2 (010)                                                   | 0         |
| S2 (010)                                                | 0         | S3 (011)                                                   | 0         |
| S2 (010)                                                | 1         | S2 (010)                                                   | 0         |
| S3 (011)                                                | 0         | S0 (000)                                                   | 0         |
| S3 (011)                                                | 1         | S4 (100)                                                   | 1         |
| S4 (100)                                                | 0         | S0 (000)                                                   | 0         |
| S4 (100)                                                | 1         | S1 (001)                                                   | 0         |

O. 北京航空航天大学

### 第四讲: 主存储器 (4学时)

#### ❖ 目标

▶了解存储单元电路的工作原理,掌握主存储器的结构特点、工作原理和构造方法。

#### ❖ 主要内容

- ▶存储单元电路
  - SRAM存期单元电路
  - DRAM存储单元电路
  - ROM存储单元电路

#### ▶主存储器的结构

- SRAM芯片的内部结构
- DRAM芯片的内部结构

#### ▶存储器的扩展

- 芯片容量的基本描述 (字单元数 X 每个字单元的位数, 2n x m)
- 存储器的扩展方法
- >DRAM的刷新

ch 北京航空航天大学

29

29

# 

### 存储芯片和存储器的容量描述

❖ 存储芯片容量的基本描述 (字单元数×每个字单元的位数)

▶1K × 2: 1024 个字单元,每个字单元 2 位(二进制位)意味着任一时刻可以(也只能)访问1024个独立字单元中的任意一个,每次读写的数据位数是一个字单元的容量(2位)对于1K X 2的存储芯片:

有多少个存储位元? 共1K个(1024个)字单元,每个字单元2位 2048 需多少条地址线? 按字单元寻址,1024个(2<sup>10</sup>个)字单元 10

需要多少条数据线?一次访问一个字单元,每个字单元是2位

▶64K×8: 65536 (64K) 个字单元,每个字单元8位,也即64KB 有多少个存储位元?需要多少条地址线?多少条数据线?

199 | 11 Ma = 10. 1111 999 344

30

2

30

O. 北京航空航天大学

## 存储器芯片的扩展

- ❖单片存储器芯片不能满足存储系统的需求
- ❖存储扩展
  - ▶位扩展: (2<sup>n</sup> × m)

存储器芯片提供的字空间满足整个存储空间的字空间要求, 2<sup>n</sup> 够但存储器芯片的位空间不能满足要求, m 不够

方法: 多个存储器芯片的数据位空间拼在一起

▶字扩展: (2<sup>n</sup> × m)

存储器芯片提供的字空间不能满足整个存储空间的字空间要求, 2<sup>n</sup> 不够但存储器芯片的位空间满足要求, m 够

方法: 多个存储器芯片的字空间拼在一起

▶混合扩展: (2<sup>n</sup> × m)

存储器芯片提供的字空间不能满足整个存储空间的字空间要求,2º不够位空间也不能满足要求,m 不够

方法:综合运用字扩展和位扩展

O. 北京航空航天大学



35





34

36

## 第五讲:指令系统与MIPS汇编语言(6学时)

❖ 目标

>以MIPS两种指令系统为研究对象,学习并掌握计算机指令系统的格式、 寻址方式和设计方法;学习并掌握MIPS汇编语言编程。

❖ 主要内容

▶指今系统概述

- 指令系统的基本要素
- 指令格式
- 寻址方式
- **▶MIPS指令系统**
- **▶MIPS汇编语言编程**





指令格式

**❖ 机器指令:** 计算机硬件可以执行的表示一种基本操作的二进制代码

▶指令格式: 操作码 + 操作数(操作数地址)

▶操作码: 指明指令的操作性质

▶操作数(地址): 指明操作数的位置(或操作数本身)

操作码

操作数地址

11010101 10000100 01010001 10100000

❖ 指令的表示

▶ 机器表示: 二进制代码

▶符号化表示: 助记符,如: MOV AX, BX

00 北京航空航天大学

38





### 指令系统举例 —— MIPS指令系统

- ❖ 跳转和转移指令:控制程序执行顺序
  - >跳转指令: J类型指令(26位绝对转向地址)或R类型指令(32位的寄存器地址)
  - ▶转移指令: Ⅰ类型指令, PC-relative寻址方式, 相对程序计数器的16位位移量(立即数)。
  - ▶跳转: J、JAL、JR、JALR
  - ▶转移: BEQ(相等转移)、BNE(不等转移)、BLEZ(小于或等于0 转移)、BGTZ(大于0 转移)、BLTZ(小于0转移)、BLTZAL、 BGEZAL
- ❖ 特殊指令
  - ▶R类型指令
  - ▶系统调用SYSCALL
  - ▶断点BREAK

- 471 //// — : 1— : 1.

05 北京航空航天大学

43

## 指令系统举例 —— MIPS指令系统

- ❖ Load/Store (取数/存储) 指令
  - ▶I类型指令,存储器与通用寄存器之间传送数据
  - ▶支持唯一的存储器寻址方式: Base+Index
  - ➤取數指令: LB(取字节)、LBU(取不带符号字节)、LH(取半字)、 LHU(取不带符号的半字)、LW(取字)、LWL、LWR
  - ▶存储指令: SB(存字节)、SH(存半字)、SW(存字)、SWL、SWR
- ❖ 运算指令
  - ▶R类型指令 和 I类型指令
  - >算术运算: add, addu, addi, addiu, sub, subu, mul, mulu, div, divu, mfhi, mflo等
  - ▶逻辑运算: and, andi, or, ori, xor, xori, nor等
  - ▶移位指令: sll, srl, sra, sllv, srlv, srav等

O. 北京航空航天大学

42

42

## 第六讲: MIPS处理器设计 (16学时)

#### ❖ 目标

- >以MIPS处理器为研究对象,学习并掌握基于指令执行分析的数据通路构造方法、基于逻辑阵列的MIPS控制器设计方法,进而掌握MIPS处理器设计方法。
- ❖ 主要内容
  - ▶处理器的功能、组成、一般设计方法等
  - ▶MIPS处理器设计概述——结构、指令集、数据通路的基本组件
  - ▶单周期处理器设计
    - 单周期数据通路和控制器设计
    - 单周期处理器性能分析
  - > 多周期处理器设计
    - 多周期数据通路和控制器设计
    - 多周期处理器性能分析
  - > 流水线处理器设计
    - 流水线数据通路和控制器设计
    - 流水线处理器性能分析

**☆ 井京東京東天大寺 流水线冒险及其处理** 



### 第七讲: 高速缓冲存储器 (CACHE) (6学时)

### ❖目标

▶掌握高速缓冲存储器 (Cache) 的结构特点和工作原理, 以及多级 Cache层次关系,掌握Cache的映射机制、Cache的命中与缺失分 析及其性能计算方法。

#### ❖ 主要内容

0. 北京航空航天大学

- ▶程序执行局部性原理
- ▶ Cache的结构与工作原理
- ▶ Cache的映射机制
  - 直接映射
  - 全相联映射
  - 组相联映射
- **▶Cache的替换策略**
- **▶Cache性能分析与其他** 
  - 容量计算

• 性能分析 ■ Cache数据一致性问题 流水线冒险

- ❖结构冒险
- ❖数据冒险
  - ▶指令之间的数据相关
  - ▶转发
  - **▶Load**延迟槽
- ❖控制冒险
  - ▶分支和跳转延迟槽

00 北京航空航天大学

46

48

## 高速缓冲存储器(Cache)的动机与原理

- ❖ 动机: 解决CPU和主存储器之间的性能差距问题
- ❖ Cache: CPU和主存间的一容量较小的高速缓存,其中总是存放 最活跃(被频繁访问)的程序块和数据,大多数情况下,CPU 能直接从这个高速缓存中取得指令和数据,而不必访问主存。
- ❖ Cache与主存之间按照数据块(Block)为单位进行数据交换。



## Cache与主存之间的映射 —— 组相联

### ❖组相联映射

▶主存的地址格式:

组内块地址(Tag) 组地址Set#

Offset

▶ Tag的内容: 主存中与该Cache数据块对应的数据块的组内块地址。

### ❖举例

- 主存容量1M 字节,4路组相联(每组包含4个Block)Cache容量16K字节,Block大小256字节
- Cache分多少组?每组包含多少块?
- Cache的Tag需要多少位?

### 解:

- Cache 组数=  $2^{14} \div (2^8 \times 2^2) = 2^4 = 16$  组
- 主存每组块数=  $2^{20}$  ÷( $2^{8}$ × $2^{4}$ ) =  $2^{8}$  = 256 块/组
- 主存地址: 20 位,其中高8 位为组内块地址,中间4 位为组地址, 低 8位为块内地址
- Cache的Tag应该为 8 位。

0. 北京航空航天大学

49

49

## Cache的性能计算

❖存储访问时间

若: T<sub>m</sub>为主存储器的访问周期;

 $T_c$ 为Cache的访问周期;

H为Cache命中率

则存储系统的等效访问周期T为:

$$T = T_c \times H + T_m \times (1 - H)$$

❖加速比SP(Speedup) 存储系统的加速比S<sub>0</sub>为:

$$S_p = \frac{T_m}{T} = \frac{T_m}{H \times T_c + (1 - H) \times T_m} = \frac{1}{(1 - H) + H \times \frac{T_c}{T_m}}$$



加速比与命中率的关系

0. 北京航空航天大学

## Cache的容量

- ■Cache的容量
  - ▶不作特殊申明时,Cache的容量指Cache数据块的容量;
  - ▶ Cache实际总的存储容量实际上还包含tag和valid bit的位数。

Cache的 存储布局 V Tag

Data

- 例:假设一直接映射的Cache,有16KB数据,块大小为4个字(32位字),主存地址32位,每个数据块包括1位有效位,计算实现该Cache所需总存储容量?
  - Cache每数据块大小: 4×32 = 128 bits = 2⁴ Bytes;
  - Cache块数: 16K ÷ 2⁴ = 2¹⁰ 块;
  - ▶ tag位数: 32 10 4 = 18 bits
  - ▶ 有效位: 1位
  - **▶ Cache实际总容量: 2<sup>10</sup> × (128+18+1) = 147K位 ≈ 18.4KB**

0. 北京航空航天大学

50

50

## 第八讲:虚拟存储系统 (6学时)

- ❖ 目标
  - > 掌握虚拟存储器概念、工作原理、虚实地址转换与页表工作原理、 TLB工作原理,具备进行虚拟存储器性能分析的能力。
- \* 主要内容
  - ▶辅助存储器
  - ▶虚拟存储器的概念和作用
  - ▶虚拟存储器工作原理
  - ▶虚实地址转换
  - ▶ 页表工作原理
  - **▶TLB工作原理**
  - > 虚拟存储器性能分析

ca 北京航空航天大学



### 页式虚拟存储器

- ❖ 快表TLB(Translation Lookaside Buffer, 转换后备缓冲器)
  - 问题:每次虚拟存储器的访问带来两次存储器访问,一次访问页表, 一次访问所需的数据(或指令),简单的虚拟存储器速度太慢
  - 解决办法: 使用Cache存储部分活跃的页表项,称为TLB(快表),它包含了最近使用的那些页表项
  - ▶ TLB内容: 虚页号(标记)、对应实页号(数据)、有效位、修改位
  - ▶ TLB一般采用全相联模式

| 有效位 修改位 | 标记 (tag) | 数据  |
|---------|----------|-----|
|         | 虚页号      | 实页号 |
|         | 虚页号      | 实页号 |
|         | 建页号      | 实页号 |
|         | 虚页号      | 实页号 |

快表(TLB)

页式虚拟存储器

### ❖举例

某计算机虚拟地址32位、物理内存128MB、页大小4KB。

- (1)程序虚拟空间最多可有多少页?
- (2) 页表项共有多少位?
- (3) 每个页表占多少内存空间?

### ❖解答

虚地址32位: 虚页号(20位) + 页内偏移(12位) 实地址27位: 实页号(15位) + 页内偏移(12位)

每个程序虚拟空间最多可有: 220个虚页

每个页表项: 1位(有效位)+15位(实页号)=16位

每个页表所占空间: 220×16 = 16Mb = 2MB

05 北京航空航天大学

54

54

## 页式虚拟存储器

### ■TLB, 页表, Cache三种缺失的可能性

| TLB  | Page<br>table | Cache | Possible? If so, under what circumstance? |
|------|---------------|-------|-------------------------------------------|
| hit  | hit           | miss  | 可能,TLB命中则页表一定命中,但实际上不会查页表                 |
| miss | hit           | hit   | 可能,TLB缺失但页表可能命中,信息在主存,就可能在Cache           |
| miss | hit           | miss  | 可能,TLB缺失但页表可能命中,信息在主存,但可能不在Cache          |
| miss | miss          | miss  | 可能,TLB缺失页表可能缺失,信息不在主存,一定也不在Cache          |
| hit  | miss          | miss  | 不可能,页表缺失,说明信息不在主存,TLB中一定没有该页表项            |
| hit  | miss          | hit   | 同上                                        |
| miss | miss          | hit   | 不可能,页表缺失,说明信息不在主存,Cache中一定也没有该信息          |

最好的情况应该是hit、hit、hit, 此时,访问主存几次?不需要访问主存! 以上组合中,最好的情况是什么?hit、hit、miss和miss、hit、hit 只需访问主存1次 以上组合中,最坏的情况是什么?miss、miss、miss 需访问磁盘、并访存至少2次 介于最坏和最好之间的是什么?miss、hit、miss 不需访问磁盘、但访存至少2次

00 北京航空航天大学

## 第九讲: 总线与输入输出方式 (4学时)

- ❖ 目标
  - ▶掌握程序查询I/O、中断I/O和DMA I/O等输入输出方式的工作原理。
- ❖ 主要内容
  - ▶计算机I/O系统
  - ▶总线
  - > 异常和中断
  - **▶I/O方式** 
    - 程序查询方式
    - 中断方式
    - DMA方式
    - I/O通道

0. 北京航空航天大学

57

## 1/0与主机信息交换的控制方式

- ❖ 程序查询方式
- ❖ 程序中断方式
- ❖ 直接内存访问(DMA)方式

❖ 通道方式

IO占用CPU时间

O. 北京航空航天大学

## 异常和中断

- ❖ "突发的" 事件需要改变控制流
  - ▶不同的指令集体系结构会使用不同的术语
- ❖ 异常
  - ▶CPU内部产生,一旦检测出来需要"立即"处理
- ❖中断
  - ▶来自外部I/O控制器, "方便"的时候处理(除非高优先级)
- ❖需要牺牲性能
- ❖处理异常
  - ▶可重启的异常
  - ▶MIPS中异常由系统控制协处理器 (CPO) 处理
    - 保存出问题(或者被中断)的指令的PC内容
    - 保存问题的描述
    - 转跳到异常处理代码
    - 通知操作系统

D. 北京航空航天大学

58

## 程序查询方式

- ❖I/O接口设置状态寄存器以表示外部设备的工作状态
- ❖CPU通过不断读取状态寄存器以查询外部设备的状态
- ❖在外部设备准备就绪的时候, CPU通过I/O接口中的数 据寄存器与外设完成数据交换。

RdSta: MOV DX,3FDH IN AL,DX CMP AL,61H JNE RdSta MOV DX,3F8H IN ALDX

读状态寄存器 No Ready? Yes 执行I/O操作

05 北京航空航天大学

### 中断方式

- ❖ 异常和中断
- ❖ 中断的概念
  - ▶概念: 机器出现紧急事务, CPU不得不停下当前正在执行的程序, 转去处理紧急事务, 事务处理完后, 继续执行被中断的程序

子程序

- >一般情况下,中断是随机的
- ▶主程序:被中断的程序
- ▶中断服务子程序:处理中断事务的程序
- ▶中断向量:中断服务子程序的入口地址
- ▶中断向量表:保存所有中断向量的内存

区域,一般固定。

61



# DMA方式

- ❖程序1/0与中断1/0的不足
  - >I/O传送速度受处理器测试和给设备提供服务的速度的限制
  - ➤处理器直接负责管理I/O,对于每一次I/O传送,处理器必须执 行一些指令
- ❖DMA (Direct Memory Access)
  - >CPU对总线的控制被临时禁止。DMA控制器接管总线控制权, 控制数据直接在存储器与外设之间高速交换
  - >CPU不再介入具体的I/O操作,由DMA控制器来负责提供存储器地址信号、读写控制信号等。
  - ▶CPU与I/O设备在更大的程度上并行工作,效率更高。
  - >DMA方式适合高速批量的数据传输,如视频显示刷新、磁盘存储系统的读写、存储器到存储器的传输等。

62