## 北京航空航天大学

# 2011 ~ 2012 学年 第 一 学期

# 《数字电路与系统》期末考试试卷 (A卷)

# 答案及参考评分标准

| <b>—</b> , | (10分,每小题2分)判断各题正误,正确的在括号内记"√",错误的在    |
|------------|---------------------------------------|
|            | 括号内记"×"。                              |
| (1)        | 对于十进制纯小数,求它的二进制表示可以采用"除2取余"法。(×)      |
| (2)        | TTL 门电路在高电平输入时,其输入电流很小(74 系列每个输入端的输入电 |
|            | 流约为 40 μ A )。 ( ✓ )                   |
| (3)        | 三态门输出为高阻时,其输出线上的电压为高电平。(×)            |
| (4)        | 单稳态触发器的暂稳态维持时间的长短取决于外界触发脉冲的频率和幅       |
|            | 度。(X)                                 |
| (5)        | 当时序逻辑电路存在无效循环时,该电路不能自启动。( ✓ )         |

- 二、(10分,每小题5分)
- (1) 设逻辑函数为  $f(A,B,C,D) = A(B+C) + B \cdot \overline{D(A+C)}$ , 则它的反函数

$$\overline{f(A,B,C,D)} = (\overline{A} + \overline{B} \cdot \overline{C}) \cdot (\overline{B} + D + A\overline{C})$$

$$= \overline{A} \cdot \overline{B} + \overline{A}D + \overline{B} \cdot \overline{C} + \overline{B} \cdot \overline{C}D + \overline{B} \cdot \overline{C}A$$

$$= \overline{A} \cdot \overline{B} + \overline{A}D + \overline{B} \cdot \overline{C}$$

(写成"与或"表达式的形式,可以不用化简),则 f(A,B,C,D)的对偶式为  $f^{D}(A,B,C,D) = (A+BC) \cdot (B+\overline{D}+\overline{AC})$ 

$$= AB + BC + BC\overline{D} + \overline{ABC} + A\overline{D} = AB + A\overline{D} + BC$$

(可以不用化简)。

(2) 如图 2-1,门电路  $G_1,G_2$ 均 TTL 工艺,当输入信号 A 为低电平  $V_{IL}$ , B 为高电平  $V_{IH}$ 的情况下,图中 T 点为 \_\_\_\_\_低 \_\_\_电平(填写 "高"或"低");如果 采用正逻辑(即:高电平代表逻辑"1",低电平代表逻辑"0"),请写出输出 Y 关于 A,B,C 的逻辑函数

$$Y(A,B,C) = \overline{\overline{A} \cdot \overline{B}} \cdot \overline{C} + \overline{A} \cdot \overline{B} \cdot C = (A+B)\overline{C} + \overline{A} \cdot \overline{B}C = A\overline{C} + B\overline{C} + \overline{A} \cdot \overline{B}C \quad .$$

说明:如果写成 $Y(A,B,C)=(\overline{A}\cdot\overline{B})\odot C$ ,得3分;(同或运算)

如果写成
$$\begin{cases} \overline{A} \cdot \overline{B} & C = 1 \\ A + B & C = 0 \end{cases}$$
, 得 2 分。



图 2-1

三、(15分)如图 3-1 所示的电路,其中 74151 是"8选1"数据选择器;试进行如下的组合逻辑电路分析。



- (1) 写出该电路的逻辑表达式 Y(A,B,C,D);
- (2) 将该逻辑表达式化简为最简"与或"表达式  $Y_1(A,B,C,D)$ ;
- (3) 设:根据应用的情况,还存在着无关项集合  $d(A,B,C,D)=\{m_0,m_5,m_6,m_7\}$ ,利用这些无关项对逻辑函数进行化简,请以"与非——与非"形式写出化简后的结果  $Y_2(A,B,C,D)$ 。

解:

(1) 
$$Y(A,B,C,D) = \overline{A} \cdot \overline{B} \cdot C \cdot \overline{D} + \overline{A} \cdot B \cdot \overline{C} \cdot \overline{D} + A\overline{B}C + AB\overline{C} \cdot \overline{D} + ABC$$

(2) 
$$Y_1(A,B,C,D) = B \cdot \overline{C} \cdot \overline{D} + \overline{B} \cdot C \cdot \overline{D} + A \cdot C$$



说明:(参考卡诺图)

(3) 
$$Y_2(A,B,C,D) = Y_1(A,B,C,D) + d(A,B,C,D) = B\overline{D} + C\overline{D} + AC = \overline{B\overline{D} \cdot C\overline{D} \cdot AC}$$



说明:(参考卡诺图)

可以使用不同的化简方法,答案为:  $\overline{BD} \cdot \overline{A} \cdot \overline{D} \cdot \overline{AC}$ 

四、 $(15 \, \mathcal{H})$  已知电路原理图如图 4-1 所示, $CP_1$ 、 $CP_2$  的波形如图 4-2 所示,设触发器的初始状态均为 "0",请在图 4-2 中画出输出端 B 和 C 的波形。



**评分标准:** ①只要画对任意一次 B、C和  $CP_1/CP_2$ 的配合关系,即可得 7分,其余二次,B和 C的波形每对 1次,2分;②如果三次配合关系都不对,则 B和 C的波形每对 1次,2分;③如果画得配合关系无法识别,则能够正确识别上升沿触发,每对 1次,1分;④如果画出了异步清零的门传输延迟,则是更加精确的答案,同样可以得分,且可以在出现其它失误的时候可以酌情加  $1\sim2$  分。

五、(15分)分析如图 5-1 所示的时序逻辑电路,写出电路的驱动方程、状 态方程和输出方程, 画出电路的状态转换图, 其中 X 为输入的逻辑变量。



图 5-1

解:驱动方程:
$$D_0 = \overline{X} \cdot \overline{Q_1} + X \cdot \overline{Q_0}$$
; $D_1 = \overline{X} \cdot Q_0 + X \cdot \overline{Q_1}$ 。  
状态方程: $Q_0^{n+1} = \overline{X} \cdot \overline{Q_1} + X \cdot \overline{Q_0}$ ; $Q_1^{n+1} = \overline{X} \cdot Q_0 + X \cdot \overline{Q_1}$ 。

输出方程: 
$$Y = \overline{\overline{XQ_0 + Q_1}} = Q_1 \cdot (X + \overline{Q_0}) = X \cdot Q_1 + Q_1 \cdot \overline{Q_0}$$
 。

状态转换表:

| X | $Q_1$ | $Q_1$ $Q_0$ $Q_1^{n+1}$ $Q_0^{n+1}$ |   | Y |   |
|---|-------|-------------------------------------|---|---|---|
| 0 | 0     | 0                                   | 0 | 1 | 0 |
| 0 | 0     | 1                                   | 1 | 1 | 0 |
| 0 | 1     | 0                                   | 0 | 0 | 1 |
| 0 | 1     | 1                                   | 1 | 0 | 0 |
| 1 | 0     | 0                                   | 1 | 1 | 0 |
| 1 | 0     | 1                                   | 1 | 0 | 0 |
| 1 | 1     | 0                                   | 0 | 1 | 1 |
| 1 | 1     | 1                                   | 0 | 0 | 1 |

### 状态转换图:



说明:①如果没有画出状态转换图,而是画出了状态转换表,可以给过程分,但 此项的"过程"与"结果"的分数分配为 3+2——即如果转换表完全正确。 但没有画图, 只给3分; ②如果状态转换表错误, 但画出的图与表是完全一 致的,则可以得2分,再根据转换表的错误情况在3分范围内扣分——每错 1行扣1分,扣完为止。

六、 $(20\, eta)$  设计一个彩灯控制的时序逻辑电路,要求红(R)、黄(Y)、绿(G) 三种颜色的灯在时钟信号 CP 的作用下按表 6-1 规定的顺序转换状态。表中 "1"表示"亮","0"表示"灭"。 要求电路能够 自启动。

可供选用的器件为:上升沿触发的 JK 触发器、与非门、反相器。请简要说明设计过程,并绘制电路图。

表 6-1 CP顺序 红 (R) 黄 (Y) 绿 (G) 循环 

**解:**(解法一)

采用 3 个触发器,分别代表红、黄、绿的状态  $Q_R$ 、 $Q_Y$  和  $Q_G$ 。 状态转换表(这里画出卡诺图形式的状态转换表,如果画成真值表形式的也可给分)



状态方程:  $Q_R^{n+1} = Q_Y \overline{Q_R} + Q_Y Q_R$ ;  $Q_Y^{n+1} = Q_G \overline{Q_Y} + Q_G Q_Y$ ;

$$Q_Y^{n+1} = (Q_R \overline{Q_Y} + \overline{Q_R} Q_Y) \overline{Q_G} + (Q_R \overline{Q_Y} + \overline{Q_R} Q_Y) Q_G \qquad \circ$$

驱动方程:

$$\begin{cases} J_R = Q_Y \\ K_R = \overline{Q_Y} \end{cases} ; \quad \begin{cases} J_Y = Q_G \\ K_Y = \overline{Q_G} \end{cases} ; \quad \begin{cases} J_G = Q_R \overline{Q_Y} + \overline{Q_R} Q_Y \\ \overline{Q_Y} + \overline{Q_R} Q_Y + \overline{Q_R} Q_Y + \overline{Q_R} Q_Y \end{cases} . \end{cases}$$

为了能够自启动,修正设计:



状态方程为: 
$$Q_R^{n+1} = Q_Y \overline{Q_R} + Q_Y Q_R$$
 ;  $Q_Y^{n+1} = Q_G \overline{Q_Y} + Q_G Q_Y$  ;

$$Q_Y^{n+1} = (\overline{Q_Y} + \overline{Q_R})\overline{Q_G} + (Q_R\overline{Q_Y} + \overline{Q_R}Q_Y)Q_G \quad \circ$$

驱动方程为:

$$\begin{cases} J_R = Q_Y \\ K_R = \overline{Q_Y} \end{cases}; \quad \begin{cases} J_Y = Q_G \\ K_Y = \overline{Q_G} \end{cases}; \\ \begin{cases} J_G = \overline{Q_Y Q_R} \\ \overline{Q_R Q_Y} + \overline{Q_R Q_Y} = Q_R Q_Y + \overline{Q_R} \cdot \overline{Q_Y} = \overline{\overline{Q_R Q_Y} \cdot \overline{\overline{Q_R} \cdot \overline{Q_Y}}} \end{cases}$$

绘制电路图:



#### 解: (解法二)

用 JK 触发器构造出 7 进制计数器,再对技术状态进行译码,得到序列<mark>输出</mark>。 状态转换<mark>表</mark>:



## 状态方程:

$$Q_2^{n+1} = Q_1Q_0\cdot\overline{Q_2} + \overline{Q_1}Q_2 \quad ; \quad Q_1^{n+1} = Q_0\overline{Q_1} + \overline{Q_2}\cdot\overline{Q_0}Q_1 \qquad ;$$

$$Q_0^{n+1} = \overline{Q_2} \cdot \overline{Q_0} + \overline{Q_1} \cdot \overline{Q_0} \quad \circ$$

### 驱动方程:

$$\begin{cases} J_2 = Q_1 Q_0 \\ K_2 = Q_1 \end{cases}; \quad \begin{cases} J_1 = \overline{Q_0} \\ K_1 = \overline{\overline{Q_2} \cdot \overline{Q_0}} \end{cases}; \quad \begin{cases} J_0 = \overline{Q_2} + \overline{Q_1} = \overline{Q_2} \cdot \overline{Q_1} \\ K_0 = 1 \end{cases}$$

## 输出方程



$$R = Q_2 + Q_1 \overline{Q_0}$$
 ;  $Y = Q_0 + Q_2 \overline{Q_1}$  ;  $G = \overline{Q_1} \cdot \overline{Q_0} + \overline{Q_2} \cdot Q_1$ 

## 电路原理图



- 七、(15分)综合分析图 7-1 所示的电路。其中,芯片 74160 为同步十进制加法 计数器,其操作特性如表 7-1 所示; PROM 的 16 个地址单元中的数据在表 7-2 种列出,设初始时刻计数器状态为 0000,要求:
  - (1) 请说明 555 定时器构成什么类型的电路;
  - (2) 请说明在图 7-1 中, 芯片 74160 被配置为多少进制的计数器;
  - (3) 芯片 CB7520 为 10 位 D/A 转换器,输出表达式为:  $v_0 = -\frac{V_{\text{REF}}}{2^{10}} \sum_{i=0}^{9} d_i \times 2^i$ ,请在图 7-2 中画出 D/A 转换器输出电压  $v_0$  的波形图。

表 7-1 使能 时钟 清零 预置 工作模式  $\overline{R_D}$ CLKEPETLD异步清零 X 0 X Χ X 同步预置数  $\times$  $\times$ **†** 1 0 X 1 0 1 保持 1 保持 (但 C=0)  $\times$  $\times$ 0 加法计数 **†** 1 1 1 1

表 7-2 PROM 的 16 个地址单元中的数据

| 地址输入           |       |       |       |                |       |       | 数据输出  |       |       |       |       |
|----------------|-------|-------|-------|----------------|-------|-------|-------|-------|-------|-------|-------|
| A <sub>7</sub> | $A_6$ | $A_5$ | $A_4$ | A <sub>3</sub> | $A_2$ | $A_1$ | $A_0$ | $O_3$ | $O_2$ | $O_1$ | $O_0$ |
| 0              | 0     | 0     | 0     | 0              | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 0              | 0     | 0     | 0     | 0              | 0     | 0     | 1     | 0     | 0     | 0     | 1     |
| 0              | 0     | 0     | 0     | 0              | 0     | 1     | 0     | 0     | 0     | 1     | 0     |
| 0              | 0     | 0     | 0     | 0              | 0     | 1     | 1     | 0     | 1     | 0     | 0     |
| 0              | 0     | 0     | 0     | 0              | 1     | 0     | 0     | 0     | 1     | 1     | 1     |
| 0              | 0     | 0     | 0     | 0              | 1     | 0     | 1     | 0     | 1     | 0     | 0     |
| 0              | 0     | 0     | 0     | 0              | 1     | 1     | 0     | 0     | 0     | 1     | 0     |
| 0              | 0     | 0     | 0     | 0              | 1     | 1     | 1     | 0     | 0     | 0     | 1     |
| 0              | 0     | 0     | 0     | 1              | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 0              | 0     | 0     | 0     | 1              | 0     | 0     | 1     | 1     | 1     | 0     | 0     |
| 0              | 0     | 0     | 0     | 1              | 0     | 1     | 0     | 0     | 0     | 0     | 1     |
| 0              | 0     | 0     | 0     | 1              | 0     | 1     | 1     | 0     | 0     | 1     | 0     |
| 0              | 0     | 0     | 0     | 1              | 1     | 0     | 0     | 0     | 0     | 0     | 1     |
| 0              | 0     | 0     | 0     | 1              | 1     | 0     | 1     | 0     | 1     | 0     | 0     |
| 0              | 0     | 0     | 0     | 1              | 1     | 1     | 0     | 0     | 1     | 1     | 1     |
| 0              | 0     | 0     | 0     | 1              | 1     | 1     | 1     | 0     | 0     | 0     | 0     |



第 10 页 共 11 页

### 解:

- (1) 请说明 555 定时器构成什么类型的电路;
- 答:构成多谐振荡器电路。
- (2) 请说明在图 7-1 中, 芯片 74160 被配置为多少进制的计数器;
- 答:构成9进制计数器。
- (3) 如图

