

# FACULTATEA DE AUTOMATICĂ ȘI CALCULATOARE DEPARTAMENTUL CALCULATOARE

# DOCUMENTATIE MIPS 32 BITI PipeLine



Ardelean Robert Emanuel
Grupa:30225



# FACULTATEA DE AUTOMATICĂ ȘI CALCULATOARE DEPARTAMENTUL CALCULATOARE

### Instructiuni impelementate suplimentar:

### ~ XOR (bitwise eXclusive-OR)

SAU-Exclusiv logic între două registre, memorează rezultatul în alt registru

\$d <=\$s ^ \$t; PC <= PC + 4;

Sintaxă xor \$d, \$s, \$t

*Format*: 000000 sssss ttttt ddddd 00000 100110

### ~ SLT (Set on Less Than)

Dacă \$s < \$t, \$d este inițializat cu 1, altfel cu 0

 $PC \le PC + 4$ ; if s < ten d <= 1 else d <= 0;

Sintaxă slti \$t, \$s, imm

### ~ ORI (bitwise OR Immediate)

SAU logic între un registru și o valoare imediată, memorează rezultatul în altregistruRTL  $t <- s \mid ZE(imm); PC <= PC + 4;$ 

Sintaxă ori \$t, \$s, imm

#### ~ ANDI (AND Immediate)

ȘI logic între un registru și o valoare imediată, cu rezultatul în alt

registruRTL t <- s & ZE(imm); PC <= PC + 4;

Sintaxă andi \$t, \$s, imm



DIN CLUJ-NAPOCA

### FACULTATEA DE AUTOMATICĂ ȘI CALCULATOARE DEPARTAMENTUL CALCULATOARE

### PROBLEMA REZOLVATA SI EXPLICATII:

14. Să se determine suma elementelor cu valori în intervalul [X, Y], dintr-un şir de N numere stocate în memorie începând cu adresa 16. Valorile X, Y şi N se citesc din memorie de la adresele 0, 4, respectiv 8. Rezultatul se va scrie în memorie la adresa 12.

```
# Initializarea registrelor
  lw $4, 0($0)
                    \# X = Mem[0]
  lw $5, 4($0)
                    # Y = Mem[4]
  lw $6, 8($0)
                    # N = Mem[8]
  add $2, $0, $0
                     # Indexul i = 0
                    \# Suma s = 0
  add $11, $0, $0
  add $3, $0, $16 # Adresa de start a vectorului v este 16
  # Loop pentru a itera peste elementele vectorului
loop:
  beg $2, $6, end loop # Dacă i == N, ieşim din loop
  lw $7, 0($3)
                      # v[i] = Mem[$3]
  add $3, $3, 4
                      # Incrementăm adresa pentru următorul element
  # Verificăm dacă v[i] este între X și Y (inclusiv)
  slt $8, $4, $7
                      \# \$8 = 1 \text{ dacă } X < v[i]; \text{ altfel } \$8 = 0
                      \# \$9 = 1 \text{ dacă v[i]} < Y; \text{ altfel } \$9 = 0
  slt $9, $7, $5
                      \# \$9 = 2 \text{ dacă v[i]} \le Y; \text{ altfel } \$9 = 1
  addi $9, $9, 1
                       \# \$10 = 1 \text{ dacă } X \le v[i] \text{ si } v[i] \le Y
  and $10, $8, $9
  # Adăugăm v[i] la sumă dacă se încadrează în interval
  beg $10, $0, inafara # Dacă v[i] nu este în interval, sărim la inafara
  add $11, $11, $7
                        \# s = s + v[i]
inafara:
  addi $2, $2, 1
                      # Incrementăm indexul i
                   # Sărim înapoi la începutul loop-ului
  j loop
end_loop:
  sw $11, 12($0)
                        # Scriem suma în memoria la adresa 12
```



# FACULTATEA DE AUTOMATICĂ ȘI CALCULATOARE DEPARTAMENTUL CALCULATOARE

### **TEST ENV:**







DIN CLUJ-NAPOCA

### FACULTATEA DE AUTOMATICĂ ȘI CALCULATOARE DEPARTAMENTUL CALCULATOARE

```
B"100011 00000 00100 000000000000000", --lw $4, 0($0)
 B"100011 00000 00101 0000000000000000", --lw $5, 4($0)
 B"100011 00000 00110 0000000000000000", --1w $6, 8($0)
 B"000000 00000 00000 00010 00000 100000", --add $2, $0, $0
 B"000000 00000 00000 01011 00000 100000", --add $11, $0, $0
 B"000000 00000 10000 00011 00000 100000", --add $3, $0, $16
 B"000100 00010 00110 000000000010101", --beg $2, $6, 21
 b"000000 00000 00000 00000 00000 000000", --nop
 b"000000 00000 00000 00000 00000 000000", --nop
 b"000000 00000 00000 00000 00000 000000", --nop
 B"100011 00011 00111 000000000000000", --lw $7, 0($3)
 B"001000 00011 00011 00000000000000000", --addi $3, $3, 4
 b"000000 00000 00000 00000 00000 000000", --nop
 B"000000 00100 00111 01000 00000 101010", --slt $8, $4, $7
 B"000000 00111 00101 01001 00000 101010", --slt $9, $7, $5
 b"000000 00000 00000 00000 00000 000000", --nop
 b"000000 00000 00000 00000 00000 000000", --nop
 B"001000 01001 01001 000000000000001", --addi $9, $9, 1
 b"000000 00000 00000 00000 00000 000000", --nop
 b"000000 00000 00000 00000 00000 000000", --nop
 B"000000 01000 01001 01010 00000 100100", --and $10, $8, $9
 B"000100 01010 00000 00000000000000000", --beq $10, $0, 4
 b"000000 00000 00000 00000 00000 000000", --nop
 b"000000 00000 00000 00000 00000 000000", --nop
 B"000000 01011 00111 01011 00000 100000", --add $11, $11, $7
 B"001000 00010 00010 000000000000001", -- addi $2, $2, 1
 B"000010 00000000000000000000001010", --j 7
 b"000000 00000 00000 00000 00000 000000", --nop
B"101011 00000 01011 000000000001100", --sw $11, 12($0)
```

5



# FACULTATEA DE AUTOMATICĂ ȘI CALCULATOARE DEPARTAMENTUL CALCULATOARE

### **Descrierea Elementelor Funcționale:**

### PipeLine-ul a fost testat.

#### 1. Module:

- a. test\_env: Entitatea de nivel superior care integrează diverse componente precum butoane (btn), comutatoare (sw) și LED-uri (led). Simulează un mediu de testare unde intrările pot fi controlate manual, iar ieșirile observate direct.
- b. IFetch: Modulul de aducere a instrucțiunilor responsabil pentru extragerea instrucțiunilor din memorie. Poate răspunde la scenarii de salt, de ramificare și de execuție secvențială normală.
- c. DecID: Modulul de decodare a instrucțiunilor și de decodare imediată care interpretează codul operației, biții funcției și câmpurile imediate ale instrucțiunilor. De asemenea, setează semnalele de control pentru execuția ulterioară.
- d. EX: Unitatea de execuție care efectuează operații aritmetice și logice pe baza instrucțiunii decodate. Gestionează, de asemenea, deplasările și ramificațiile.
- e. Mem: Modulul de acces la memorie pentru operațiuni de încărcare și stocare. Interfatează cu un array de memorie simulat.
- f. MainControl: Unitatea centrală de control care emite semnale de control pe baza codului operației instrucțiunii. Aceste semnale dictează comportamentul altor module din sistem.
- g. MPG: Generatorul de monopuls care oferă semnale de temporizare și control pe baza intrărilor utilizatorului și condițiilor interne.
- h. SSD: Driver pentru afișajul cu șapte segmente care controlează un afișaj cu șapte segmente pentru ieșire pe baza datelor prelucrate.

### 2. Semnale și Căi de Date:

- a. *Semnale de Date:* Transportă date specifice instrucțiunii, cum ar fi Instr (instrucțiunea curentă), aluRes (rezultatul de la ALU), PC4 (contorul de program plus patru), etc.
- b. *Semnale de Control:* Determină operarea sistemului precum regWrite (controlează operatiunile de scriere în registre), aluOp (defineste operatia ALU), etc.
- c. *Ceas și Resetare:* Elemente tipice de proiectare sincronă unde clk reprezintă ceasul sistemului si rst este utilizat pentru initializarea sau resetarea stării sistemului.

### Elemente Nefuncționale:

### 1. Constrângeri și Atribute de Design:



DIN CLUJ-NAPOCA

### FACULTATEA DE AUTOMATICĂ ȘI CALCULATOARE DEPARTAMENTUL CALCULATOARE

- a. Scalabilitate: Designul modular permite extinderea sau modificarea ușoară a componentelor, cum ar fi adăugarea de noi instrucțiuni sau îmbunătățirea ALU.
- b. Fiabilitate: Include mecanisme de verificare și gestionare a erorilor în decodarea și execuția instrucțiunilor pentru a asigura o operare robustă.
- c. Utilizare: Configurația mediului de test cu comutatoare și LED-uri permite interacțiunea și testarea ușoară a capacităților procesorului.

### 2. Provocări în Implementare:

- a. Complexitatea Mapării Porturilor: S-au făcut greșeli în timpul mapării porturilor datorită complexității designului.
- b. Reactivitatea Aplicației: Aplicația nu a răspuns frecvent comenzilor.
- c. Interpretarea Setului de Instrucțiuni MIPS: Probleme în interpretarea setului de instrucțiuni MIPS și modul în care acestea sunt implementate în hardware.
- d. Aplicarea Conceptelor Teoretice la Decodarea Practică: Provocări în aplicarea conceptelor teoretice despre decodarea instrucțiunilor la nivel practic.
- e. Detectarea și Remedierea Erorilor: Probleme precum bucle infinite sau comportamente neașteptate ale circuitului au fost întâmpinate și rezolvate.