

(c) E.Dekneuvel 2018

comment concevoir des machines séquentielles pour lesquels le nombre d'états est important et permet difficilement une 'approche par les états?



pour des problèmes complexes tels que l'affichage en 7 segments de la valeur de T°, il devient complexe d'utiliser l'approche de synthèse logique, le nombre de combinaisons de sortie étant important. Il faut en effet multiplier le code en sortie du can par 0.0390625, et prendre le code 7 segments de chaque chiffre décimal pour déterminer les valeurs binaires de chaque fonction en sortie.



Dans le cas de systèmes complexes, l'approche par les états développée dans le chapitre « automates à états finis » qui consiste à énumérer toutes les combinaisons d'états suivants/sorties pour chaque combinaison d'entrée et d'état courant devient quasi-infaisable. Ici, on a pas moins de  $2^{10}$  états et un nombre de transitions considérable.



L'implémentation de fonctions complexes nécessite généralement une architecture résultant typiquement au plus haut niveau de l'association de deux blocs fondamentaux:

- \* Un chemin de données (datapath) qui consiste en une logique de traitement et une collection de registres pour exécuter les micro-opérations
- \* une unité de contrôle (control unit) qui détermine l'instant d'exécution des micro-opérations au travers d'équations de contrôle des signaux des unités du chemin de données (et non les équations d'entrées des FF) en fonction des entrées externes, de signaux d'état du chemin de données et d'un état interne.

On notera que les solutions à base de FSMD sont généralement moins performantes et plus couteuses que les solutions à base de FSM. C'est essentiellement la complexité de la description et de la synthèse qui motivera le choix de ce type d'architecture qu'on appelle encore architecture RTL



L'utilisation d'une approche de description de type transfert de registre ici (encore appelée approche orientée bit) consiste à décrire des opérations sur la variables (R sur 10 bits ici) plutôt que des transitions d'états. Comme pour les FSMs, le contrôle peut etre exprimé de manière équivalente sous forme tabulaire plutôt que sous forme graphique.

Cette approche permet de solutionner la complexité des circuits pour lesquels des traitements doivent être effectués et pour lesquels l'approche par les états est mal adaptée.

## FSM avec chemin de données (FSMD)

- A. Blocs combinatoires et séquentiels
- B. Description transfert de registres(HDL)
- C. Conception des FSMD
- D. Registres complexes
- E. Le microprocesseur

Quel formalisme pour exprimer les micro-opérations de traitement des variables et pour exprimer le flot de contrôle (le séquencement) de ces micro-opérations?



De même qu'il existe de nombreux blocs combinatoires standards (en jaune), Il existe également de nombreux blocs fonctionnels standards (liste non exhaustive ci-dessus) séquentiels (en bleu) intervenant dans de nombreuses conception de circuits complexes et implémentant des fonctions de base en groupant plusieurs bits ensembles. On parle de logique structurée car ces groupes de bits concourent à la réalisation d'une même opération. Certains composants peuvent être représentés par des symboles spéciaux permettant leur identification rapide dans un schéma.



Les bibliothèques des fabricants de composants offrent une grande variété d'opérateurs implémentant des opérations arithmétiques et logiques sous formes d'opérateurs élémentaires ou d'opérateurs multifonctions (un ou plusieurs siganux de contrôle sélectionne ll'opération)



Ces blocs combinatoires permettent d'implémenter des structures de contrôle (if..., switch,...)





Une ROM est structure complexe associant un décodeur à des rangées de transistors qui réalisent un codeur spécifique. Si une rangée est à 1 en sortie du décodeur, la présence d'un masque entre la rangée et la grille positionne le drain à 0.



Les ROM permettent d'implémenter des tables de vérité complexes (ex: opérateurs sinus, racine carré, etc) ou des tables de transitions si un registre est ajouté. Dieux implémentations ici d'un opérateur tel que l'élévation au carré (sorte de transcodeur). La solution à base de ROM est plus couteuse et moins performante mais plus flexible.



D'une manière générale, tout bloc séquentiel implémentant une ou plusieurs opérations sur une <u>variable</u> est qualifié de registre. Lorsque la logique réalisant les micro-opérations est dédiée au registre, on considère qu'elle fait partie intégrante du registre (ce qui permet des optimisations). Les données sources peuvent provenir d'une logique partagée avec d'autres registres ou directement d'un ou plusieurs autres registres.

On notera qu'en général les entrées de contrôle sont séparées pour chaque opération.



Dans sa forme élémentaire, réalise une opération de transfert inconditionnel d'une donnée d'entrée E dans Q. Une table d'opération (fonctionnelle) ou une description en langage RTL permet de décrire la valeur affectée au registre, une fois l'horloge appliquée. Cette valeur peut être une valeur constante (exprimée en binaire, hexa, décimal), une variable (E ici), ou le résultat d'une opération. Un chronogramme peut permettre de préciser des propriétés temporelles.



Le registre de stockage couplé avec quelques composants combinatoires permet d'implémenter des traitements plus ou moins complexes tel qu'une variation de  $T^{\circ}$  ( $1^{\circ}$  environ ici). Seule la température à l'instant d'horloge précédent es nécessaire pour effectuer le traitement requis.



Les registres intègrent souvent une logique de transformation des données stockées. décaler la valeur courante d'un registre d'une ou plusieurs positions vers la droite ou vers la gauche est également une opération classique de traitement de données.



Ion a vu comment détecter une séquence d'entrée à partir d'une machine à états finis. Il est également possible d'obtenir un résultat similaire en associant un registre à décalage droit et un comparateur d'égalité. Le registre à decalage permet de mémorise l'information sur les 4 derniers fronts d'horloge.



un registre peut ne pas avoir à effectuer une opération de chargement, de décalage ou d'incrémentation/décrémentation à chaque cycle d'horloge. Charger ou conserver la valeur en mémoire peut donc être conditionnée à la valeur du signal *en*.



Dans cette FSMD, on recherche la valeur maximale de température observée à partir de l'instant d'application du *rst*. Il est à nouveau nécessaire d'introduire un registre pour mémoriser la valeur maximale observée jusqu'à l'instant courant. Vu qu'on ne mémorise plus systématiquement les valeurs de T°, un registre avec enable est utilisé.



Les registres peuvent aussi intégrer une logique de transformation des données stockées. Le registre est alors à la fois source et destinataire de l'opération. Ici, il s'agit d'un registre compteur.



Un chronomètre des secondes peut être concu aisément à partir de deux compteurs mod 10 et mod 6 connectés par un signal interne de retenue et dont les sories sont converties en une représentation 7 segments.



Les registres peuvent implémenter plusieurs opérations alternatives pilotées par des entrées de contrôle. Ici le décompteur à préchargement peut réaliser de manière exclusive), une opération de chargement, une opération de décomptage ou ne rien faire. Les registres complexes peuvent implémenter plusieurs opérations alternatives pilotées par des entrées de contrôle. Ici le décompteur à préchargement peut réaliser de manière exclusive), une opération de chargement, une opération de décomptage ou ne rien faire. Comme pour les blocs combinatoires, les blocs séquentiels sont souvent réalisables de plusieurs façons: en top down à partir de blocs plus élémentaires ou en bottom à partir des primitives logiques (loagique aléatories) ou de cellules (logique structurée).



Un chronomètre des secondes peut être concu aisément à partir de deux compteurs mod 10 et mod 6 connectés par un signal interne de retenue et dont les sories sont converties en une représentation 7 segments.

## FSM avec chemin de données (FSMD)

- A. Blocs combinatoires et séquentiels
- B. <u>Description transfert de registres(HDL)</u>
- C. Conception des FSMD
- D. Registres complexes
- E. Le microprocesseur

(c) E.Dekneuvel 2018

Un Langage de description de matériel (HDL) doit permettre de définir le fonctionnement d'un circuit en termes de micro-opérations (opérations réalisées sur cycles d'horloge). On parle de langage de description de matériel (par opposition à un langage de programmation).

| Les variables                                                                                                                                                 |       |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------|-------|
|                                                                                                                                                               | R1 ?? |
| Identificateurs de registre et mémoires  Une lettre suivie d'un ou deux chiffres ou lettres                                                                   | R2 ?  |
| Désignation d'un bit ou d'une tranche de bits,<br>d'un élément d'un registre ou collection registres<br>Identificateur(n°bit),<br>identificateur(n°bit n°bit) | R3 ?? |
| Identificateur(adr)                                                                                                                                           | M[0]  |

Les variables sont référencées dans la notation RTL par un identificateur d'une lettre suivie d'un ou deux chiffres ou lettres (1D incorrect par exemple). Par défaut, l'identificateur désigne l'ensemble des bits d'une variables. Dans le cas contraire, un sous-ensemble (un simple bit ou une tranche désignés par des constantes) peut être précisé entre parenthèse. La variable est alors considérée comme un vecteur de bits. Un tableau peut permettre de regrouper une collection de variables dont le n° (l'adresse) est précisé entre crochets ou parenthèses. L'adresse peut alors être fixée à l'aide d'une autre variable.



Un transfert vers une variable peut s'effectuer à partir d'une donnée constante ou à partir d'une stockée dans une variable. La source n'est pas modifiée durant le transfert. Dans le cas d'un transfert partiel d'une variable registre, il est utile de préciser l'emplacement des poids forts et des poids faibles avec deux possibilités:

1. le poids fort est à droite : R1(0)=0

2. le poids faible est à gauche: R1(0)=1

L'opérateur de concaténation permet de simplifier l'écriture en combinant dans l'exemple les 2 opérations  $R4(7..4) \leftarrow 0000$  et  $R4(3..0) \leftarrow R1(7..4)$  en une seule affectation.



Ces micro opérations considèrent chaque bit du registre de manière isolée et traite cet élément comme une variable binaire.Remarque: dans le cas du AND, B peut être considéré comme un masque forçant les 4 bits de poids fort de R2 à 0. Dans le cas du OR, B peut être considéré comme un masque forçant les 4 bits de poids faible de R3 à 1

Un XOR avec deux registres identiques équivaut à un RAZ du registre destinataire. Sinon, A xor B complémente les bits de poids faible de R5



**Micro-opérations arithmétiques:** opérations utilisées dans de nombreuses conceptions de circuits numériques (filtres, asservissement)

Remarque: si des implémentations combinatoires de composants multiplication et division (plutôt que comme une séquence de microopérations), on peut utiliser des opérateurs arithmétiques \* et /.

On notera pour la dernière microopération que la retenue éventuelle est négligée



Les micro-opérations de décalage très utiles pour exprimer des transfert de données en série. Ces opérations de décalage peuvent également avantageusement remplacer des multiplications par multiples de 2 (dec gauche) ou des / par multiples de 2 (dec droite). Les deux dernières microop sont des décalages circulaires gauches (A) et droite (B).



**Opérateurs relationels:** permettent la description de conditions plus ou moins complexes. Comme dans les langages de programmation conventionnel, les opérateurs peuvent être combinés au moyen d'opérateurs ET,OR,NON. On peut également affecter le résultat d'un test à un registre et placer ce registre dans la boite conditionnelle.



Le transfert dans une variable est considéré comme immédiat (combinatoire) lorsqu'il est spécifié par le symbole = . Le transfert s'effectue au front d'horloge lorsqu' on utilise une fleche.



Les transferts peuvent être conditionnels et atre assujettis à des conditions sur des variables booléennes. Ces conditions sont exprimées avant ces transferts.



Un chronomètre des secondes peut être concu aisément à partir de deux compteurs mod 10 et mod 6 connectés par un signal interne de retenue et dont les sories sont converties en une représentation 7 segments.