

# PROGRAMA UNIVERSITARIO DE IMAGINATION

# Práctica 6 RVfpga Introducción a Entrada/Salida



# 1. INTRODUCCIÓN

En las Prácticas 6-10, el usuario aprenderá a utilizar y ampliar el sistema de entrada/salida (I/O) de RVfpga para permitir que el procesador RISC-V interactúe con los dispositivos periféricos. A continuación, se presenta una visión general de los temas tratados en estas prácticas:

- **Práctica 6:** Uso de los pines de la entrada/salida de propósito general (GPIO) conectados a los LEDs, interruptores y pulsadores de la placa Nexys A7
- **Práctica 7:** Uso de los displays de 7 segmentos disponibles en la placa
- **Práctica 8:** Uso de temporizadores
- **Práctica 9:** Uso de las interrupciones para interactuar con dispositivos externos
- Práctica 10: Interconexión del Sistema RVfpga con el acelerómetro SPI integrado.

En esta práctica, en primer lugar, se describen las principales características de un sistema de Entrada/Salida de propósito general y del utilizado en el Sistema RVfpga (Sección 2). A continuación, se describe una versión teórica simplificada de un controlador GPIO genérico (Sección 3). Finalmente, nos centraremos en el controlador GPIO utilizado en SweRVolfX: primero se analiza su especificación de alto nivel y se presentan ejercicios básicos (Secciones 4 y 5), para luego finalizar la práctica analizando su implementación de bajo nivel, simulando RVfpgaSim en Verilator y presentando ejercicios avanzados (Secciones 6 y 7).

Se utiliza esta misma estructura general en las prácticas 7-10. En las secciones iniciales se describe la especificación de alto nivel del controlador de E/S (sus características principales, registros y su funcionamiento, y el mapa de memoria) y a continuación se presentan ejercicios básicos para practicar el uso del periférico. En las secciones finales se describe la implementación de bajo nivel del controlador y se proporcionan ejercicios para modificarlo y posteriormente escribir programas que prueben la modificación.

**Nota para los docentes:** pueden elegir la complejidad de los ejercicios de acuerdo con el nivel de su curso. Por ejemplo, en un curso de primer/segundo año (como Fundamentos de Computadores u Organización de Computadores), los ejercicios básicos - en esta práctica, la Sección 5 - serían adecuados. Sin embargo, en un curso más avanzado (como Arquitectura de Computadoras o Diseño de Sistemas Incrustados), podrían utilizarse tanto los ejercicios básicos como los avanzados - en esta práctica, las secciones 5 y 7 -.

## 2. ARQUITECTURA DE ENTRADA/SALIDA

La Figura 1 ilustra la estructura de la Arquitectura von Neumann, que se compone de tres bloques principales: la CPU, la Memoria y el Sistema de Entrada/Salida. En las prácticas 6-10 nos centramos en la interacción de la CPU con los dispositivos de Entradas/Salida. Los dispositivos de Entrada/Salida también se denominan periféricos o simplemente dispositivos. A continuación, se analiza el papel de cada unidad principal:

- CPU: la CPU es el iniciador de todas las operaciones de Entrada/Salida. Es el controlador (históricamente llamado "maestro", pero ese término está obsoleto) de cualquier transacción de Entrada/Salida. Un controlador de acceso directo a memoria (DMA o DMAC por sus siglas en inglés) también podría actuar como controlador, pero no se incluye en esta práctica.
- **Controlador del dispositivo:** El *controlador del dispositivo* espera por las solicitudes de lectura/escritura de un *controlador* para realizar alguna acción. Los



controladores de dispositivos se comportan como *periféricos* (antes llamados "esclavos", pero ese término está obsoleto) en el sistema de Entrada/Salida. Conceptualmente, un controlador de dispositivos consiste en una serie de *registros* accesibles desde el *controlador*. Los valores de estos registros indican al *periférico* qué acción realizar.

- **La interconexión** (bus, crossbar, etc.) establece un camino entre el *controlador* y *los periféricos*, y se suele implementar con varias capas conectadas a través de un *puente* (*bridge*) que evita que ciertos dispositivos ralenticen todo el sistema.



Figura 1. Sistema computador genérico

La Figura 2 muestra el sistema de Entrada/Salida de RVfpga, que incluye los siguientes siete periféricos:

- LEDs e interruptores (considerados como un único periférico), conectados al módulo GPIO1
- Displays de 7 segmentos, conectados al módulo Controlador del Sistema
- Memoria Flash, conectada al módulo SPI1
- Acelerómetro, conectado al módulo SPI2
- Temporizador
- UART
- ROM de arrangue

Un multiplexor selecciona un periférico entre las siete posibilidades y lo conecta con la CPU. Observe que es necesaria una interfaz de Wishbone a AXI porque los periféricos utilizan un bus Wishbone (color gris) mientras que el core SweRV EH1 utiliza un bus AXI (color naranja).





Figura 2. Sistema de Entrada/Salida en el Sistema RVfpga

<u>TAREA</u>: Localizar cada uno de los elementos de la Figura 2 en el SoC. Necesitará examinar los siguientes archivos y directorios:

[RVfpgaPath]/RVfpga/src/SweRVolfSoC/swervolf\_core.v (archivo principal, donde se instancian los elementos de la Figura 2).

[RVfpgaPath]/RVfpga/src/SweRVolfSoC/Peripherals

[RVfpgaPath]/RVfpga/src/SweRVolfSoC/Interconnect/WishboneInterconnect

[RVfpgaPath]/RVfpga/src/SweRVolfSoC/Peripherals/SystemController/swervolf\_syscon.v

[RVfpgaPath]/RVfpga/src/SweRVolfSoC/Interconnect/WishboneInterconnect/wb\_intercon.v

[RVfpgaPath]/RVfpga/src/SweRVolfSoC/Interconnect/WishboneInterconnect/wb\_intercon.vh

Como se describe en la Guía de Inicio de RVfpga, el SweRVolf original (<a href="https://github.com/chipsalliance/Cores-SweRVolf">https://github.com/chipsalliance/Cores-SweRVolf</a>) incluye sólo algunos de los periféricos mostrados en la Figura 2: en concreto la ROM de arranque, el controlador del sistema (sin display de 7 segmentos), la memoria flash SPI y la UART (todos ellos en blanco en la Figura 2). Recuerde de la GSG que SweRVolfX amplía el SoC original de SweRVolf con nuevos periféricos: un acelerómetro SPI, un temporizador, un módulo GPIO (en rojo en la Figura 2) y un controlador de display de 7 segmentos (que amplía el actual controlador de sistema de SweRVolf).

Cada periférico recibe valores del procesador y/o envía valores de vuelta al procesador. Se reservan direcciones de memoria para los valores de Entrada/Salida, que se denominan registros, registros de Entrada/Salida mapeados en memoria o registros de controlador del dispositivo. Para enviar un valor a un periférico, la CPU almacena un valor en una dirección de memoria especificada (es decir, un registro mapeado en memoria). Para leer un valor de un periférico, la CPU lee un valor de una dirección de memoria especificada. Así, una simple operación de load/store desde la CPU puede configurar un dispositivo, comprobar su estado o leer/escribir datos desde o en él.



El multiplexor de la Figura 2 selecciona el controlador de dispositivo solicitado usando para ello Address[15:6]. Los controladores de dispositivo utilizan Address[5:2] para seleccionar entre varios registros utilizados para controlar el dispositivo.

# 3. ENTRADA/SALIDA DE PROPÓSITO GENERAL (GPIO)

Un controlador de Entrada/Salida de propósito general (GPIO por sus siglas en inglés) expone al programador pines digitales externos. En cualquier momento del programa, esos pines pueden ser configurados como entradas o salidas. Esa designación es por cada pin y puede cambiar a lo largo del programa, si así se desea. Los pines GPIO pueden conectarse a dispositivos externos como LEDs, interruptores o pulsadores.

Figura 3 muestra un diagrama simplificado de un módulo GPIO genérico que conecta un pin externo a la CPU. El pin se puede conectar a cualquier dispositivo de Entrada/Salida, como un LED, un interruptor, etc. El pin se conecta a un búfer tri-estado, resaltado en verde en la figura. Este búfer permite al programador configurar el pin como una entrada o una salida. Si el búfer tri-estado está activado, el pin actúa como una salida (por ejemplo, para accionar un LED). Si el búfer tri-estado está desactivado, el pin actúa como una entrada (por ejemplo, para leer los valores de los interruptores).



Figura 3. Circuito simplificado de GPIO

Un búfer tri-estado puede actuar como un búfer regular (cuando está activado) o tener una salida flotante (cuando está desactivado). El búfer tri-estado tiene dos entradas, E (enable) e I (input), y una salida, O, y su tabla de verdad se muestra en la Tabla 1. Cuando E es 1, el búfer tri-estado actúa como un búfer regular con la salida (O) y la entrada (I) conectadas. Cuando E es 0, no existe conexión entre la entrada y la salida, y esta última (O) queda en estado de alta impedancia (es flotante). En la Figura 3, para configurar un pin como salida, E=1, lo que permite a la CPU accionar el pin. Cuando se configura un pin como entrada, E=0, lo que impide que la CPU gestione el pin y permite que sea el periférico quien lo haga.

Tabla 1. Tabla de verdad del búfer tri-estado

| Ξ |   | 0    |
|---|---|------|
| 0 | 0 | Hi-Z |
| 0 | 1 | Hi-Z |
| 1 | 0 | 0    |
| 1 | 1 | 1    |



El Sistema RVfpga utiliza Entrada/Salida mapeada en memoria para leer/escribir los valores almacenados en estos registros. Por ejemplo, suponga que el pin de la Figura 3 está conectado a un interruptor y que los tres registros en la GPIO están mapeados de la siguiente manera:

Read Register = Dirección 0x80001400
 Write Register = Dirección 0x80001404
 Enable Register = Dirección 0x80001408

Para leer el estado del interruptor, se hace lo siguiente:

- 1. Configurar el pin como una entrada escribiendo un 0 en el *Read Register* (es decir, ejecutando un *store* de 0 a la dirección 0x80001408).
- 2. Leer el *Read Register* ejecutando una instrucción de *load* de la dirección 0x80001400.

## 4. ESPECIFICACIÓN DE ALTO NIVEL DE LA GPIO

En esta sección, en primer lugar, se analizará la especificación de alto nivel de la GPIO de SweRVolfX y a continuación se propondrá un ejercicio que utiliza este periférico.

## A. Especificación de alto nivel de la GPIO

El módulo GPIO utilizado en SweRVolf es de OpenCores (<a href="https://opencores.org/projects/gpio">https://opencores.org/projects/gpio</a>). El documento gpio\_spec.pdf proporcionado con la descarga del módulo GPIO de OpenCores describe la especificación en alto nivel del módulo, y está disponible aquí:

[RVfpgaPath]/RVfpga/src/SweRVolfSoC/Peripherals/gpio/docs/gpio\_spec.pdf. En esta práctica se resume el funcionamiento básico y las características principales del módulo GPIO. Sin embargo, puede obtener las especificaciones completas en gpio\_spec.pdf.

El módulo GPIO tiene las siguientes características principales:

- Utiliza una interconexión Wishbone.
- Funciona sólo como un dispositivo periférico.
- El usuario puede usar 1-32 pines GPIO.
- Se pueden usar múltiples módulos GPIO (también llamados cores GPIO) en paralelo para acceder a más de 32 pines GPIO.
- Todos los pines GPIO pueden ser:
  - bidireccionales (en este caso se requieren módulos externos de Entrada/Salida bidireccionales).
  - tri-estado o de drenaje abierto (en este caso se requieren módulos externos de Entrada/Salida tri-estado o de drenaje abierto).
- Los pines GPIO que se programan como entradas:
  - pueden ser registrados.
  - pueden provocar una solicitud de interrupción a la CPU.

La Sección 4 de la especificación del core GPIO describe los registros de control y estado disponibles dentro del módulo GPIO. Cada uno de estos registros se asigna a una dirección diferente como se muestra en la Tabla 2. La dirección base de los registros GPIO es **0x80001400**.

Tabla 2. Registros GPIO

| Nombre Dirección | Ancho | Acceso | Descripción |
|------------------|-------|--------|-------------|
|------------------|-------|--------|-------------|



| RGPIO_IN    | 0x80001400 | 1-32 | R   | Datos de entrada de GPIO                  |
|-------------|------------|------|-----|-------------------------------------------|
| RGPIO_OUT   | 0x80001404 | 1-32 | R/W | Datos de salida de GPIO                   |
| RGPIO_OE    | 0x80001408 | 1-32 | R/W | Habilitar el controlador de salida GPIO   |
| RGPIO_INTE  | 0x8000140C | 1-32 | R/W | Habilitar interrupción                    |
| RGPIO_PTRIG | 0x80001410 | 1-32 | R/W | Tipo de evento que provoca una            |
|             |            |      |     | interrupción                              |
| RGPIO_AUX   | 0x80001414 | 1-32 | R/W | Multiplexar las entradas auxiliares a las |
|             |            |      |     | salidas GPIO                              |
| RGPIO_CTRL  | 0x80001418 | 2    | R/W | Registro de control                       |
| RGPIO_INTS  | 0x8000141C | 1-32 | R/W | Estado de interrupción                    |
| RGPIO_ECLK  | 0x80001420 | 1-32 | R/W | Habilitar gpio_eclk para acoplar          |
|             |            |      |     | RGPIO_IN                                  |
| RGPIO_NEC   | 0x80001424 | 1-32 | R/W | Seleccionar flanco activo de gpio_eclk    |

Aunque el módulo GPIO de OpenCores es más complejo que la versión simplificada ilustrada en la Figura 3, aún así se pueden identificar los tres registros de la Figura 3: Read (entrada), Write (salida) y Enable. En el módulo GPIO de OpenCores, estos registros se llaman, respectivamente: RGPIO\_IN, RGPIO\_OUT y RGPIO\_OE y están mapeados a las direcciones 0x80001400, 0x80001404, y 0x80001408 respectivamente.

<u>TAREA</u>: Localizar la declaración de los registros RGPIO\_IN, RGPIO\_OUT y RGPIO\_OE en el módulo GPIO, así como la definición de sus direcciones. El módulo GPIO está aquí: RVfpgaPath]/RVfpga/src/SweRVolfSoC/Peripherals/gpio/gpio\_top.v.

El registro RGPIO\_IN guarda las entradas de propósito general. El registro RGPIO\_OUT controla las salidas de propósito general. El RGPIO\_OE configura cada pin de Entrada/Salida como una entrada o una salida. Cuando el bit de habilitación (dentro de RGPIO\_OE) está activo, se habilita el correspondiente controlador de salida de propósito general, y así el pin puede conectarse a un periférico de salida, como un LED. Cuando el bit de habilitación se pone a cero, el controlador de salida funciona en modo de drenaje abierto, también llamado tri-estado o de alta impedancia, y por lo tanto el pin puede conectarse a un periférico de entrada, como un interruptor o un pulsador.

En RVfpgaNexys, los primeros 16 pines GPIO (pines 15:0) del módulo GPIO están conectados a los 16 LEDs de la placa Nexys A7. Los últimos 16 pines GPIO (pines 31:16) del controlador GPIO están conectados a los 16 interruptores de la placa.

## 5. EJERCICIOS BÁSICOS

**Ejercicio 1.** Escriba un programa en lenguaje ensamblador de RISC-V y un programa en C que muestren un bloque de cuatro LEDs encendidos que se mueva repetidamente de un lado a otro de los 16 LEDs disponibles en la placa. Se deben incluir también dos interruptores que controlen la velocidad y la dirección. El Switch[0] cambia la velocidad y el Switch[1] cambia la dirección de la siguiente manera:

Si el Switch[0] está activado (hacia arriba), los LEDs encendidos deben moverse rápido.
 En caso contrario, los LEDs iluminados deben moverse lentamente. Puede definir lo que significa "rápido" y "lento", pero cualquiera de las dos velocidades debe ser visible, y se debe ser capaz de detectar una diferencia en la velocidad a simple vista.



 Si el Switch[1] está encendido (hacia arriba), los LEDs encendidos deben moverse continuamente de derecha a izquierda (empiezan de nuevo a la derecha cuando llegan al LED de la izquierda). En caso contrario, los LEDs encendidos deben moverse continuamente de izquierda a derecha.

Figura 4 muestra la placa Nexys A7 con los LEDs e interruptores resaltados.



Figura 4. Placa FPGA Nexys A7: LEDs e interruptores

**Nota:** Recuerde que los interruptores están conectados a los pines 31:16 de los registros de Entrada/Salida mapeados en memoria. Así, para leer el Switch[0], necesitaría escribir 0 en RGPIO\_OE[16] y luego leer el valor de RGPIO\_IN[16]. Para acceder a los otros LEDs e interruptores será preciso configurar RGPIO\_OE adecuadamente.

# 6. IMPLEMENTACIÓN DE BAJO NIVEL DE GPIO Y SIMULACIÓN

En esta sección se describen en primer lugar los detalles de bajo nivel de la GPIO utilizada en SweRVolfX. Tras ello se modificará RVfpgaSim y se realizará una simulación de ejemplo en Verilator con un sencillo programa en lenguaje ensamblador. Finalmente, se proponen algunos ejercicios en los que primero se simula RVfpgaSim, luego se modifica para añadir un nuevo periférico GPIO y finalmente se escribe un programa que utiliza este nuevo periférico.

# A. Implementación de bajo nivel de GPIO

Ahora que ya ha tenido alguna experiencia con el acceso a los pines GPIO usando Entrada/Salida mapeada en memoria, profundizaremos en los detalles de bajo nivel de la GPIO. La GPIO se puede dividir en tres partes principales, como se muestra en la Figura 5: (1) Conexión externa de RVfpgaNexys a los LEDs/interruptores de la placa (región



sombreada a la izquierda en la Figura 5); (2) Integración del módulo GPIO en SweRVolfX (región sombreada en el centro de la Figura 5); (3) Conexión entre la GPIO y el core SweRV EH1 (región sombreada a la derecha en la Figura 5).



Figura 5. Análisis de GPIO en 3 fases

#### i. Conexión de los LEDs/interruptores con el SoC

El archivo de restricciones del proyecto ([RVfpgaPath]/RVfpga/src/rvfpganexys.xdc) define la conexión entre las señales de entrada/salida del SoC y los dispositivos de la placa. Cada dispositivo de la placa se asocia a un pin determinado de la FPGA. Por ejemplo, Switch[0], el interruptor más a la derecha de la placa, está conectado a través de una pista en la placa de circuito impreso (PCB) al pin J15 de la FPGA.

La placa Nexys A7 incluye 16 LEDs y 16 interruptores. La señal que conecta los 16 LEDs con el módulo superior del SoC (llamado rvfpganexys, disponible en el archivo [RVfpgaPath]/RVfpga/src/rvfpganexys.sv) se llama o\_led[15:0], y la señal que conecta los 16 interruptores con el módulo superior se llama i\_sw[15:0]. Figura muestra la sección del archivo de restricciones de diseño de Xilinx (xdc), rvfpganexys.xdc (disponible en [RVfpgaPath]/RVfpga/src) en la que se definen estas 32 conexiones entre señales y pines de la FPGA.



```
PACKAGE_PIN J15
PACKAGE_PIN L16
PACKAGE_PIN M13
PACKAGE_PIN R15
set_property -dict
set_property -dict
                                                                            IOSTANDARD
                                                                                                 LVCM0S33
                                                                                                                       [get ports
set_property -dict
set_property -dict
                                                                            IOSTANDARD LVCMOS33
IOSTANDARD LVCMOS33
                                                                                                                       [get_ports
[get_ports
set_property -dict
                                        PACKAGE PIN R17
PACKAGE PIN T18
                                                                            IOSTANDARD LVCMOS33
IOSTANDARD LVCMOS33
                                                                                                                       [get_ports
[get_ports
set_property -dict
                                         PACKAGE PIN U18
PACKAGE PIN R13
                                                                            IOSTANDARD LVCMOS33
IOSTANDARD LVCMOS33
set_property -dict
set_property -dict
                                                                                                                       [get ports
                                         PACKAGE_PIN T8
PACKAGE_PIN U8
                                                                            IOSTANDARD LVCMOS18
IOSTANDARD LVCMOS18
set_property -dict
set_property -dict
                                                                                                                       [get ports
                                                                                                                                                    sw[9]
                                        PACKAGE PIN US
PACKAGE PIN R16
PACKAGE PIN T13
PACKAGE PIN H6
PACKAGE PIN U12
PACKAGE PIN U11
                                                                            IOSTANDARD LVCMOS33
IOSTANDARD LVCMOS33
set_property -dict
set_property -dict
                                                                                                                       [get_ports
[get_ports
                                                                                                                                                    sw[11]
                                                                            IOSTANDARD LVCMOS33
IOSTANDARD LVCMOS33
set_property -dict
set_property -dict
                                                                                                                       [get_ports [get_ports
                                         PACKAGE PIN V10
set property -dict
                                                                            IOSTANDARD LVCMOS33
set_property -dict
set_property -dict
set_property -dict
set_property -dict
set_property -dict
                                        PACKAGE_PIN H17
PACKAGE_PIN K15
PACKAGE_PIN J13
PACKAGE_PIN N14
                                                                            IOSTANDARD LVCMOS33
IOSTANDARD LVCMOS33
                                                                            IOSTANDARD LVCMOS33
IOSTANDARD LVCMOS33
                                                                                                                       [get_ports
[get_ports
                                                                                                                                                    led[2]
                                                                                                                                                    led[3]
                                         PACKAGE_PIN R18
PACKAGE PIN V17
                                                                            IOSTANDARD LVCMOS33
IOSTANDARD LVCMOS33
                                                                                                                                                   led[4]
                                                                                                                                ports
set_property -dict
set_property -dict
                                                                                                                       faet ports
                                         PACKAGE PIN U17
PACKAGE PIN U16
                                                                            IOSTANDARD LVCMOS33
IOSTANDARD LVCMOS33
set_property -dict
set_property -dict
                                                                                                                       [get ports
                                                                                                                                                    led[7]
                                        PACKAGE PIN V16
PACKAGE PIN T15
PACKAGE PIN U14
PACKAGE PIN T16
                                                                            IOSTANDARD LVCMOS33
IOSTANDARD LVCMOS33
set_property -dict
set_property -dict
                                                                                                                       [get_ports
                                                                                                                                                    led[9]
                                                                            IOSTANDARD LVCMOS33
IOSTANDARD LVCMOS33
                                                                                                                                ports
set_property -dict
set_property -dict
                                                                                                                                ports
                                                                                                                                                    led[11]
                                        PACKAGE PIN V15
PACKAGE PIN V14
PACKAGE PIN V12
                                                                            IOSTANDARD LVCMOS33
IOSTANDARD LVCMOS33
                                                                                                                       [get_ports [get_ports
set_property -dict
                                                                                                                                                    led[13
set property -dict
                                        PACKAGE PIN V11
                                                                            IOSTANDARD LVCMOS33
                                                                                                                       [get ports
```

Figura 6. Conexión de i\_sw[15:0] con los interruptores de la placa y o\_led[15:0] con los LEDs de la placa (archivo *rvfpganexys.xdc*).

Las líneas 48-49 del módulo superior (**rvfpganexys**) muestran estas dos señales conectadas al SoC (parte izquierda de la Figura 7), y el final de ese módulo muestra sus conexiones con el módulo **swervolf\_core** (parte derecha de la Figura 7). Obsérvese que las señales *i\_sw* y *o\_led* se fusionan en la señal io\_data (línea 257), una señal de entrada/salida de 32 bits conectada con la GPIO en el módulo **swervolf\_core** (como se mostrará más adelante, en la Figura 8). Además, tenga en cuenta que la señal *o\_led* se maneja a través de una señal intermedia, *gpio\_out* (línea 266).

```
bootrom_file
                                   "boot main.mem")
input wire
                         rstn,
output wire [12:0] ddram a,
                         ddram_ba,
                         ddram_ras_n,
ddram cas n,
output wire
                         ddram_we_n,
output wire output wire [1:0]
                         ddram_cs_n,
                        ddram dm.
inout wire [15:0]
inout wire [1:0]
inout wire [1:0]
                        ddram_dq,
                                                                                 ram init error (litedram init error).
                       ddram_dqs_p,
                                                                                                   ({i_sw[15:0],gpio_out[15:0]}),
                       ddram_dqs_n,
ddram_clk_p,
                                                                               .AN (AN),
                         ddram clk n,
                                                                                                   (accel_sclk),
(o_accel_cs_n),
(o_accel_mosi),
output wire
                         ddram cke,
ddram odt,
output wire
                                                                              .o accel cs n
                         o_flash_cs_n,
o_flash_mosi,
i_flash_miso,
                                                                              .o accel mosi
output wire
                                                                              .i accel miso
                                                                                                   (i accel miso));
input wire
input wire
                                                                                                clk_core)
output wire
                         o wart tx.
                                                                              o_led[15:0] <= gpio_out[15:0];
inout wire [15:0] i sw,
output reg [15:0] o led,
```

Figura 7. Conexión de los LED y los interruptores con el módulo superior (rvfpganexys.sv)

<u>TAREAS</u>: Siga estas dos señales (*i\_sw* y *o\_led*) desde el archivo de restricciones hasta el módulo del SoC SweRVolf (donde se fusionan en io\_data). Necesitará examinar los siguientes archivos:

[RVfpgaPath]/RVfpga/src/rvfpganexys.xdc



```
[RVfpgaPath]/RVfpga/src/rvfpganexys.sv
[RVfpgaPath]/RVfpga/src/SweRVolfSoC/swervolf_core.v
```

En la sección anterior se expuso que en RVfpgaNexys los 16 primeros pines GPIO (15 a 0) del módulo GPIO están conectados a los 16 LEDs de la placa, mientras que los 16 últimos pines GPIO (31 a 16) del controlador GPIO están conectados con los 16 interruptores de la placa. ¿Corresponde esto con la implementación descrita en esta sección y en la Figura 8?

#### ii. Integración del módulo GPIO en el SoC

En las líneas 299-354 del módulo **swervolf\_core** ([RVfpgaPath]/RVfpga/src/SweRVolfSoC/swervolf\_core.v), se instancia el módulo GPIO y se integra en el SoC (ver Figura 8).

```
wire [31:0] en_gpio;
      wire gpio_irq;
wire [31:0] i_gpio;
bidirec gpio0 (.oe(en_gpio[0]), .inp(o_gpio[0]), .outp(i_gpio[0]), .bidir(io_data[0]);
bidirec gpio1 (.oe(en_gpio[1]), .inp(o_gpio[1]), .outp(i_gpio[1]), .bidir(io_data[1]));
bidirec gpio2 (.oe(en gpio[2]), .inp(o_gpio[1]), .outp(i_gpio[2]), .bidir(io_data[2]));
bidirec gpio3 (.oe(en gpio[3]), .inp(o_gpio[3]), .outp(i_gpio[3]), .bidir(io_data[2]));
bidirec gpio4 (.oe(en_gpio[1]), .inp(o_gpio[1]), .outp(i_gpio[3]), .bidir(io_data[1]));
bidirec gpio5 (.oe(en_gpio[1]), .inp(o_gpio[1]), .outp(i_gpio[1]), .bidir(io_data[5]));
bidirec gpio5 (.oe(en_gpio[6]), .inp(o_gpio[6]), .outp(i_gpio[5]), .bidir(io_data[5]));
bidirec gpio6 (.oe(en_gpio[6]), .inp(o_gpio[6]), .outp(i_gpio[6]), .bidir(io_data[5]));
bidirec gpio7 (.oe(en_gpio[1]), .inp(o_gpio[1]), .outp(i_gpio[1]), .bidir(io_data[7]));
bidirec gpio8 (.oe(en_gpio[1]), .inp(o_gpio[1]), .outp(i_gpio[1]), .bidir(io_data[1]));
bidirec gpio10 (.oe(en_gpio[1]), .inp(o_gpio[1]), .outp(i_gpio[1]), .bidir(io_data[1]));
bidirec gpio10 (.oe(en_gpio[1]), .inp(o_gpio[1]), .outp(i_gpio[1]), .bidir(io_data[1]));
bidirec gpio11 (.oe(en_gpio[1]), .inp(o_gpio[1]), .outp(i_gpio[1]), .bidir(io_data[1]));
bidirec gpio12 (.oe(en_gpio[1]), .inp(o_gpio[1]), .outp(i_gpio[1]), .bidir(io_data[1]));
bidirec gpio13 (.oe(en_gpio[1]), .inp(o_gpio[1]), .outp(i_gpio[1]), .bidir(io_data[1]));
bidirec gpio14 (.oe(en_gpio[1]), .inp(o_gpio[1]), .outp(i_gpio[1]), .bidir(io_data[1]));
bidirec gpio15 (.oe(en_gpio[1]), .inp(o_gpio[1]), .outp(i_gpio[1]), .bidir(io_data[1]));
bidirec gpio16 (.oe(en_gpio[1]), .inp(o_gpio[1]), .outp(i_gpio[1]), .bidir(io_data[1]));
bidirec gpio17 (.oe(en_gpio[1]), .inp(o_gpio[1]), .outp(i_gpio[1]), .bidir(io_data[1]));
bidirec gpio18 (.oe(en_gpio[1]), .inp(o_gpio[1]), .outp(i_gpio[1]), .bidir(io_data[1]));
bidirec gpio19 (.oe(en_gpio[2]), .inp(o_gpio[2]), .outp(i_gpio[2]), .bidir(io_data[2]));
bidirec gpio20 (.oe(en_gpio[2]), .inp(o_gpio[2]), .outp(i_gpio[2]), .bidir(io_data[2]));
bidirec gpio28 (.oe(en_gpio[2]), .inp(o_gpio[2]), .outp(i_gpio[2]), .bidir(io_data[2]));
bidir
       wire [31:0] o gpio;
    gpio_top gpio_module(
    .wb_clk_i (c
                                                                                                          (clk),
                                                                                                          (wb_rst),
(wb_m2s_gpio_cyc),
                                                                                                           ({2'b0,wb_m2s_gpio_adr[5:2],2'b0}),
                                .wb dat i
                                                                                                          (wb_m2s_gpio_dat),
                                                                                                          (4'b1111),
                                 .wb sel i
                                                                                                          (wb_m2s_gpio_we),
                                .wb we i
                                                                                                          (wb_m2s_gpio_stb),
                                .wb_dat_o
                                                                                                           (wb_s2m_gpio_dat),
                                                                                                          (wb_s2m_gpio_ack),
                                                                                                          (wb_s2m_gpio_err),
                                .wb inta o
                                                                                                           (qpio irq),
                                 .ext pad i
                                                                                                               (i_gpio[31:0]),
                                                                                                                (o_gpio[31:0]),
                                  .ext_pad_o
                                                                                                             (en_gpio));
```

Figura 8. Integración del módulo GPIO (archivo swervolf\_core.v).



La interfaz del módulo se puede dividir en dos bloques: señales Wishbone (Tabla 3), que permiten al core SweRV EH1 comunicarse con la GPIO mediante un modelo controlador/periférico, y señales de Entrada/Salida externas (Tabla 4).

Tabla 3. Señales Wishbone

| Puerto    | Ancho | Dirección | Descripción                                |
|-----------|-------|-----------|--------------------------------------------|
| wb_cyc_i  | 1     | Entrada   | Indica un ciclo de bus válido (selección   |
|           |       |           | de core)                                   |
| wb_adr_i  | 15    | Entradas  | Entradas de direcciones                    |
| wb_dat_i  | 32    | Entradas  | Entradas de datos                          |
| wb_dat_o  | 32    | Salidas   | Salidas de datos                           |
| wb_sel_i  | 4     | Entradas  | Indica los bytes válidos en el bus de      |
|           |       |           | datos (durante el ciclo válido debe ser    |
|           |       |           | 0xf)                                       |
| wb_ack_o  | 1     | Salida    | Salida de <i>acknowledgment</i> (indica la |
|           |       |           | terminación normal de la transacción)      |
| wb_err_o  | 1     | Salida    | Salida acknowledgment de error (indica     |
|           |       |           | una terminación anormal de la              |
|           |       |           | transacción)                               |
| wb_rty_o  | 1     | Salida    | No se usa                                  |
| wb_we_i   | 1     | Entrada   | Transacción de escritura cuando su         |
|           |       |           | valor es 1                                 |
| wb_stb_i  | 1     | Entrada   | Indica un ciclo de transferencia de datos  |
|           |       |           | válido                                     |
| wb_inta_o | 1     | Salida    | Salida de interrupción                     |

Tabla 4. Señales de Entrada/Salida externas

| Puerto       | Ancho | Dirección | Descripción                                                                       |
|--------------|-------|-----------|-----------------------------------------------------------------------------------|
| en_pad_i     | 1-32  | Entradas  | Entradas GPIO                                                                     |
| out_pad_o    | 1-32  | Salidas   | Salidas GPIO                                                                      |
| oen_padoen_o | 1-32  | Salidas   | Habilitación de salidas GPIO (para controladores tri-estado o de drenaje abierto) |

Como se muestra en la línea 342 de la Figura 8, los bits 5:2 de la dirección proporcionada por el core en la señal *wb\_m2s\_gpio\_adr[5:2]* del bus Wishbone, se utilizan para seleccionar uno de los 10 registros disponibles mapeados en memoria. Estos cuatro bits se proporcionan al core GPIO a través de la señal *wb\_adr\_i* (lo que también se muestra en la Figura 8).

La entrada ext\_pad\_i se conecta directamente con el Read Register de GPIO (RGPIO\_IN). Del mismo modo, la salida ext\_pad\_o conecta directamente con el Write Register de GPIO (RGPIO\_OUT). Estas dos señales se conectan a los LEDs e interruptores (i\_gpio, o\_gpio, io\_data) a través de 32 módulos de búfer tri-estado (Figura 8, líneas 305-336). De esta manera, los 32 pines se pueden configurar como entradas o salidas. En este caso, los 16 pines inferiores, pines 15:0, están conectados a los LEDs (Figura 7) y por lo tanto deben ser configurados como salidas; los 16 pines superiores, 31:16, están conectados a los interruptores (Figura 7) y por lo tanto deben ser configurados como entradas. Implementamos estos 32 búfers tri-estado incluyendo el siguiente módulo al final del módulo swervolf\_core (líneas 634-640):

```
module bidirec (input wire oe, input wire inp, output wire outp, inout wire bidir);
    assign bidir = oe ? inp : 1'bZ ;
    assign outp = bidir;
endmodule
```



<u>TAREAS</u>: Los pines GPIO (io\_data) están conectados al módulo GPIO a través de búfers tri-estados (ver Figura 8). Analice el búfer tri-estado para los dos posibles estados de la señal de activación (oe=0 y oe=1).

Teniendo en cuenta la conexión entre el módulo GPIO y los LEDs/interruptores de la placa, ¿qué valores debería asignar el programador a *en\_gpio*?

#### iii. La conexión entre el GPIO y el core SweRV EH1

Como se muestra en la Figura 2, los controladores del dispositivo se conectan al core SweRV EH1 a través de un multiplexor y una interfaz. El multiplexor selecciona uno de los N posibles periféricos (en este caso, N=7), dependiendo de la dirección generada por la CPU. La interfaz traduce las señales Wishbone utilizadas por los controladores del dispositivo a señales AXI4 utilizadas por el Core SweRV y viceversa (esta interfaz está implementada en el archivo [RVfpgaPath]/RVfpga/src/SweRVolfSoC/Interconnect/AxiToWb/axi2wb.v).

El multiplexor 7:1 (Figura 9) está implementado en el archivo [RVfpgaPath]/RVfpga/src/SweRVolfSoC/Interconnect/WishboneInterconnect/wb\_intercon.v, y se instancia en las líneas 104-205 del archivo

[RVfpgaPath]/RVfpga/src/SweRVolfSoC/Interconnect/WishboneInterconnect/wb\_intercon.vh . Este último archivo está incluido en la línea 168 del módulo **swervolf\_core** que se encuentra aquí: [RVfpgaPath]/RVfpga/src/SweRVolfSoC/swervolf core.v.

Figura 9. El multiplexor 7-1 selecciona el periférico que se conectará a la CPU (wb\_intercon.v).

El multiplexor selecciona qué periférico leer o escribir, conectando la CPU (señales wb\_io\_\* - líneas 115-126 de la Figura 9) con el Bus Wishbone de un periférico (líneas 127-138 de la Figura 9), dependiendo de la dirección (líneas 110-111). Por ejemplo, si la dirección generada por la CPU está en el rango 0x80001400-0x8000143F, se selecciona el periférico GPIO, y las señales wb\_io\_\* se conectarán con las señales wb\_gpio\_\*.

La Figura 10 muestra la implementación Verilog del multiplexor (disponible en el archivo [RVfpgaPath]/RVfpga/src/SweRVolfSoC/Interconnect/WishboneInterconnect/wb\_intercon\_1. 2.2/wb mux.v).



**TAREA**: Analizar en detalle la implementación del multiplexor. Puede centrarse en las señales relacionadas con la GPIO (wb\_gpio\_\*). Debe examinar los siguientes archivos:

[RVfpgaPath]/RVfpga/src/SweRVolfSoC/Peripherals/SystemController/swervolf\_syscon.v [RVfpgaPath]/RVfpga/src/SweRVolfSoC/Interconnect/WishboneInterconnect/wb\_intercon.v [RVfpgaPath]/RVfpga/src/SweRVolfSoC/Interconnect/WishboneInterconnect/wb\_intercon.vh [RVfpgaPath]/RVfpga/src/SweRVolfSoC/Interconnect/WishboneInterconnect/wb\_intercon\_1.2.2/wb\_mux.v

La comprensión de esta parte del SoC es importante no sólo para esta práctica sino también para las futuras. La simulación que se realiza en la siguiente sección puede ayudar a comprenderla si se amplía la simulación añadiendo nuevas señales relacionadas con el multiplexor.

```
//Use parameter instead of localparam to work around a bug in Xilinx ISE
parameter slave_sel_bits = num_slaves > 1 ? $clog2(num_slaves) : 1;
86
87
88
99
91
92
93
94
95
96
97
100
101
103
104
105
107
108
110
111
                    reg wbm_err;
wire [slave_sel_bits-1:0] sl
wire [num_slaves-1:0] match;
                                                                                   slave_sel;
                          enerate
for(idx=0; idx<num_slaves; idx=idx+1) begin; addr_match
ssign match[idx] = _wbm_adr_i| & MATCH_MASK[idx*aw+:aw]) == MATCH_ADDR[idx*aw+:aw];
end
                     function [slave_sel_bits-1:0] ff1;
  input [num_slaves-1:0] in;
  integer i;
              | begin
ff1 = 0;
for (i = num_slaves-1; i >= 0; i=i-1) begin
| if (in[i])
/* verilator lint_off WIDTH */
| | ff1 = i;
/* verilator lint_on WIDTH */
| ord
                     assign slave sel = ff1(match);
                         wbm_err <= wbm_cyc_i & !(|match);
                    assign wbs_adr_o = {num_slaves{wbm_adr_i}}
assign wbs_dat_o = {num_slaves{wbm_dat_i}}
assign wbs_sel_o = {num_slaves{wbm_sel_i}};
assign wbs_we_o = {num_slaves{wbm_we_i}};
verilator lint_off WIDTH */
                    assign wbs_cyc_o = match & (wbm_cyc_i << slave_sel);
verilator lint_on WIDTH */</pre>
                          sign wbs_stb_o = {num_slaves{wbm_stb_i}}
                                   wbs_cti_o = {num_slaves{wbm_cti_i}
wbs_bte_o = {num_slaves{wbm_bte_i}}
                                   wbm_dat_o = wbs_dat_i[slave_sel*dw+:dw]
wbm_ack_o = wbs_ack_i[slave_sel];
wbm_err_o = wbs_err_i[slave_sel] | wbm_
wbm_rty_o = wbs_rty_i[slave_sel];
                                                                                                                 | wbm_err
```

Figura 10. Multiplexor Wishbone (archivo wb\_mux.v).

#### B. Simulación en Verilator

En esta sección, en primer lugar, se modifica el simulador RVfpgaSim mediante el añadido de una nueva señal de entrada. A continuación, se recompila RVfpgaSim usando Verilator y



se analiza esta nueva señal al ejecutar el simulador un sencillo programa.

#### i. Modificar y recompilar RVfpgaSim

En la simulación no se dispone de LEDs o interruptores reales. Así, en el programa de pruebas o *testbench* ([RVfpgaPath]/RVfpga/src/rvfpgasim.v), se simula el accionamiento de los interruptores asignando a esa señal (i\_sw) un valor constante de 0xFE34 (parte izquierda de la Figura 11). Los interruptores se exponen entonces como una entrada al core SweRVolfX (parte derecha de la Figura 11).

Figura 11. Señal i sw, que se asigna y pasa al core SweRVolfX en rvfpgasim.v.

Recuerde de la Guía de inicio que el *testbench* (*rvfpgasim.v*) recibe las señales de entrada (*clk*, *rst*, etc.) para RVfpgaSim (parte izquierda de la Figura 12) e instancia el módulo **swervolf\_core** (parte derecha de la Figura 12).

```
(input wire clk,
 input wire rst,
input wire
             i_jtag_tck,
               jtag tms,
 input wire
                                       swervolf core
             i_jtag_tdi,
input wire
                                         \#(.bootrom file (bootrom file))
 input wire i jtag trst n,
                                       swervolf
output wire o_jtag_tdo,
                                         (.clk (clk),
 output wire o uart tx,
                                          .rstn (!rst),
output wire o gpio)
                                          .dmi_reg_rdata
                                                               (dmi_reg_rdata)
```

Figura 12. Señales de entrada para la instanciar RVfpgaSim y SweRVolfX (archivo rvfpgasim.v).

En algunas situaciones puede desear añadir una nueva señal de entrada/salida al simulador. Como ejemplo, a continuación se explica cómo incluir una señal de entrada a RVfpgaSim, llamada i sw0, que proporciona un valor al el interruptor de la derecha.

Siga los siguientes pasos:

- 1. Modifique el archivo [RVfpgaPath]/RVfpga/src/rvfpgasim.v.
  - a. Incluya una nueva señal de entrada de 1 bit llamada i sw0 (ver Figura 13).

```
28 (input wire clk,
29 input wire rst,
30 input wire i_jtag_tck,
31 input wire i_jtag_tms,
32 input wire i_jtag_tdi,
33 input wire i_jtag_trst_n,
34 output wire o_jtag_tdo,
35 output wire o_uart_tx,
36 output wire o_apio,
37 input wire i_sw0)
```

Figura 13. Nueva señal de entrada i sw0.

b. Defina esta señal como el interruptor de más a la derecha. Asigne los valores 0xFE34 a los interruptores restantes - excepto el bit 0 - como previamente).



Véase la Figura 14.

Figura 14. Definición de i sw0 como el interruptor de más a la derecha.

2. Modifique el archivo [RVfpgaPath]/RVfpga/verilatorSIM/tb.cpp: este es el archivo principal de C++ para Verilator. Al final de este archivo se encuentra un bucle while (que se muestra en la Figura 15) en el que cada iteración constituye un pulso de reloj. Obsérvese que la señal de reloj para el SoC se genera dentro de este bucle (línea 178), invirtiendo su valor binario en cada iteración (1 →0 ó 0 →1). Además, el tiempo de simulación se calcula en la variable main\_time (línea 180) y se mide en nanosegundos (el ciclo de reloj es de 20 ns y por tanto el pulso de reloj de 10 ns). Por último, tenga en cuenta que la simulación finaliza cuando el tiempo de simulación alcanza el valor timeout (líneas 173-176).

Figura 15. Bucle while para la simulación.

Asigne un valor binario de **0** a la nueva señal <u>i\_sw0</u> antes de entrar en el bucle (parte izquierda de la Figura 16), y cámbielo a **1** dentro del bucle en el instante de tiempo **30 us** (ver la parte derecha de la Figura 16).



```
178 | top->clk = !top->clk; | main_time+=10; | 180 | 181 | top->rst = 1; | 182 | 183 | 184 | 141 | while (!(done || Verilated::gotFinish())) { 185 | 185 | 185 | 186 | 187 | 187 | 187 | 188 | 184 | 185 | }
```

Figura 16. Asignación de valores a la señal i sw0.

3. Una vez que haya realizado todos estos cambios, recompile RVfpgaSim ejecutando los siguientes comandos (como se explicó en la Guía de Inicio):

```
cd [RVfpgaPath]/RVfpga/verilatorSIM
make clean
make
```

Se debe generar un nuevo archivo *Vrvfpgasim* (el binario de simulación de RVfpgaSim), dentro del directorio [RVfpgaPath]/RVfpga/verilatorSIM.

**WINDOWS:** Tiene que hacer este último paso (paso 3) en la terminal Cygwin (consulte la Sección 6 y el apéndice C de la Guía de Inicio para instrucciones detalladas). Tenga en cuenta que la carpeta *C:* Windows se puede encontrar dentro de Cygwin en: /cygdrive/c.

MacOS: Consulte el Apéndice D de la Guía de Inicio para obtener instrucciones detalladas.

#### ii. Analizar la simulación del programa LedsSwitches.S

En esta sección se simulará el programa de ejemplo *LedsSwitches.S* (Figura 17) de la Guía de inicio de RVfpga. Este programa lee los valores de los interruptores y escribe esos valores en los LEDs de la placa Nexys A7. Tenga en cuenta que es necesario configurar el registro de habilitación (*enable register*), de modo que los 32 pines de entrada/salida se configuren como entradas o salidas, según sus conexiones. En particular, los 16 pines inferiores de la GPIO están conectados a los LEDs, por lo que son pines de salida con respecto a la CPU (Enable=1). Los 16 pines superiores de la GPIO están conectados a los interruptores, que son pines de entrada con respecto a la CPU (Enable=0). Dado que los interruptores ocupan los 16 bits superiores del registro de lectura (*read register*), se deben desplazar a la derecha antes de escribir su valor en los LEDs.

```
0x80001400
#define GPIO SWs
#define GPIO LEDs
                    0x80001404
#define GPIO INOUT 0x80001408
.qlobl main
main:
li x28, 0xFFFF
li x29, GPIO INOUT
sw x28, 0(x29)
                                # Write the Enable Register
next:
   li al, GPIO_SWs
                                # Read the Switches
    lw t0, 0(a1)
    li a0, GPIO LEDs
    srl t0, t0, 16
```



```
sw t0, 0(a0) # Write the LEDs

beq zero, zero, next
.end
```

Figura 17. LedsSwitches.s para ejecutar en el Core SweRVolfX

Siga los siguientes pasos para ejecutar la simulación.

- 1. Abra VSCode/PlataformalO en su computadora.
- En la barra superior, haga clic en File→Open folder... (Figura 18), y navegue hasta la carpeta [RVfpgaPath]/RVfpga/examples/



Figura 18. Abra el ejemplo LedsSwitches.S

- 3. Seleccione el directorio *LedsSwitches* (no lo abra, sólo selecciónelo) y haga clic en OK. El ejemplo se abrirá en PlatformIO.
- 4. Abra el archivo *platformio.ini* y compruebe si la ruta de acceso al binario de simulación RVfpgaSim (Figura 19) generado anteriormente (paso 3 de la sección anterior) es correcta. Recuerde que conforme a la Guía de Inicio la ruta debe ser:

```
board_debug.verilator.binary =
[RVfpgaPath]/RVfpga/verilatorSIM/Vrvfpgasim
```





Figura 19. Archivo de inicialización de Platformio: platformio.ini

Windows: El ejecutable de la simulación RVfpgaSim se llama Vrvfpgasim.exe. Por lo tanto:

board\_debug.verilator.binary = [RVfpgaPath]\RVfpga\verilatorSIM\NVrvfpgasim.exe

5. Ejecute la simulación haciendo clic en el icono de PlatformIO en la barra del menú de la izquierda , luego expanda las Project Tasks → env:swervolf nexys → Platform y haga clic en Generate Trace.

El archivo trace.vcd se debe generar dentro de [RVfpgaPath]/RVfpga/examples/LedsSwitches/.pio/build/swervolf\_nexys, y lo puede abrir con GTKWave escribiendo el siguiente comando en la terminal de PlatformIO.

gtkwave [RVfpgaPath]/RVfpga/examples/LedsSwitches/.pio/build/swervolf nexys/trace.vcd

WINDOWS: la carpeta gtkwave64 que descargó incluye una aplicación llamada gtkwave.exe dentro de la carpeta bin. Ejecute GTKWave haciendo doble clic en esa aplicación. En la parte superior de la aplicación, haga clic en File - Open New Tab, y abra el archivo trace.vcd generado en la carpeta

[RVfpgaPath]/RVfpga/examples/LedsSwitches/.pio/build/swervolf\_nexys.

- 6. Incluya en la visualización las siguientes señales (entre en el módulo rvfpgasim-swervolf para encontrar cada una de estas señales):
  - Añada la señal de reloj: clk
  - Añada la señal de entrada GPIO: i\_apio
  - Añada la señal de salida GPIO: o\_gpio

En la gráfica (Figura 20), verá que el valor de los 16 interruptores (16 bits más significativos de la señal *i\_gpio*) se copia en los 16 LEDs (16 bits menos significativos de la señal o\_gpio) con cierto retraso. Además, el interruptor de más a la derecha cambia (0-> 1) en el instante de tiempo 30us, y esto hace que el LED más a la derecha también cambie algún tiempo después.





Figura 20. Simulación del programa LedsSwitches

### 7. EJERCICIOS AVANZADOS

**Ejercicio 2.** Analice la simulación de la sección anterior con mayor detalle. Figura 21 muestra la versión desensamblada .elf del programa *LedsSwitches* (Figura 17), con las tres instrucciones que acceden a los registros GPIO (*Enable*, *Read* and *Write*) resaltadas. Recuerde de la Guía de Inicio que en PlatformIO puede ver fácilmente la versión desensamblada .elf del programa abriendo el archivo *firmware.dis*, que se genera en tiempo de compilación dentro de la carpeta:

[RVfpgaPath]/RVfpga/examples/LedsSwitches/.pio/build/swervolf-nexys/(ver Figura 21).

```
Disassembly of section .text:
                                 00000090 <main>:
                                  90: 00010e37
                                                            lui t3.0x10
  94: fffe0e13
                                                            addi t3,t3,-1 # ffff <_sp+0xcebf>
                                                            lui t4,0x80001
                                  98: 80001eb7
  ≣ firmware.elf
                                                            ddi t4,t4,1032 # 80001408 <OVERLAY_END_OF_OVERLAYS+0xa0001408>

    ■ LedsSwitches.map

                                  a0: 01cea023
                                                           sw t3,0(t4)
  ≣ libBoardBSP.a
                                 000000a4 <next>:
  ≣ libPSP.a
                                  a4: 800015b7
                                                            lui a1,0x80001

≡ project.checksum

                                  a8: 40058593
                                                            addi a1,a1,1024 # 80001400 <OVERLAY_END_OF_OVERLAYS+0xa0001400>
> libdeps
                                  ac: 0005a283
                                                           lw t0,0(a1)
                                                           lui a0,0x8000
                                  b0: 80001537
> commandLine
                                                            addi a0,a0,1028 # 80001404 <0VERLAY_END_OF_OVERLAYS+0xa00001404>
> include
                                  b8: 0102d293
                                 bc: 00552023
> lib
                                                           sw t0,0(a0)
                                                           begz zero,a4 <next>
                                  c0: fe0002e3
```

Figura 21. Versión desensamblada del programa LedsSwitches.S

Simule este programa en RVfpgaSim y analice las señales GPIO durante la ejecución de cada una de las tres instrucciones de acceso a memoria resaltadas en rojo en la Figura 21 (sw, lw ysw). Esto le ayudará a entender la implementación de bajo nivel de GPIO explicada en la Sección A.

Puede comenzar con la simulación de la Sección B y añadir y analizar los valores de las siguientes señales (acceda a los módulos referidos para localizar cada señal):

- rvfpgasim → swervolf → swerv\_eh1 → swerv → ifu
  - Reloi: clk.
  - Instrucciones buscadas: ifu\_i0\_instr y ifu\_i1\_instr.
- rvfpgasim swervolf
  - Pines de entrada/salida de 32 bits: i gpio y o gpio.
  - Dirección generada por la CPU: wb\_m2s\_io\_adr.
- rvfpgasim swervolf gpio module
  - Interfaz externa de la GPIO: ext\_pad\_i, ext\_pad\_o y ext\_padoe\_o.
- rvfpgasim swervolf wb\_intercon0



- Dirección de salida y señales de datos para el multiplexor de la Figura 2:
   wb io adr i, wb io dat i, wb io dat o.
- Señales de datos de la GPIO de entrada para el multiplexor de la Figura
   2: wb\_gpio\_adr\_i, wb\_gpio\_dat\_i, wb\_gpio\_dat\_o.
- Señales de selección para el multiplexor de la Figura 2: wb\_\*\_cyc\_o.
- rvfpgasim swervolf wb\_intercon0 wb\_mux\_io
  - Señal de coincidencia para el multiplexor de la Figura 2: match.
- rvfpgasim swervolf swerv\_eh1 swerv dec arf gpr\_banks(0) gpr(5) gprff
  - Valor del registro para t0: dout.

**Ejercicio 3.** Ampliar **RVfpgaNexys** para dar soporte a los cinco pulsadores de la placa. Los pulsadores se muestran en la Figura 22. Los cinco botones se nombran según su ubicación: arriba, abajo, izquierda, derecha y centro - BTNU, BTND, BTNL, BTNR, BTNC.



Figura 22. Pulsadores de la placa FPGA Nexys A7

- a. Dado que el tamaño máximo del módulo GPIO que se está usando (gpio\_top) es
   32, que es el número de pines de Entrada/Salida del que se dispone (16 LEDs + 16 Switches), es necesario incluir otra instancia del módulo GPIO en SweRVolfX, así como 5 nuevos búfers tri-estado y todas las señales necesarias.
- b. Utilice las direcciones a partir de 0x80001800 (que están disponibles) para mapear los registros expuestos por el nuevo controlador GPIO. Tenga en cuenta que debe modificar el multiplexor (Figura 7) para incluir el nuevo periférico.
- c. También debe modificar el archivo de restricciones teniendo en cuenta que los cinco pulsadores están conectados a los siguientes pines de la FPGA:
  - i. BTNC está conectado al PIN N17
  - ii. BTNU está conectado al PIN M18
  - iii. BTNL está conectado al PIN P17
  - iv. BTNR está conectado al PIN M17
  - v. BTND está conectado al PIN P18



**Ejercicio 4.** Diseñe otro controlador en **RVfpgaNexys** para los cinco pulsadores de la placa.

- a. A diferencia del Ejercicio 3, en este caso usted debe implementar en Verilog o SystemVerilog su propio controlador GPIO basado en el esquema de la Figura 3. De hecho, puede incluso simplificar ese circuito e incluir sólo un Read Register (es decir, no es necesario incluir los búfers tri-estado ni el Write Register).
- No es necesario eliminar el controlador del ejercicio anterior porque los pulsadores pueden ser mapeados a direcciones no utilizadas por ese controlador GPIO.
- c. Incluya el nuevo controlador dentro del periférico Controlador del Sistema. Puede utilizar el rango de direcciones 0x8000101C-0x8000101F, que no están siendo utilizadas. Tenga en cuenta que los registros incluidos en el Controlador del Sistema se leen en la CPU conectándolos directamente a la señal de datos del Bus Wishbone (o\_wb\_rdt) en base a la dirección (i\_wb\_adr) generada por la CPU. Examine las líneas 234-266 del módulo swervolf\_syscon

([RVfpgaPath]/RVfpga/src/SweRVolfSoC/Peripherals/SystemController/swerv olf\_syscon.v) como guía para entender cómo proceder.

**Ejercicio 5.** Escriba un programa en lenguaje ensamblador de RISC-V y un programa en C que muestre una cuenta ascendente en binario, incrementado cada vez un valor y mostrándolo en los LEDs, comenzando en 1. Incluya un bucle de retardo para esperar entre la visualización de cada valor incrementado, de modo que los valores sean visibles por el ojo humano. Lea BTNC a través del periférico OpenCores implementado en el ejercicio 3 y utilícelo para cambiar la velocidad de la cuenta. Lea BTNU a través del periférico ad-hoc implementado en el ejercicio 4 y utilícelo para reiniciar la cuenta cada vez que se presione.