





I/O方式简介 CPU 执行 CPU 执行 CPU控制 CPU查询等待 程序 现行程序 数据传送 现行程序 查询 启动I/0 方式 - 1/0 准备 数据传送 间 - CPU 执行现行程序 CPU 执行现行程序-断 指令执行周期结束 程序 中断 启动I/O ↓ 中断请求 方式 - I/O准备 · -I/O准备 CPU 处理中断服务程序,实现 I/O 与主机之间的传送



程序查询方式流程图 CPU执行初始化程序,并预置传送参数: 设置计数器、设置数据首地址 预置传送参数 启动外设 向I/O接口发送命令字,启动I/O设备 CPU一旦启动I/O,必须停止现行程序的 取外设状态 CPU从接口读取设备状态信息 运行,并在现行程序中插入一段程序。 主要特点: CPU有"踏步"等待现象, 外设准备就绪? CPU与I/O串行工作。 CPU不断查询I/O设备状态, 直到外设准备就绪 传送一次数据 一般为一个字 优点:接口设计简单、设备量少。 修改传送参数 修改地址和计数器参数 缺点: CPU在信息传送过程中要花费很多 时间用于查询和等待,而且在一段时间内 传送完否? 只能和一台外设交换信息,效率大大降低。 判断传送是否结束 (一般计数器为0时结束) ĮΥ 结束 王道考研/CSKAOYAN.COM



不是说CPU会一直查询吗???

## 程序查询方式-例题

但是我没有证据

在程序查询方式的输入/输出系统中,假设不考虑处理时间,每一个查询操作需要100个时钟周期,CPU的时钟频率为50MHz。现有鼠标和硬盘两个设备,而且CPU必须每秒对鼠标进行30次查询,硬盘以32位字长为单位传输数据,即每32位被CPU查询一次,传输率为2×2<sup>20</sup>B/s。求CPU对这两个设备查询所花费的时间比率,由此可得出什么结论?

#### 时间的角度:

一个时钟周期为 1/50MHz = 20ns

一个查询操作耗时 100 × 20ns = 2000ns

#### 1)鼠标

每秒查询鼠标耗时 30 × 2000ns = 60000ns 查询鼠标所花费的时间比率 = 60000ns/1s = 0.006% 对鼠标的查询基本不影响CPU的性能

2)硬盘 每32位需要查询一次,每秒传送2×2<sup>20</sup>B 每秒需要查询(2×2<sup>20</sup>B)/4B = 2<sup>19</sup>次

查询硬盘耗时 2<sup>19</sup>× 2000ns = 512 × 1024 × 2000ns ≈ 1.05× 10<sup>9</sup> ns

查询硬盘所花费的时间比率 = (1.05× 10<sup>9</sup> ns)/1s = 105%

CPU将全部时间都用于对硬盘的查询也不能满足磁 盘传输的要求

#### 频率的角度:

CPU的时钟频率为50MHz,即每秒50×106个时钟周期1)鼠标

每秒查询鼠标占用的时钟周期数  $30 \times 100 = 3000$  查询鼠标所花费的时间比率 =  $3000/(50 \times 10^6) = 0.006%$  对鼠标的查询基本不影响CPU的性能 2)硬盘

每秒需要查询(2×2<sup>20</sup>B)/4B = 2<sup>19</sup>次 每秒查询硬盘占用的时钟周期数 2<sup>19</sup>× 100≈ 5.24×10<sup>7</sup> 查询硬盘所花费的时间比率 = (5.24×10<sup>7</sup>)/(50× 10<sup>6</sup>) ≈ 105%

CPU将全部时间都用于对硬盘的查询也不能满足磁盘 传输的要求

王道考研/CSKAOYAN.COM

7

## 本节回顾

CPU一旦启动I/O,必须停止现行程序的运行,并在现行程序中插入一段程序。

主要特点: CPU有"踏步"等待现象,CPU与I/O串行工作。

优点:接口设计简单、设备量少。

缺点: CPU在信息传送过程中要花费很多时间用于查询和等待,而且如果采用独占查询,则在一段时间内只能和一台外设交换信息,效率大大降低。

独占查询: CPU 100%的时间都在查询I/O状态,完全串行

定时查询:在保证数据不丢失的情况下,每隔一段时间CPU就查询一次I/O状态。查询的间隔内CPU可以执行其他程序



我怎么会骗你呢

王道考研/CSKAOYAN.COM







中断请求的分类 信号的来源: CPU内部 自愿中断-指令中断 内中断(也和异常、例外、陷入) 硬件故障 强迫中断 😑 号的来源: CPU外部 当前执行的指令无关 软件中断 外设请求 外中断 (中断 人工干预 狭义的中断 非屏蔽中断: 关中断时也会被响应(如: 掉电) 可屏蔽中断: 关中断时不会被响应 关中断的作用: 实现原子操作 IF: Interrupt Flag,存在PSW中,8086芯片的PSW如下 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | 0 | DF | IF | TF | SF | ZF | AF | PF | CF IF=1表示<mark>开中断</mark>(允许中断) IF=0表示<mark>关中断</mark>(不允许中断) 王道考研/CSKAOYAN.COM

# 中断请求标记 -

如何判断是哪个设备 发来的中断信号?

每个中断源向CPU发出中断请求的时间是随机的。

为了记录中断事件并区分不同的中断源,中断系统需对每个中断源设置**中断请求标记触发器INTR**,当其状态为"1"时,表示中断源有请求。

这些触发器可组成中断请求标记寄存器,该寄存器可集中在CPU中,也可分散在各个中断源中。

中断请求标 记寄存器

| INTR1 | INTR <sub>2</sub> | INTR <sub>3</sub> | INTR4 | INTRn-1 INTRn |    |    |  |
|-------|-------------------|-------------------|-------|---------------|----|----|--|
| 0     | 0                 | 0                 | 1     |               | 0  | 1  |  |
| 掉电    | 过<br>热            | 鼠标                | 键盘    |               | 扫描 | 打印 |  |

对于**外中断**,CPU是在统一的时刻即**每条指令执行阶段结束前**向接口**发出中断查询信号**, 以获取I/O的中断请求,也就是说,CPU**响应中断的时间**是在每条**指令执行阶段的结束时刻**。

CPU响应中断必须满足以下3个条件:

- ① 中断源有中断请求。
- ② CPU允许中断即开中断。
- ③ 一条指令执行完毕,且没有更紧迫的任务。

王道考研/CSKAOYAN.COM

13

#### 有多个中断信号同时 到来,先处理哪个? 中断判优-实现-中断判优既可以用硬件实现,也可用软件实现: 硬件实现是通过硬件排队器实现的,它既可以设置在CPU中,也可以分散在各个中断源中; 软件实现是通过查询程序实现的。 INTR1 INTR2 INTR3 INTR4 INTRn-1 INTRn 0 0 0 1 0 1 扫 打 掉 过 鼠 键 电 热 标 盘 描 印 机 仪 INTP INTP<sub>2</sub> INTP, 是否 A 请求 査 件 \* J 转 B 的服务 程序入口地址 询 是否 B 请求? & 排 & 程 队 序 是否 C 请求 1 1 INTR<sub>1</sub> INTR<sub>2</sub> INTR<sub>3</sub> INTR<sub>4</sub> 最高优先级 请求中断 再次优先级 请求中断 王道考研/CSKAOYAN.COM

# 中断判优-优先级设置

- 1. 硬件故障中断属于最高级,其次是软件中断;
- 2. 非屏蔽中断优于可屏蔽中断;
- 3. DMA请求优于I/O设备传送的中断请求
- 4. 高速设备优于低速设备;
- 5. 输入设备优于输出设备;
- 6. 实时设备优于普通设备。

王道考研/CSKAOYAN.COM

15





中断处理过程-硬件向量法 由 硬件 产生 向量地址 再由 向量地址 找到 入口地址 中断隐指令的主要任务: ① 关中断。在中断服务程序中,为了保护中断现 中断向量 场(即CPU主要寄存器中的内容)期间不被新的 向量地址 (中断类型号) 主存 中断所打断, 必须关中断, 从而保证被中断的程 00010010 序在中断服务程序执行完毕之后能接着正确地执 行下去。 12H **JMP** 200 ② 保存断点。为了保证在中断服务程序执行完毕 向量地址√ 13H **JMP** 300 后能正确地返回到原来的程序, 必须将原来程序 中断向量地址 14H 400 **JMP** 的断点(即程序计数器(PC)的内容)保存起来。 形成部件 可以存入堆栈, 也可以存入指定单元。 ③ 引出中断服务程序。引出中断服务程序的实质 入口地址 200 打印机服务程序 就是取出中断服务程序的入口地址并传送给程序 计数器(PC)。 入口地址 300 显示器服务程序 000-0 软件查询法 排队器输出 硬件向量法 王道考研/CSKAOYAN.COM

18













## 中断屏蔽技术

中断屏蔽技术主要用于多重中断,CPU要具备多重中断的功能,须满足下列条件。

- ① 在中断服务程序中提前设置开中断指令。
- ② 优先级别高的中断源有权中断优先级别低的中断源。

每个中断源都有一个屏蔽触发器,1表示屏蔽该中断源的请求,0表示可以正常申请,所有屏 蔽触发器组合在一起,便构成一个屏蔽字寄存器,屏蔽字寄存器的内容称为屏蔽字。

#### 屏蔽字设置的规律:

- 1. 一般用'1'表示屏蔽,'0'表示正常申请。
- 2. 每个中断源对应一个屏蔽字(在处理该中断 源的中断服务程序时, 屏蔽寄存器中的内容 为该中断源对应的屏蔽字)。
- 3. 屏蔽字中'1'越多,优先级越高。每个屏蔽 字中至少有一个'1'(至少要能屏蔽自身的中断)。



调整多重中断的优先级

王道考研/CSKAOYAN.COM

26

# 中断屏蔽技术

设某机有4个中断源A、B、C、D, 其硬件排队优先次序为A>B>C>D, 现要求将中断处理次序改为D>A>C>B。

- 1) 写出每个中断源对应的屏蔽字。
- 2)按下图所示的时间轴给出的4个中断源的请求时刻,画出CPU执行程序的轨迹。设每个中断源的中断服 务程序时间均为20us。



| 中断源 |               | 屏 蔽 字 |   |   |   |  |  |
|-----|---------------|-------|---|---|---|--|--|
|     | · 1 · 四/1 /// | A     | В | С | D |  |  |
|     | A             | 1     | 1 | 1 | 0 |  |  |
|     | В             | 0     | 1 | 0 | 0 |  |  |
|     | C             | 0     | 1 | 1 | 0 |  |  |
|     | D             | 1     | 1 | 1 | 1 |  |  |

中断源A的屏蔽字为1110 中断源B的屏蔽字为0100

中断源C的屏蔽字为0110

中断源D的屏蔽字为1111

王道考研/CSKAOYAN.COM

27













## 程序中断方式

假定CPU主频为50MHz, CPI为4。设备D采用异步串行通信方式向主机传送7位ASCII字符,通信规程中有1位 奇校验位和1位停止位,从D接收启动命令到字符送入I/0端口需要0.5ms。请回答下列问题,要求说明理由。1)每传送一个字符,在异步串行通信线上共需传输多少位?在设备D持续工作过程中,每秒钟最多可向I/0端口送入多少个字符?

2) 设备D采用中断方式进行输入/输出,示意图如下:



I/O端口每收到一个字符申请一次中断,中断响应需10个时钟周期,中断服务程序共有20条指令,其中第15条指令启动D工作。若CPU需从D读取1000个字符,则完成这一任务所需时间大约是多少个时钟周期? CPU用于完成这一任务的时间大约是多少个时钟周期? 在中断响应阶段CPU进行了哪些操作?

王道考研/CSKAOYAN.COM

34

# 程序中断方式

假定CPU主频为50MHz, CPI为4。设备D采用异步串行通信方式向主机传送7位ASCII字符,通信规程中有1位奇校验位和1位停止位,从D接收启动命令到字符送入I/0端口需要0.5ms。请回答下列问题,要求说明理由。1)每传送一个字符,在异步串行通信线上共需传输多少位?在设备D持续工作过程中,每秒钟最多可向I/0端口送入多少个字符?



至少包含1位起始位和1位停止位,停止位可能有多位。

每传送一个字符需要传送1位起始位、7位数据位、 1位校验位、1位停止位,共需传送10位。

每0.5ms可送入1个字符 每秒可送入 1s/0.5ms = 2000 个字符

王道考研/CSKAOYAN.COM

## 程序中断方式

假定CPU主频为50MHz, CPI为4。设备D采用异步串行通信方式向主机传送7位ASCII字符,通信规程中有1位 奇校验位和1位停止位,从D接收启动命令到字符送入I/O端口需要0.5ms。请回答下列问题,要求说明理由。

2)设备D采用中断方式进行输入/输出,示意图如下:



I/0端口每收到一个字符申请一次中断,中断响应需10个时钟周期,中断服务程序共有20条指令,其中第15 条指令启动D工作。若CPU需从D读取1000个字符,则完成这一任务所需时间大约是多少个时钟周期?CPU用 于完成这一任务的时间大约是多少个时钟周期?在中断响应阶段CPU进行了哪些操作?

主频50MHz, 时钟周期为 1/50MHz = 20ns 0.5ms对应时钟周期数为 0.5ms/20ns = 25000 传送1个字符需要的时钟周期数为 25000 + 10 + 15×4 = 25070 传送1000个字符需要的时钟周期数为 25070×1000 = 25070000

CPU用于该任务的时间大约为 1000×(10+20×4)= 9×10<sup>4</sup>个时钟周期

中断隐指令: 1. 关中断

- 2. 保存断点(PC)
- 3. 引出中断服务程序

王道考研/CSKAOYAN.COM

36



37



















DMA方式的特点 I/O总线 CPU 主存和DMA接口之间有一条直接数据通路。 由于DMA方式传送数据不需要经过CPU,因此不必中 主存总线 断现行程序,I/O与主机并行工作,程序和传送并行 DMA总线 DMA接口 1/0接口 1/0接口 主存 工作。 DMA方式具有下列特点: CPU 数据传送阶段的细化 ①它使主存与CPU的固定联系脱钩,主存既可被CPU 预处理: 主存起始地址→AR I/O设备地址→DAR 传送数据个数→WC 启动I/O设备 DMA请求 访问,又可被外设访问。 ② 在数据块传送时, 主存地址的确定、传送数据的 允许传送? 计数等都由硬件电路直接实现。 ③ 主存中要开辟专用缓冲区,及时供给和接收外设 的数据。 数据传送: 继续执行主程序 主存起始地址送总线 ④ DMA传送速度快, CPU和外设并行工作, 提高了 数据送 I/O 设备(或主存) 同时完成一批数据的传送 修改主存地址 系统效率。 修改字计数器 ⑤ DMA在传送开始前要通过程序进行预处理,结束 后外理: 后要通过中断方式进行后处理。 中断服务程序 做DMA结束处理 数据块传送结束? Y 继续执行主程序 向CPU申请程序中断 王道考研/CSKAOYAN.COM

### DMA方式与中断方式 DMA 中断 数据传送 硬件控制 程序控制 程序的切换 > 保存和恢复现场 CPU只需进行预处理和后处理 中断请求 传送数据 后处理 响应 指令执行周期结束后响应中断 每个机器周期结束均可, 总线空 闲时即可响应DMA请求 场景 CPU控制,低速设备 DMA控制器控制,高速设备 优先级 优先级低于DMA 优先级高于中断 异常处理 能处理异常事件 仅传送数据 王道考研/CSKAOYAN.COM

48



49